程序主要用硬件描述語言(VHDL)實現(xiàn): 單片機(jī)與FPGA接口通信的問題
資源簡介:程序主要用硬件描述語言(VHDL)實現(xiàn): 單片機(jī)與FPGA接口通信的問題
上傳時間: 2015-04-06
上傳用戶:libinxny
資源簡介:程序主要是用硬件描述語言(VHDL)實現(xiàn): 4*4鍵盤掃描,簡潔明了,通俗易懂,比較適合VHDL初學(xué)者
上傳時間: 2014-01-15
上傳用戶:tianjinfan
資源簡介:程序主要用硬件描述語言(VHDL)實現(xiàn):\r\n單片機(jī)與FPGA接口通信的問題
上傳時間: 2013-09-06
上傳用戶:ddddddos
資源簡介:通過用硬件描述語言(VHDL)描述除法器,并進(jìn)行模擬驗證,加深對二進(jìn)制數(shù)運(yùn)算方法的理解。 設(shè)計平臺:MaxPlusII 壓縮文件內(nèi)有詳細(xì)設(shè)計報告
上傳時間: 2015-04-08
上傳用戶:13160677563
資源簡介:經(jīng)過驗證的UART硬件描述語言(VHDL)代碼,非常實用。
上傳時間: 2016-12-08
上傳用戶:zhengzg
資源簡介:此程序是用硬件描述語言VHDL編寫的分頻程序,實現(xiàn)了不同的頻率輸入。
上傳時間: 2016-11-15
上傳用戶:talenthn
資源簡介:利用EDA工具和硬件描述語言(HDL),根據(jù)產(chǎn)品的特定要求設(shè)計性能價格比高的片上系統(tǒng),是目前國際上廣泛使用的方法。與傳統(tǒng)的設(shè)計方法不同,在設(shè)計開始階段并不一定需要具體的單片微控制器(MCU)和開發(fā)系統(tǒng)(仿真器)以及帶有外圍電路的線路板來進(jìn)行調(diào)試,所需...
上傳時間: 2015-09-05
上傳用戶:cmc_68289287
資源簡介:一種硬件描述語言(HDL),英文全稱為Very High Speed Integrated Circuit Hardware Description Language ,超高速集成電路硬件描述語言。
上傳時間: 2016-05-12
上傳用戶:waizhang
資源簡介:通過對用硬件描述語言VHDL表示的某個專用部件(如中斷控制器、差錯控制碼編碼/譯碼器,此為譯碼器)的代碼分析,構(gòu)建它的邏輯結(jié)構(gòu),加深對相關(guān)部件設(shè)計技術(shù)的理解。 試驗平臺:MaxPlusII
上傳時間: 2015-04-08
上傳用戶:lps11188
資源簡介:這是一個用硬件描述語言來設(shè)計的交通燈程序,和實用,很經(jīng)濟(jì)。
上傳時間: 2013-12-17
上傳用戶:l254587896
資源簡介:一個用硬件描述語言編寫的硬盤控制器的源代碼程序
上傳時間: 2016-07-24
上傳用戶:zuozuo1215
資源簡介:一個用硬件描述語言編寫的正弦波發(fā)生器的源代碼程序
上傳時間: 2014-01-15
上傳用戶:fnhhs
資源簡介:用硬件描述語言編寫的跑表程序。實現(xiàn)了跑表秒到分的記時。
上傳時間: 2013-12-09
上傳用戶:zhuyibin
資源簡介:用硬件描述語言編寫的關(guān)于LED的驅(qū)動顯示程序。
上傳時間: 2017-03-20
上傳用戶:英雄
資源簡介:FPGA驅(qū)動LED顯示:運(yùn)用硬件描述語言(如VHDL)設(shè)計一個顯示譯碼驅(qū)動器,即將要顯示的字符譯成8段碼。由于FPGA有相當(dāng)多的引腳端資源,如果顯示的位數(shù)N較少,可以直接使用靜態(tài)顯示方式,即將每一個數(shù)碼管都分別連接到不同的8個引腳線上,共需要8×N條引腳線控制.
上傳時間: 2013-12-08
上傳用戶:bibirnovis
資源簡介:用 硬件描述語言實現(xiàn)脈寬調(diào)制 VHDL 例子
上傳時間: 2014-08-27
上傳用戶:leehom61
資源簡介:VHDL硬件描述語言教學(xué) VHDL硬件描述語言教學(xué) VHDL硬件描述語言教學(xué)
上傳時間: 2015-03-25
上傳用戶:ZJX5201314
資源簡介:基于FPGA的MJPEG編碼,用硬件描述語言vlogic寫的
上傳時間: 2015-06-27
上傳用戶:qiaoyue
資源簡介:yon用硬件描述語言寫的曼徹斯特編解碼,并在Xilinx CPLD上的實現(xiàn),內(nèi)容齊全,是學(xué)習(xí)的好資料
上傳時間: 2013-12-02
上傳用戶:tedo811
資源簡介:system c 是在C環(huán)境下的硬件描述語言,比VHDL 等語言具有更強(qiáng)的抽象能力,內(nèi)有system C的開發(fā)支持庫和一些VC下的開發(fā)例程
上傳時間: 2013-12-27
上傳用戶:戀天使569
資源簡介:用硬件描述語言實現(xiàn)的燈控IP核,可實現(xiàn)至少256種顏色的真彩變換。
上傳時間: 2013-12-24
上傳用戶:saharawalker
資源簡介:該代碼用硬件描述語言Verilog系統(tǒng)地描述了I2C總線接口的位比特主控轉(zhuǎn)換模型。對學(xué)習(xí)FPGA和I2C總線接口有極大地幫助。
上傳時間: 2016-02-26
上傳用戶:Yukiseop
資源簡介:一個用硬件描述語言編寫CAN總線控制器的IP,可以用在NIOS II上。
上傳時間: 2013-12-20
上傳用戶:dsgkjgkjg
資源簡介:1.6個數(shù)碼管動態(tài)掃描顯示驅(qū)動 2.按鍵模式選擇(時\分\秒)與調(diào)整控制 3.用硬件描述語言(或混合原理圖)設(shè)計時、分、秒計數(shù)器模塊、按鍵控制狀態(tài)機(jī)模塊、動態(tài)掃描顯示驅(qū)動模塊、頂層模塊。要求有鬧鐘定鬧功能,時、分定鬧即可,無需時、分、秒定鬧。要求使用...
上傳時間: 2016-08-02
上傳用戶:thuyenvinh
資源簡介:用硬件描述語言(或混合原理圖)設(shè)計模24計數(shù)器模塊、4-7顯示譯碼模塊、頂層模塊。
上傳時間: 2016-08-02
上傳用戶:pinksun9
資源簡介:1.6個數(shù)碼管靜態(tài)顯示驅(qū)動 2.按鍵模式選擇(時\分\秒)與調(diào)整控制 3.用硬件描述語言(或混合原理圖)設(shè)計時、分、秒計數(shù)器模塊、按鍵控制狀態(tài)機(jī)模塊、顯示譯碼模塊、頂層模塊。要求使用實驗箱右下角的6個靜態(tài)數(shù)碼管(DS8C, DS7C, DS4B, DS3B, DS2B, DS1B)顯示...
上傳時間: 2013-12-09
上傳用戶:lili123
資源簡介:用硬件描述語言編程實現(xiàn)減法器,實現(xiàn)兩個操作數(shù)的減法
上傳時間: 2014-01-14
上傳用戶:gundamwzc
資源簡介:(1)本人基于MPC860的vxworks bsp的程序 (2)實現(xiàn)了FEC 100M和 SCC 10M的網(wǎng)口功能 (3)實現(xiàn)了nor flash的TFFS文件系統(tǒng) (4)實現(xiàn)了系統(tǒng)的自檢 (5)實現(xiàn)了mac地址的修改
上傳時間: 2014-06-29
上傳用戶:chfanjiang
資源簡介:用支持向量機(jī)(svm)實現(xiàn)文本的自動分類系統(tǒng)。
上傳時間: 2014-11-30
上傳用戶:CHINA526
資源簡介:是用java實現(xiàn)的客戶機(jī)與服務(wù)器之間通信的問題的解決。里面包括客戶機(jī)和服務(wù)器兩端的程序。
上傳時間: 2016-06-07
上傳用戶:TRIFCT