基于fpga的MJPEG編碼,用硬件描述語言vlogic寫的
資源簡介:基于fpga的MJPEG編碼,用硬件描述語言vlogic寫的
上傳時間: 2015-06-27
上傳用戶:qiaoyue
資源簡介:通過對用硬件描述語言VHDL表示的某個專用部件(如中斷控制器、差錯控制碼編碼/譯碼器,此為譯碼器)的代碼分析,構建它的邏輯結構,加深對相關部件設計技術的理解。 試驗平臺:MaxPlusII
上傳時間: 2015-04-08
上傳用戶:lps11188
資源簡介:這是一個用硬件描述語言來設計的交通燈程序,和實用,很經濟。
上傳時間: 2013-12-17
上傳用戶:l254587896
資源簡介:此程序是用硬件描述語言VHDL編寫的分頻程序,實現了不同的頻率輸入。
上傳時間: 2016-11-15
上傳用戶:talenthn
資源簡介:使用VHDL硬件描述語言邊寫的奇偶校驗程序和3-8譯碼電路程序
上傳時間: 2016-06-26
上傳用戶:xfbs821
資源簡介:程序主要用硬件描述語言(VHDL)實現: 單片機與fpga接口通信的問題
上傳時間: 2015-04-06
上傳用戶:libinxny
資源簡介:該代碼用硬件描述語言Verilog系統地描述了I2C總線接口的位比特主控轉換模型。對學習fpga和I2C總線接口有極大地幫助。
上傳時間: 2016-02-26
上傳用戶:Yukiseop
資源簡介:我剛完成的基于Quartus Two 開發環境全部用Verilog硬件描述語言編譯無誤的MSK調制解調器
上傳時間: 2016-04-14
上傳用戶:CHINA526
資源簡介:一個用vhdl語言(硬件描述語言)編寫的fft實現程序。fft用途很廣,該程序可以在cpld或fpga等硬件上實現,軟件壞境為maxplus10.0及以上或quartus2。
上傳時間: 2016-04-15
上傳用戶:nairui21
資源簡介:yon用硬件描述語言寫的曼徹斯特編解碼,并在Xilinx CPLD上的實現,內容齊全,是學習的好資料
上傳時間: 2013-12-02
上傳用戶:tedo811
資源簡介:用硬件描述語言實現的燈控IP核,可實現至少256種顏色的真彩變換。
上傳時間: 2013-12-24
上傳用戶:saharawalker
資源簡介:該源碼為用VHDL(硬件描述語言)編寫的100個實例的源代碼,是學習VHDL的絕好資源。軟件環境為maxplus10.2及以上版本或Quartus2。
上傳時間: 2016-04-15
上傳用戶:lxm
資源簡介:一個用硬件描述語言編寫的硬盤控制器的源代碼程序
上傳時間: 2016-07-24
上傳用戶:zuozuo1215
資源簡介:一個用硬件描述語言編寫的正弦波發生器的源代碼程序
上傳時間: 2014-01-15
上傳用戶:fnhhs
資源簡介:一個用硬件描述語言編寫CAN總線控制器的IP,可以用在NIOS II上。
上傳時間: 2013-12-20
上傳用戶:dsgkjgkjg
資源簡介:1.6個數碼管靜態顯示驅動 2.按鍵模式選擇(時\分\秒)與調整控制 3.用硬件描述語言(或混合原理圖)設計時、分、秒計數器模塊、按鍵控制狀態機模塊、顯示譯碼模塊、頂層模塊。要求使用實驗箱右下角的6個靜態數碼管(DS8C, DS7C, DS4B, DS3B, DS2B, DS1B)顯示...
上傳時間: 2013-12-09
上傳用戶:lili123
資源簡介:用VHDL硬件描述語言完成秒表的設計,分6個模塊
上傳時間: 2016-08-24
上傳用戶:大三三
資源簡介:用硬件描述語言編程實現減法器,實現兩個操作數的減法
上傳時間: 2014-01-14
上傳用戶:gundamwzc
資源簡介:用硬件描述語言編寫的跑表程序。實現了跑表秒到分的記時。
上傳時間: 2013-12-09
上傳用戶:zhuyibin
資源簡介:用硬件描述語言編寫的關于LED的驅動顯示程序。
上傳時間: 2017-03-20
上傳用戶:英雄
資源簡介:通過用硬件描述語言(VHDL)描述除法器,并進行模擬驗證,加深對二進制數運算方法的理解。 設計平臺:MaxPlusII 壓縮文件內有詳細設計報告
上傳時間: 2015-04-08
上傳用戶:13160677563
資源簡介:1.6個數碼管動態掃描顯示驅動 2.按鍵模式選擇(時\分\秒)與調整控制 3.用硬件描述語言(或混合原理圖)設計時、分、秒計數器模塊、按鍵控制狀態機模塊、動態掃描顯示驅動模塊、頂層模塊。要求有鬧鐘定鬧功能,時、分定鬧即可,無需時、分、秒定鬧。要求使用...
上傳時間: 2016-08-02
上傳用戶:thuyenvinh
資源簡介:fpga驅動LED顯示:運用硬件描述語言(如VHDL)設計一個顯示譯碼驅動器,即將要顯示的字符譯成8段碼。由于fpga有相當多的引腳端資源,如果顯示的位數N較少,可以直接使用靜態顯示方式,即將每一個數碼管都分別連接到不同的8個引腳線上,共需要8×N條引腳線控制.
上傳時間: 2013-12-08
上傳用戶:bibirnovis
資源簡介:程序主要是用硬件描述語言(VHDL)實現: 4*4鍵盤掃描,簡潔明了,通俗易懂,比較適合VHDL初學者
上傳時間: 2014-01-15
上傳用戶:tianjinfan
資源簡介:verilog硬件描述語言進行開發的一些實際經驗
上傳時間: 2015-05-12
上傳用戶:黑漆漆
資源簡介:本書從實際的角度介紹了硬件描述語言Verilog-HDL。通過動手實踐體驗其語法結構、功能等內涵
上傳時間: 2014-08-04
上傳用戶:xuanjie
資源簡介:數字鎖相環的源代碼。用硬件編程語言VHDL編寫。
上傳時間: 2014-01-02
上傳用戶:jackgao
資源簡介:SPI總線硬件描述語言Verilog下的實現,含主模式和從模式的實現,經過仿真驗證,可作為一個單獨的模塊使用
上傳時間: 2014-01-21
上傳用戶:hopy
資源簡介:本程序實現了一個十字路口的交通燈信號系統。在設計過程中借助硬件描述語言verilog hdl的強大行為級描述能力直接進行系統級描述。
上傳時間: 2013-12-25
上傳用戶:894898248
資源簡介:用硬件描述語言(或混合原理圖)設計模24計數器模塊、4-7顯示譯碼模塊、頂層模塊。
上傳時間: 2016-08-02
上傳用戶:pinksun9