樂曲硬件演奏電路設計,采用VHDL語言,quartus2開發(fā)平臺
資源簡介:樂曲硬件演奏電路設計,采用VHDL語言,quartus2開發(fā)平臺
上傳時間: 2014-01-05
上傳用戶:851197153
資源簡介:樂曲硬件演奏電路設計的全部VHDL代碼,在QuartusII環(huán)境下編譯通過,已存在QuartusII項目
上傳時間: 2013-12-23
上傳用戶:lwwhust
資源簡介:基于FPGA的樂曲硬件演奏電路設計的實現(xiàn),有完整的VHDL代碼,并有PDF詳細說明如何下載及跳線設置,并“梁祝”在GW48系列開發(fā)平臺上下載調(diào)試成功。音樂優(yōu)美
上傳時間: 2013-08-30
上傳用戶:zhangzhenyu
資源簡介:基于FPGA的樂曲硬件演奏電路設計的實現(xiàn),有完整的VHDL代碼,并有PDF詳細說明如何下載及跳線設置,并“梁祝”在GW48系列開發(fā)平臺上下載調(diào)試成功。音樂優(yōu)美
上傳時間: 2015-08-18
上傳用戶:zm7516678
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路
上傳時間: 2016-02-04
上傳用戶:時代電子小智
資源簡介:使用quartus6.0編寫的樂曲硬件演奏電路.適合新手學習參考
上傳時間: 2022-04-24
上傳用戶:20125101110
資源簡介:VHDL硬件描述語言與數(shù)字邏輯電路設計,學習VHDL的好資料
上傳時間: 2013-12-19
上傳用戶:kiklkook
資源簡介:采用VHDL語言設計一個4通道的數(shù)據(jù)采集控制模塊。系統(tǒng)的功能描述如下: 1.系統(tǒng)主時鐘為100 MHz。 2.數(shù)據(jù)為16位-數(shù)據(jù)線上連續(xù)2次00FF后數(shù)據(jù)傳輸開始。 3.系統(tǒng)內(nèi)部總線寬度為8位。 4.共有4個通道(ch1、ch2、ch3、ch4),每個通道配備100 Bytes的RAM,當存滿...
上傳時間: 2013-12-25
上傳用戶:zycidjl
資源簡介:硬件出租車記數(shù)器完整的VHDL語言設計,可以仿真下載測試
上傳時間: 2015-08-24
上傳用戶:nanshan
資源簡介:主要是對自動設備進行開發(fā)設計,采用VHDL編程語言實現(xiàn)其基本功能
上傳時間: 2014-11-28
上傳用戶:JIUSHICHEN
資源簡介:硬件電子琴電路設計EDA設計報告,開發(fā)環(huán)境VHDL
上傳時間: 2014-01-06
上傳用戶:bibirnovis
資源簡介:梁祝樂曲演奏電路設計, 循環(huán)八路彩燈設計以及各模塊源碼。
上傳時間: 2016-06-11
上傳用戶:zsjinju
資源簡介:基于cpld的pwm控制設計 采用VHDL.verilog語言設計 對大家比較有用
上傳時間: 2014-01-09
上傳用戶:baiom
資源簡介:收集的數(shù)字鎖相環(huán)設計相關(guān)文章多篇.主要采用VHDL語言進行設計.
上傳時間: 2014-12-07
上傳用戶:kytqcool
資源簡介:采用VHDL語言設計了一個打鈴系統(tǒng)。該系統(tǒng)已經(jīng)調(diào)試,可適當參考。
上傳時間: 2017-03-04
上傳用戶:jichenxi0730
資源簡介:在 MAX+PLUS II開發(fā)環(huán)境下采用 VHDL語言 設計并實現(xiàn)了電表抄表器 討論了系統(tǒng)的四個 組成模塊的設計和 VHDL 的實現(xiàn) 每個模塊采用 RTL 級描述 整體的生成采用圖形輸入法 通過波形仿真 下載芯片測試 完成了抄表器的功能
上傳時間: 2013-12-26
上傳用戶:myworkpost
資源簡介:本程序代碼為DDS的程序代碼。采用VHDL語言設計。可以直接仿真實現(xiàn),
上傳時間: 2014-01-17
上傳用戶:qwe1234
資源簡介:采用VHDL語言實現(xiàn)17階的數(shù)字低通濾波器的設計
上傳時間: 2017-09-14
上傳用戶:yuzsu
資源簡介:采用VHDL語言設計一個4通道的數(shù)據(jù)采集控制模塊.
上傳時間: 2022-04-25
上傳用戶:
資源簡介:采用VHDL語言實現(xiàn)正弦波形的生成。主要使用的dds技術(shù)。
上傳時間: 2013-08-09
上傳用戶:aeiouetla
資源簡介:單片機外圍電路設計及C語言編程視頻教程內(nèi)容目錄V2
上傳時間: 2013-10-08
上傳用戶:ve3344
資源簡介:I2C控制核設計,由VHDL語言編寫,使普通I/O端口實現(xiàn)I2C性能
上傳時間: 2013-12-13
上傳用戶:kiklkook
資源簡介:本課程設計采用C語言進行編譯原理實現(xiàn)課題有限自動機的應用,其目的如下:(1) 理解有限自動機的作用;(2) 利用狀態(tài)圖和狀態(tài)表表示有限自動機;(3) 以程序?qū)崿F(xiàn)有限自動機的運行過程
上傳時間: 2014-01-07
上傳用戶:linlin
資源簡介:防抖電路設計,采用計數(shù)器內(nèi)部及時,科以有效防止按鍵抖動帶來的錯誤操作
上傳時間: 2015-04-24
上傳用戶:zhengjian
資源簡介:有限狀態(tài)機FSM思想廣泛應用于硬件控制電路設計,也是軟件上常用的一種處理方法(軟件上稱為FMM--有限消息機)。它把復雜的控制邏輯分解成有限個穩(wěn)定狀態(tài),在每個狀態(tài)上判斷事件,變連續(xù)處理為離散數(shù)字處理,符合計算機的工作特點。同時,因為有限狀態(tài)機具有有限...
上傳時間: 2013-12-26
上傳用戶:cmc_68289287
資源簡介:溫控系統(tǒng)程序設計,采用C語言設計,需用ADOBE READER 閱讀
上傳時間: 2015-05-30
上傳用戶:talenthn
資源簡介:基于VHDL語言的實用電梯控制器的設計 基于VHDL語言的實用電梯控制器的設計
上傳時間: 2014-11-28
上傳用戶:han_zh
資源簡介:CCD信號由于其特殊性,一般不能有信號源產(chǎn)生,本程序采用VHDL語言,以ISE為開發(fā)平臺,產(chǎn)生了模擬CCD信號的數(shù)字信號,只需經(jīng)DA轉(zhuǎn)換便能實現(xiàn)
上傳時間: 2015-11-03
上傳用戶:三人用菜
資源簡介:智能全數(shù)字鎖相環(huán)的設計用VHDL語言在CPLD上實現(xiàn)串行通信
上傳時間: 2014-01-08
上傳用戶:weiwolkt
資源簡介:采用VHDL語言編寫的16x2液晶顯示模塊的驅(qū)動程序。在quartus中編譯完成,可直接運行
上傳時間: 2015-12-22
上傳用戶:hopy