一個(gè)實(shí)現(xiàn)簡(jiǎn)單的數(shù)字鎖相環(huán)Verilog代碼,本人借鑒網(wǎng)上現(xiàn)有的代碼后經(jīng)修改在Cyclone II上調(diào)通實(shí)現(xiàn),里面有ModelSim仿真成功的波形圖
資源簡(jiǎn)介:一個(gè)實(shí)現(xiàn)簡(jiǎn)單的數(shù)字鎖相環(huán)Verilog代碼,本人借鑒網(wǎng)上現(xiàn)有的代碼后經(jīng)修改在Cyclone II上調(diào)通實(shí)現(xiàn),里面有ModelSim仿真成功的波形圖
上傳時(shí)間: 2014-01-22
上傳用戶:003030
資源簡(jiǎn)介:介紹了一寬帶的數(shù)字鎖相環(huán)的實(shí)現(xiàn)方法,歡迎大家踴躍下載
上傳時(shí)間: 2015-11-25
上傳用戶:咔樂塢
資源簡(jiǎn)介:一個(gè)初步的數(shù)字鎖相環(huán)程序,沒有測(cè)試文件,應(yīng)該可以運(yùn)行。
上傳時(shí)間: 2014-11-18
上傳用戶:zwei41
資源簡(jiǎn)介:介紹數(shù)字鎖相環(huán)的基本結(jié)構(gòu),詳細(xì)分析基于FPGA的數(shù)字鎖相環(huán)的鑒相器、環(huán)路濾波器、壓控振蕩器各部分的實(shí)現(xiàn)方法,并給出整個(gè)數(shù)字鎖相環(huán)的實(shí)現(xiàn)原理圖。仿真結(jié)果表明,分析合理,設(shè)計(jì)正確。
上傳時(shí)間: 2016-08-12
上傳用戶:xiaoyunyun
資源簡(jiǎn)介:該文檔為基于FPGA的數(shù)字鎖相環(huán)的研究與實(shí)現(xiàn)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-04-27
上傳用戶:
資源簡(jiǎn)介:針對(duì)高頻感應(yīng)加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應(yīng)加熱的 新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實(shí)現(xiàn)。最后利 用仿真波形驗(yàn)證該設(shè)計(jì)的合理性和有效性。整...
上傳時(shí)間: 2014-01-11
上傳用戶:AbuGe
資源簡(jiǎn)介:用VHDL寫的數(shù)字鎖相環(huán)程序 pll.vhd為源文件 pllTB.vhd為testbench
上傳時(shí)間: 2014-01-20
上傳用戶:zwei41
資源簡(jiǎn)介:基于ti公司6713dsp的數(shù)字鎖相環(huán),運(yùn)行環(huán)境為ccs3.1。希望有所幫助。
上傳時(shí)間: 2015-10-04
上傳用戶:ma1301115706
資源簡(jiǎn)介:國(guó)外一篇很好的數(shù)字鎖相環(huán)(PLL)設(shè)計(jì)文檔(解壓后PLL.pdf),不可不看呦!
上傳時(shí)間: 2016-08-10
上傳用戶:dengzb84
資源簡(jiǎn)介:本人寫的數(shù)字鎖相環(huán),有模擬數(shù)據(jù),學(xué)習(xí)鎖相環(huán)很好的材料。參考書“數(shù)字鎖相環(huán)路原理與應(yīng)用”編寫。
上傳時(shí)間: 2014-01-18
上傳用戶:xsnjzljj
資源簡(jiǎn)介:收集的數(shù)字鎖相環(huán)設(shè)計(jì)相關(guān)文章多篇.主要采用VHDL語言進(jìn)行設(shè)計(jì).
上傳時(shí)間: 2014-12-07
上傳用戶:kytqcool
資源簡(jiǎn)介:使用VHDL語言進(jìn)行的數(shù)字鎖相環(huán)的設(shè)計(jì),里面有相關(guān)的文件,可以使用MUX+PLUS打開
上傳時(shí)間: 2014-06-29
上傳用戶:lanhuaying
資源簡(jiǎn)介:簡(jiǎn)單的模擬鎖相環(huán)仿真,基于simulink平臺(tái)使本地震蕩頻率跟上接收到得頻率
上傳時(shí)間: 2013-12-23
上傳用戶:lhw888
資源簡(jiǎn)介:針對(duì)高頻感應(yīng)加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應(yīng)加熱的\r\n新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實(shí)現(xiàn)。最后利\r\n用仿真波形驗(yàn)證該設(shè)計(jì)的合理性和有效性...
上傳時(shí)間: 2013-08-22
上傳用戶:nairui21
資源簡(jiǎn)介:一個(gè)自己編寫的全數(shù)字鎖相環(huán)及其測(cè)試向量,比較簡(jiǎn)單但功能基本達(dá)到。
上傳時(shí)間: 2013-12-22
上傳用戶:xinzhch
資源簡(jiǎn)介:基于FPGA實(shí)現(xiàn)的一種新型數(shù)字鎖相環(huán)
上傳時(shí)間: 2013-08-07
上傳用戶:2467478207
資源簡(jiǎn)介:技術(shù)文章《自采樣比例積分控制全數(shù)字鎖相環(huán)的性能分析和實(shí)現(xiàn)》有一定參考價(jià)值
上傳時(shí)間: 2015-08-21
上傳用戶:silenthink
資源簡(jiǎn)介:智能全數(shù)字鎖相環(huán)的設(shè)計(jì)用VHDL語言在CPLD上實(shí)現(xiàn)串行通信
上傳時(shí)間: 2014-01-08
上傳用戶:weiwolkt
資源簡(jiǎn)介:一篇簡(jiǎn)單易懂的關(guān)于數(shù)字鎖相環(huán)概念原理設(shè)計(jì)的經(jīng)典文章
上傳時(shí)間: 2014-01-04
上傳用戶:hasan2015
資源簡(jiǎn)介:該程序?qū)崿F(xiàn)的功能是數(shù)字鎖相環(huán)的設(shè)計(jì)。源代碼可以直接進(jìn)行仿真試驗(yàn)◎
上傳時(shí)間: 2016-08-12
上傳用戶:璇珠官人
資源簡(jiǎn)介:基于FPGA實(shí)現(xiàn)的一種新型數(shù)字鎖相環(huán)
上傳時(shí)間: 2014-01-12
上傳用戶:13160677563
資源簡(jiǎn)介:1、數(shù)字鎖相環(huán)的單片機(jī)代碼。 2、單片機(jī)與數(shù)字鎖相環(huán)MC145152的應(yīng)用系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。
上傳時(shí)間: 2016-11-26
上傳用戶:410805624
資源簡(jiǎn)介:數(shù)字鑒相器,數(shù)字鎖相環(huán)頻率合成系統(tǒng)FPGA的實(shí)現(xiàn),很有借鑒價(jià)值
上傳時(shí)間: 2017-01-08
上傳用戶:cursor
資源簡(jiǎn)介:基于FPGA實(shí)現(xiàn)的一種新型數(shù)字鎖相環(huán)
上傳時(shí)間: 2014-01-02
上傳用戶:cylnpy
資源簡(jiǎn)介:一種可編程的全數(shù)字鎖相環(huán)的絲線,可以用來做一個(gè)小的課程設(shè)計(jì)
上傳時(shí)間: 2014-02-11
上傳用戶:xwd2010
資源簡(jiǎn)介:數(shù)字鎖相環(huán)(DPLL)技術(shù)在數(shù)字通信、無線電電子學(xué)等眾多領(lǐng)域得到了極為廣泛的應(yīng)用。與傳統(tǒng)的模擬電路實(shí)現(xiàn)的PLL相比,DPLL具有精度高、不受溫度和電壓影響、環(huán)路帶寬和中心頻率編程可調(diào)、易于構(gòu)建高階鎖相環(huán)等優(yōu)點(diǎn)。
上傳時(shí)間: 2013-12-18
上傳用戶:libenshu01
資源簡(jiǎn)介:介紹了一種采用N 先于M 環(huán)路濾波器的全數(shù)字鎖相環(huán)的設(shè)計(jì)實(shí)現(xiàn)。這種全數(shù)字鎖 相環(huán)采用了N 先于M 環(huán)路濾波器,可以達(dá)到濾除噪聲干擾的目的。文中講述了這種全數(shù)字鎖相環(huán)的結(jié)構(gòu)和工作原理,提出了各單元電路的設(shè)計(jì)和實(shí)現(xiàn)方法,并給出了關(guān)鍵部件的VHDI 代碼,最...
上傳時(shí)間: 2017-08-18
上傳用戶:love_stanford
資源簡(jiǎn)介:該文檔為基于DSP Builder的帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-05-01
上傳用戶:
資源簡(jiǎn)介:在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達(dá)到1000萬等效門、速度可達(dá)到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時(shí)鐘的分布質(zhì)量就變得越來越重要。時(shí)鐘延時(shí)和時(shí)鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時(shí)鐘延時(shí)...
上傳時(shí)間: 2013-07-06
上傳用戶:LouieWu
資源簡(jiǎn)介:隨著現(xiàn)代集成電路技術(shù)的發(fā)展,鎖相環(huán)已經(jīng)成為集成電路設(shè)計(jì)中非常重要的一個(gè)部分,所以對(duì)鎖相環(huán)的研究具有積極的現(xiàn)實(shí)意義。然而傳統(tǒng)的鎖相環(huán)大多是數(shù)?;旌想娐?,在工藝上與系統(tǒng)芯片中的數(shù)字電路存在兼容問題。因此設(shè)計(jì)一...
上傳時(shí)間: 2013-06-09
上傳用戶:mosliu