VHDL語言實現(xiàn)時鐘程序,用fpga開發(fā)板試過后,能夠執(zhí)行
資源簡介:VHDL語言實現(xiàn)時鐘程序,用fpga開發(fā)板試過后,能夠執(zhí)行
上傳時間: 2013-12-14
上傳用戶:chenlong
資源簡介:該文件可用VHDL語言實現(xiàn)時鐘8倍頻,運行環(huán)境可在maxplus2和ise的仿真軟件上
上傳時間: 2015-04-28
上傳用戶:gaome
資源簡介:VHDL語言實現(xiàn)的程序,功能如下:在鍵盤上輸入什么,在相應的LCD上顯示你輸入的字符
上傳時間: 2016-10-10
上傳用戶:zhaiyanzhong
資源簡介:該程序是用VHDL語言實現(xiàn)的時鐘程序,用六個數(shù)碼管分別顯示時分秒,而且可以實現(xiàn)控制功能。
上傳時間: 2013-12-23
上傳用戶:2525775
資源簡介:該程序是用VHDL語言實現(xiàn)的時鐘分頻程序,可以把高頻時鐘信號分成低頻時鐘信號,便于實際應用。
上傳時間: 2017-08-19
上傳用戶:wcl168881111111
資源簡介:利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實現(xiàn)。這樣設計具有體積小、設計周期短(設計過程中即可實現(xiàn)時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用...
上傳時間: 2014-01-02
上傳用戶:LIKE
資源簡介:FPGA串口界面調試程序,用VHDL語言實現(xiàn)
上傳時間: 2013-08-11
上傳用戶:362279997
資源簡介:此程序用通過PFGA用VHDL語言實現(xiàn)了傅立葉變換,希望對大家有用
上傳時間: 2013-08-30
上傳用戶:tonyshao
資源簡介:用VHDL語言實現(xiàn)的ARM處理器的標準內核的源代碼程序,可在重用
上傳時間: 2013-12-11
上傳用戶:稀世之寶039
資源簡介:本程序是用VHDL語言實現(xiàn)異步通信控制器, hao1.vhd為主程序,hao1.scf為仿真波形
上傳時間: 2015-05-25
上傳用戶:yt1993410
資源簡介:用VHDL語言實現(xiàn)數(shù)顯時鐘,devid200.vhd為分頻模塊,scan.vhd為LED掃描模塊,timecount.vhd為計數(shù)模塊
上傳時間: 2013-12-25
上傳用戶:gtf1207
資源簡介:用VHDL語言實現(xiàn)的控制DS18B20構成測溫儀表的程序,包含了全部代碼,可顯示最高精度
上傳時間: 2015-11-04
上傳用戶:agent
資源簡介:此程序用通過PFGA用VHDL語言實現(xiàn)了傅立葉變換,希望對大家有用
上傳時間: 2014-01-19
上傳用戶:zhoujunzhen
資源簡介:本程序是用VHDL語言實現(xiàn)電子密碼鎖功能,整個系統(tǒng)分為三大模塊,一為控制模塊,二為鍵盤顯示模塊,三為處理模塊
上傳時間: 2014-01-15
上傳用戶:hakim
資源簡介:本程序是用VHDL語言實現(xiàn)對AD控制,內含源代碼,仿真結果及解釋說明。相信大家看了就會明白
上傳時間: 2013-11-29
上傳用戶:cx111111
資源簡介:本程序用VHDL語言實現(xiàn)二輸入或門的邏輯功能,程序簡單明了,可供初學VHDL語言者參考。
上傳時間: 2016-01-09
上傳用戶:極客
資源簡介:VHDL語言實現(xiàn)的CRC碼程序,可用于FPGA實現(xiàn)
上傳時間: 2016-05-09
上傳用戶:蠢蠢66
資源簡介:本程序利用VHDL語言實現(xiàn)拔河游戲機的功能
上傳時間: 2014-11-27
上傳用戶:Pzj
資源簡介:這是一段用VHDL語言編寫的程序 用FPGA實現(xiàn)模糊控制器
上傳時間: 2016-08-28
上傳用戶:nairui21
資源簡介:這是一個用VHDL語言實現(xiàn)了DES加密功能的程序,由于DES加密的模式,解密時需把密要倒置
上傳時間: 2013-12-04
上傳用戶:hebmuljb
資源簡介:該工程的主要功能是由VHDL語言實現(xiàn)多功能數(shù)字電子時鐘
上傳時間: 2017-01-09
上傳用戶:invtnewer
資源簡介:本程序功能是由VHDL語言實現(xiàn)對頻率的測量,然后用數(shù)碼管進行顯示
上傳時間: 2014-02-22
上傳用戶:ouyangtongze
資源簡介:利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實現(xiàn)。這樣設計具有體積小、設計周期短(設計過程中即可實現(xiàn)時序仿真)、調試方便、故障率低、修改升級容易等特點
上傳時間: 2013-12-26
上傳用戶:qwe1234
資源簡介:FPGA串口界面調試程序,用VHDL語言實現(xiàn)
上傳時間: 2014-01-18
上傳用戶:pkkkkp
資源簡介:用VHDL語言實現(xiàn)一個能顯示時、分、秒的時鐘:可分別進行時和分的手動校正;12小時、24小時計時制可選,12小時制時有上下午指示;當計時到預定時間(此時間可手動設置)時,揚聲器發(fā)出鬧鈴信號,鬧鈴時間為10秒,可提前終止鬧鈴。
上傳時間: 2014-01-05
上傳用戶:hn891122
資源簡介:該程序是用VHDL語言實現(xiàn)的揚聲器程序,可以通過不同的按鍵控制發(fā)出不同頻率的聲音。
上傳時間: 2014-01-23
上傳用戶:xfbs821
資源簡介:利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實現(xiàn)。這樣設計具有體積小、設計周期短(設計過程中即可實現(xiàn)時序仿真)、調試方便、故障率低、修改升級容易等特點
上傳時間: 2013-08-11
上傳用戶:hn891122
資源簡介:利用VHDL語言實現(xiàn)單穩(wěn)觸發(fā)電路,穩(wěn)態(tài)時間為系統(tǒng)時鐘的整數(shù)倍。
上傳時間: 2015-06-01
上傳用戶:wang0123456789
資源簡介:1.高精度數(shù)字秒表(0.01秒的VHDL語言實現(xiàn)) 2.具有定時,暫停,按鍵隨機存儲,翻頁回放功能; 3.對30M時鐘分頻產生顯示掃描時鐘 4.精度高達0.01s,并且可以通過改變主頻來更改分頻比和記數(shù)間隔,可控性高。 5.模塊化設計,其中的許多函數(shù)可以成為VHDL語言...
上傳時間: 2015-08-16
上傳用戶:waitingfy
資源簡介:VHDL語言編寫的程序,實現(xiàn)FSK調制與解調及仿真
上傳時間: 2014-11-21
上傳用戶:kr770906