基于FPGA的雙路可移相任意波形發(fā)生器 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽獲獎(jiǎng)作品刊登
資源簡(jiǎn)介:基于FPGA的雙路可移相任意波形發(fā)生器 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽獲獎(jiǎng)作品刊登
上傳時(shí)間: 2013-12-24
上傳用戶(hù):xjz632
資源簡(jiǎn)介:隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話(huà)音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿(mǎn)足特定客戶(hù)對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送...
上傳時(shí)間: 2013-07-16
上傳用戶(hù):asdkin
資源簡(jiǎn)介: 摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫(huà)面分割的要求對(duì)視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過(guò)視頻編碼芯片轉(zhuǎn)換成模擬信號(hào)輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫(huà)面。系統(tǒng)利用FPGA的高速并行...
上傳時(shí)間: 2014-12-05
上傳用戶(hù):jiangfire
資源簡(jiǎn)介:·基于FPGA的雙口RAM在PC104與DSP通信中的研究與應(yīng)用
上傳時(shí)間: 2013-07-04
上傳用戶(hù):葉山豪
資源簡(jiǎn)介:基于18B20的雙路溫度采集器設(shè)計(jì)
上傳時(shí)間: 2013-11-19
上傳用戶(hù):zhichenglu
資源簡(jiǎn)介: 摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫(huà)面分割的要求對(duì)視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過(guò)視頻編碼芯片轉(zhuǎn)換成模擬信號(hào)輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫(huà)面。系統(tǒng)利用FPGA的高速并行...
上傳時(shí)間: 2013-11-21
上傳用戶(hù):pei5
資源簡(jiǎn)介:基于FPGA的邏輯分析儀可顯示八路波形,實(shí)時(shí)分析八路波形
上傳時(shí)間: 2015-04-14
上傳用戶(hù):jcljkh
資源簡(jiǎn)介:基于C8051的軟開(kāi)關(guān)用移相PWM的實(shí)現(xiàn)
上傳時(shí)間: 2015-06-05
上傳用戶(hù):曹云鵬
資源簡(jiǎn)介:基于FPGA的頻率相位可調(diào)DDS信號(hào)發(fā)生器
上傳時(shí)間: 2017-06-09
上傳用戶(hù):stvnash
資源簡(jiǎn)介:該文檔為基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-29
上傳用戶(hù):fliang
資源簡(jiǎn)介:該文檔為基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用的講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-12-09
上傳用戶(hù):
資源簡(jiǎn)介:該文檔為基于FPGA的多路高速串口設(shè)計(jì)與實(shí)現(xiàn)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-12-10
上傳用戶(hù):20125101110
資源簡(jiǎn)介:該文檔為基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-01-24
上傳用戶(hù):bluedrops
資源簡(jiǎn)介:?波長(zhǎng)信號(hào)的解調(diào)是實(shí)現(xiàn)光纖光柵傳感網(wǎng)絡(luò)的關(guān)鍵,基于現(xiàn)有的光纖光柵傳感器解調(diào)方法,提出一種基于FPGA的雙匹配光纖光柵解調(diào)方法,此系統(tǒng)是一種高速率、高精度、低成本的解調(diào)系統(tǒng),并且通過(guò)引入雙匹配光柵有效地克服了雙值問(wèn)題同時(shí)擴(kuò)大了檢測(cè)范圍。分析了光纖...
上傳時(shí)間: 2014-07-24
上傳用戶(hù):caiguoqing
資源簡(jiǎn)介:為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問(wèn)題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時(shí)鐘...
上傳時(shí)間: 2013-10-30
上傳用戶(hù):zhishenglu
資源簡(jiǎn)介:?波長(zhǎng)信號(hào)的解調(diào)是實(shí)現(xiàn)光纖光柵傳感網(wǎng)絡(luò)的關(guān)鍵,基于現(xiàn)有的光纖光柵傳感器解調(diào)方法,提出一種基于FPGA的雙匹配光纖光柵解調(diào)方法,此系統(tǒng)是一種高速率、高精度、低成本的解調(diào)系統(tǒng),并且通過(guò)引入雙匹配光柵有效地克服了雙值問(wèn)題同時(shí)擴(kuò)大了檢測(cè)范圍。分析了光纖...
上傳時(shí)間: 2013-10-10
上傳用戶(hù):zxc23456789
資源簡(jiǎn)介:為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問(wèn)題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時(shí)鐘...
上傳時(shí)間: 2013-11-25
上傳用戶(hù):爺?shù)臍赓|(zhì)
資源簡(jiǎn)介:直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿(mǎn)足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場(chǎng)可編程門(mén)陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計(jì)方法,提供了一種全新的設(shè)計(jì)模式。本論文結(jié)合這兩項(xiàng)技術(shù),...
上傳時(shí)間: 2013-06-09
上傳用戶(hù):wxhwjf
資源簡(jiǎn)介:直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿(mǎn)足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展?,F(xiàn)場(chǎng)可編程門(mén)陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計(jì)方法,提供了一種全新的設(shè)計(jì)模式。本論文結(jié)合這兩項(xiàng)技術(shù),...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):gxf2016
資源簡(jiǎn)介:基于Actel FPGA 的雙端口RAM 設(shè)計(jì)雙端口RAM 芯片主要應(yīng)用于高速率、高可靠性、對(duì)實(shí)時(shí)性要求高的場(chǎng)合,如實(shí)現(xiàn)DSP與PCI 總線(xiàn)芯片之間的數(shù)據(jù)交換接口電路等。但普通雙端口RAM 最大的缺點(diǎn)是在兩個(gè)CPU發(fā)生競(jìng)爭(zhēng)時(shí),有一方CPU 必須等待,因而降低了訪(fǎng)問(wèn)效率。IDT 公...
上傳時(shí)間: 2013-10-22
上傳用戶(hù):blacklee
資源簡(jiǎn)介:基于FPGA的移相式DDS正弦信號(hào)發(fā)生器的VHDL源代碼,壓縮包里是在Quartus里做的工程,F(xiàn)PGA用的是Cyclone1C3系列
上傳時(shí)間: 2014-02-18
上傳用戶(hù):xaijhqx
資源簡(jiǎn)介:文檔為基于FPGA的全數(shù)字化移相PWM控制器設(shè)計(jì)總結(jié)文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
上傳時(shí)間: 2022-06-27
上傳用戶(hù):
資源簡(jiǎn)介:隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會(huì)中發(fā)揮著越來(lái)越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場(chǎng)等多個(gè)領(lǐng)域。同時(shí),F(xiàn)PGA單片規(guī)模的不斷擴(kuò)大,在FPGA芯片內(nèi)部實(shí)現(xiàn)復(fù)雜的數(shù)字信號(hào)處理系統(tǒng)也成為現(xiàn)實(shí)...
上傳時(shí)間: 2013-06-27
上傳用戶(hù):幾何公差
資源簡(jiǎn)介:在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對(duì)加速器束流或者激光束進(jìn)行脈沖化與時(shí)序同步,同時(shí)用于測(cè)量作用產(chǎn)物的探測(cè)系統(tǒng)如飛行時(shí)間譜儀(TOF)等要求各加速電場(chǎng)的控制具有一定的時(shí)序匹配。在整個(gè)實(shí)驗(yàn)中,需要用到符合要求的多路...
上傳時(shí)間: 2013-06-15
上傳用戶(hù):ZJX5201314
資源簡(jiǎn)介:激光測(cè)距是隨著激光技術(shù)的出現(xiàn)而發(fā)展起來(lái)的一種精密測(cè)量技術(shù),因其良好的精確度特性廣泛地應(yīng)用在軍事和民用領(lǐng)域。但傳統(tǒng)的激光測(cè)距系統(tǒng)大多采用分立的單元電路搭建而成,不僅造成了開(kāi)發(fā)成本較高,電路較復(fù)雜,調(diào)試?yán)щy等諸多問(wèn)題,而且這種系統(tǒng)體積和重量較大...
上傳時(shí)間: 2013-06-20
上傳用戶(hù):lili1990
資源簡(jiǎn)介:現(xiàn)場(chǎng)可編程門(mén)陣列器件(FPGA)是一種新型集成電路,可以將眾多的控制功能模塊集成為一體,具有集成度高、實(shí)用性強(qiáng)、高性?xún)r(jià)比、便于開(kāi)發(fā)等優(yōu)點(diǎn),因而具有廣泛的應(yīng)用前景。單相全橋逆變器是逆變器的一種基本拓?fù)浣Y(jié)構(gòu),對(duì)它的研究可以為三相逆變器研究提供參考,因...
上傳時(shí)間: 2013-07-06
上傳用戶(hù):66666
資源簡(jiǎn)介:隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會(huì)中發(fā)揮著越來(lái)越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場(chǎng)等多個(gè)領(lǐng)域。同時(shí),F(xiàn)PGA單片規(guī)模的不斷擴(kuò)大,在FPGA芯片內(nèi)部實(shí)現(xiàn)復(fù)雜的數(shù)字信號(hào)處理系統(tǒng)也成為現(xiàn)實(shí)...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):gzming
資源簡(jiǎn)介:基于FPGA的可編程數(shù)字濾波器系統(tǒng),基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn),基于FPGA流水線(xiàn)分布式算法的FIR濾波器的實(shí)現(xiàn)
上傳時(shí)間: 2013-08-11
上傳用戶(hù):sz_hjbf
資源簡(jiǎn)介:基于FPGA的全數(shù)字鎖相環(huán)設(shè)計(jì),內(nèi)有設(shè)計(jì)過(guò)程和設(shè)計(jì)思想
上傳時(shí)間: 2013-08-13
上傳用戶(hù):fqscfqj
資源簡(jiǎn)介:verilog編寫(xiě)基于FPGA的鑒相器模塊
上傳時(shí)間: 2013-08-19
上傳用戶(hù):18752787361