· 摘要: 基于TI公司最新DSP芯片TMS320C6455,設計并實現(xiàn)了以太網(wǎng)通信軟硬件接口.采用TMS320C6455片內(nèi)以太網(wǎng)接口模塊EMAC/MDIO,結(jié)合片外Agere ET1011C PHY芯片,在嵌入式操作系統(tǒng)DSP/BIOS架構上,運用網(wǎng)絡開發(fā)包NDK提供的TCP/IP協(xié)議棧,實現(xiàn)了底層硬件驅(qū)動程序的編制及其協(xié)議棧接口,完成了數(shù)字信號的以太網(wǎng)傳輸. &
資源簡介:該文檔為基于FPGA的千兆以太網(wǎng)的設計總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-25
上傳用戶:XuVshu
資源簡介:具備GMII接口和ARP協(xié)議功能的千兆以太網(wǎng)控制器。經(jīng)過Xilinx SPATAN-III FPGA驗證, Verilog描述
上傳時間: 2013-12-17
上傳用戶:manlian
資源簡介:基于TMS320C6455的高速SRIO接口設計,主要介紹告訴SRIO的程序設計
上傳時間: 2018-02-18
上傳用戶:a380675848
資源簡介:具備GMII接口和ARP協(xié)議功能的千兆以太網(wǎng)控制器
上傳時間: 2022-06-24
上傳用戶:
資源簡介:1.深入研究PCIe和千兆以太網(wǎng),了解PCIe和千兆以太網(wǎng)的技術優(yōu)勢,具體分析PCle和千兆以太網(wǎng)的傳輸協(xié)議,詳細說明PCleTLP數(shù)據(jù)包格式和以太網(wǎng)標2.完成PCIe DMA數(shù)據(jù)傳輸系統(tǒng)設計。設計方案主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發(fā)以及PC端的驅(qū)動和C應...
上傳時間: 2022-07-11
上傳用戶:xsr1983
資源簡介:摘要:本文簡要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設計使用流程,最終在采用65nm工藝級別的Xilinx Virtex-5 開發(fā)板ML505 上同時設計實現(xiàn)了支持TCP/IP 協(xié)議的10M/100M/1000M 的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng),并對涉及的關鍵技術進行了說明。關...
上傳時間: 2013-10-14
上傳用戶:sun_pro12580
資源簡介:摘要:本文簡要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設計使用流程,最終在采用65nm工藝級別的Xilinx Virtex-5 開發(fā)板ML505 上同時設計實現(xiàn)了支持TCP/IP 協(xié)議的10M/100M/1000M 的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng),并對涉及的關鍵技術進行了說明。關...
上傳時間: 2013-10-28
上傳用戶:DE2542
資源簡介:實現(xiàn)一個千兆以太網(wǎng)卡的NDIS的miniport驅(qū)動實例源代碼 對于那些希望寫一個NDIS 6.0的miniport設備驅(qū)動的開發(fā)人員來說,實例實在是太少了,只有一個DDK中的E100BEX。這里,我將選擇一個當前比較流行的以太網(wǎng)控制器(Realtek 8111/8168/8169/8110等PCI的千兆以...
上傳時間: 2016-12-31
上傳用戶:jackgao
資源簡介:基于PICMG 2.16的24端口千兆以太網(wǎng)交換模塊
上傳時間: 2013-10-13
上傳用戶:葉立炫95
資源簡介:基于瑞昱RTL8382L24口交換芯片的24口+2光口的千兆交換參考設計。包括基于Cadence平臺設計的原理圖、PCB和RTL8382L、RTL8281B的技術手冊
上傳時間: 2022-01-29
上傳用戶:
資源簡介:pdf格式電子書 第一部分 千兆以太網(wǎng)基礎 第1章 千兆網(wǎng)之前的以太網(wǎng) 第2章 從共享介質(zhì)到專用介質(zhì) 第3章 從共享式LAN到專用LAN 第4章 全雙工以太網(wǎng) 第5章 幀格式 第6章 以太網(wǎng)流量控制 第7章 以太網(wǎng)的介質(zhì)無關性 第8章 自動配置 第二部分 千兆以太網(wǎng)技術 第9章 ...
上傳時間: 2014-01-07
上傳用戶:xauthu
資源簡介:千兆以太網(wǎng)實施案例,很不錯的電子書,下載看看吧
上傳時間: 2014-01-13
上傳用戶:hakim
資源簡介:VIRTEX4中MAC封裝,介紹了怎樣設置MAC子層,使用它的好處是可以在一個芯片同時實現(xiàn)數(shù)據(jù)采集和千兆以太網(wǎng)傳輸
上傳時間: 2017-09-01
上傳用戶:cjl42111
資源簡介:千兆以太網(wǎng)的協(xié)議體系結(jié)構及其對他的優(yōu)勢分析.
上傳時間: 2017-09-25
上傳用戶:com1com2
資源簡介:INTEL I350 PCIEx4轉(zhuǎn)4路千兆以太網(wǎng)芯片I350 硬件參考設計+技術手冊資料
上傳時間: 2022-02-08
上傳用戶:
資源簡介:千兆以太網(wǎng)PHY的datasheet,完整版,可用于網(wǎng)卡,交換機等項目的開發(fā)參考
上傳時間: 2019-09-17
上傳用戶:zhuxun521
資源簡介:RTL8111E是瑞昱的PCI-e接口千兆以太網(wǎng)芯片。引腳從48個,外圍電路簡單,不需要外部EEPROM,MAC地址燒寫更加方便。
上傳時間: 2021-12-11
上傳用戶:jiabin
資源簡介:RTL8111H是瑞昱的PCI-e接口千兆以太網(wǎng)芯片。與RTL8111F相比,引腳從48個減少到32個,外圍電路簡單,不需要外部EEPROM,MAC地址燒寫更加方便。由于RTL8111F面臨停產(chǎn),RTL8111H可以作為替代方案滿足需求
上傳時間: 2022-04-18
上傳用戶:
資源簡介:本實驗將實現(xiàn) FPGA 芯片和 PC 之間進行千兆以太網(wǎng)數(shù)據(jù)通信, 通信協(xié)議采用 Ethernet? UDP 通信協(xié)議。 FPGA 通過 GMII 總線和開發(fā)板上的 Gigabit PHY 芯片通信, Gigabit PHY芯片把數(shù)據(jù)通過網(wǎng)線發(fā)給 PC
上傳時間: 2022-06-03
上傳用戶:得之我幸78
資源簡介:基于LabVIEW的計算機溫度檢測器設計
上傳時間: 2013-04-15
上傳用戶:eeworm
資源簡介:千兆以太網(wǎng)技術與應用 pdf版
上傳時間: 2013-07-28
上傳用戶:eeworm
資源簡介:基于單片機的LED漢字顯示屏設計與制作
上傳時間: 2013-07-08
上傳用戶:eeworm
資源簡介:基于MATLAB的系統(tǒng)分析與設計-時頻分析
上傳時間: 2013-05-25
上傳用戶:eeworm
資源簡介:專輯類----可編程邏輯器件相關專輯 基于MATLAB的系統(tǒng)分析與設計-時頻分析-250頁-6.4M.rar
上傳時間: 2013-08-04
上傳用戶:1406054127
資源簡介:專輯類-可編程邏輯器件相關專輯-96冊-1.77G 基于MATLAB的系統(tǒng)分析與設計-時頻分析-250頁-6.4M.pdf
上傳時間: 2013-07-09
上傳用戶:zyt
資源簡介:實現(xiàn)基于CPLD的CCD采集系統(tǒng)設計源碼
上傳時間: 2013-04-24
上傳用戶:zhf1234
資源簡介:《基于MATLAB的系統(tǒng)分析與設計——時頻分析》書本里的源代碼
上傳時間: 2013-07-18
上傳用戶:sunzhp
資源簡介:一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進而直接影響傳輸?shù)目煽啃?,因而要對其進行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-05-26
上傳用戶:teddysha
資源簡介:一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進而直接影響傳輸?shù)目煽啃裕蚨獙ζ溥M行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-04-24
上傳用戶:siguazgb
資源簡介:基于FPGA的誤碼率測試儀設計基于FPGA的誤碼率測試儀設計
上傳時間: 2013-08-02
上傳用戶:1159797854