本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現數字相位計核心FFT算法中的優勢。在優化的硬件結構中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內置雙端口RAM、旋轉因子ROM使數據存儲的速度得到提高;采用了流水線的工作方式使數據的存儲、運算在時間上達到匹配。整個設計采用VHDL(超高速硬件描述語言)語言作為系統內部硬件結構的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結果表明,基于FPGA實現的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數據僅需27.5us,最大誤差在1%之內。
資源簡介:本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進...
上傳時間: 2013-06-04
上傳用戶:lgnf
資源簡介:本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進...
上傳時間: 2013-05-16
上傳用戶:lgs12321
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:基于FPGA的數字頻率計的設計,可測量從1hz到10000hz,誤差在1hz以內,是EDA課程學習很好的實例。
上傳時間: 2014-01-02
上傳用戶:wang5829
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:基于單片機的數字頻率計的設計
上傳時間: 2013-06-16
上傳用戶:eeworm
資源簡介:專輯類-單片機專輯-258冊-4.20G 基于單片機的數字頻率計的設計-68頁-0.7M.pdf
上傳時間: 2013-07-09
上傳用戶:nbdedu
資源簡介:提出一種基于單片機AT89S52控制的數字頻率計的設計新方法。該方法將待測頻率信號經過整形放大后輸入單片機,然后由單片機控制內部計數器分別對待測信號和標準信號同時計數,再經運算處理得到測量結果,可自動量程轉換,并由1602ALED顯示器實時顯示。該設計與...
上傳時間: 2013-10-22
上傳用戶:erkuizhang
資源簡介:基于高速串行BCD 碼除法的數字頻率計的設計
上傳時間: 2013-12-23
上傳用戶:杜瑩12345
資源簡介:EDA基于VHDL語言的數字頻率計的設計及其仿真
上傳時間: 2017-05-10
上傳用戶:CSUSheep
資源簡介:基于vhdl 的數字頻率計的設計源程序及工程文件,已在實驗箱上實現
上傳時間: 2014-01-23
上傳用戶:moerwang
資源簡介:單片機專輯 258冊 4.20G基于單片機的數字頻率計的設計 68頁 0.7M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:該文檔為基于51單片機的數字頻率計的設計講解資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-11-02
上傳用戶:
資源簡介:該文檔為基于51單片機的數字頻率計的設計簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-30
上傳用戶:canderile
資源簡介:一種基于單片機的數字頻率計的實現這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2022-03-08
上傳用戶:jason_vip1
資源簡介:基于FPGA簡易數字頻率計設計
上傳時間: 2014-12-28
上傳用戶:葉夜alex
資源簡介:基于FPGA簡易數字頻率計設計
上傳時間: 2013-11-04
上傳用戶:源碼3
資源簡介:介紹了pic16c54彈片機設計的數字頻率計的原理和技巧,給出了主題硬件結構及關鍵軟件的設計
上傳時間: 2014-01-08
上傳用戶:mpquest
資源簡介:基于C++的最短路徑算法研究與實現的開題報告
上傳時間: 2014-01-09
上傳用戶:小寶愛考拉
資源簡介:這是我課程設計做的數字頻率計的設計,不知道會不會太簡單或者重復了。
上傳時間: 2013-11-25
上傳用戶:妄想演繹師
資源簡介:verilog寫的數字頻率計的顯示模塊,可以
上傳時間: 2016-11-01
上傳用戶:181992417
資源簡介:verilog寫的數字頻率計的控制模塊,對程序進行控制
上傳時間: 2013-12-08
上傳用戶:lizhen9880
資源簡介:verilog寫的數字頻率計的選擇模塊,用與顯示的選擇
上傳時間: 2013-11-25
上傳用戶:tedo811
資源簡介:軟件無線電中數字上下變頻器研究與實現,適合通信專業人員參考
上傳時間: 2013-08-12
上傳用戶:1234321@q
資源簡介:軟件無線電中數字上下變頻器研究與實現,適合通信專業人員參考
上傳時間: 2016-12-20
上傳用戶:liansi
資源簡介:介紹了一種運用FPGA開發軟件Quartus II設計的數字頻率計。該數字頻率計的1 Hz~1 MHz輸入被測脈沖信號具有頻率測量、周期測量、脈寬測量和占空比測量等多種用途,其測試結果由3 只七段數碼
上傳時間: 2013-05-22
上傳用戶:qb1993225
資源簡介:基于51單片機的數字頻率計的設計,數字頻率計廣泛應用于日常實驗。
上傳時間: 2022-04-01
上傳用戶:
資源簡介:數字頻率計是電工電子中常用的測量儀器,數字頻率計通過用輸入待測信號對一特定長度的信號進行計數,從而得出頻率并通過數碼管直觀的顯示出來。本文提出了一種與輸入同步的數字頻率計的設計,提高了頻率計的精度,設計采用Multisim軟件進行設計和仿真的過程,介紹...
上傳時間: 2022-05-08
上傳用戶:
資源簡介:基于FPGA數字頻率計的實現,文中有所有的源代碼,僅供參考。
上傳時間: 2013-08-05
上傳用戶:13736136189
資源簡介:基于FPGA的數字上下變頻器的研究與實現,適合通信專業人員參考
上傳時間: 2013-08-15
上傳用戶:zhaistone