·摘要: 現代高性能FPGA和DSP的不斷出現,使得需要大數據量計算的雷達信號處理器向高度集成化和小型化方向發展成為可能,本文基于高性能FPGA(Altera的Stratix II系列)詳細介紹了一種數字波束形成器(DBF)、動目標檢測器(MTD)和恒虛警檢測器(CFAR)的單芯片集成設計方案,最后對其性能特性和改進方向做了初步的分析討論,以滿足更高性能要求時的設計實現. &n
資源簡介:以上介紹的三種求CRC的程序,按位求法速度較慢,但占用最小的內存空間;按字節查表求CRC的方法速度較快,但占用較大的內存;按半字節查表求CRC的方法是前兩者的均衡,即不會占用太多的內存,同時速度又不至于太慢,比較適合8位小內存的單片機的應用場合。以上...
上傳時間: 2016-02-19
上傳用戶:lvzhr
資源簡介:現場可編程門陣列(FPGA)是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,它結合了微電子技術、電路技術和EDA(Electronics Design Automation)技術。隨著它的廣泛應用和快速發展,使設計電路的規模和集成度不斷提高,同時也帶來了電子系統設計方法和設...
上傳時間: 2013-04-24
上傳用戶:科學怪人
資源簡介:基于DSP Builder數字信號處理器的FPGA設計
上傳時間: 2013-10-11
上傳用戶:zhuyibin
資源簡介:本文著重研究用現場可編程門陣列(FPGA)來開發設計精插補芯片。選用Altera公司的Cyclone系列的EP1C3T144C8芯片設計了逐點比較法,數字積分法和比較積分法三種經典插補算法,并對各種算法模塊進行了仿真驗證。又設計了三個算法選通信號,將三種算法模塊綜合成了...
上傳時間: 2013-04-24
上傳用戶:zgu489
資源簡介:該論文的工作主要分為兩部分,第一部分是介紹與數字高清晰度電視(HDTV)碼流發生器配套的信源解碼板的設計與實現.信源解碼板是整個碼流發生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發生器功能的基礎上提出了用ST公司的芯片組實現HDTV信...
上傳時間: 2013-04-24
上傳用戶:yoleeson
資源簡介:基于FPGA的數字視頻信號發生器的設計與實現
上傳時間: 2013-04-24
上傳用戶:sclyutian
資源簡介:RS-232-C端口實時監控軟件的設計實現 多線程技術在VC++串口通信程序中的應用研究 用VC6實現串行通信的三種方法 在基于單文檔程序中應用MSCOMM串口通訊控件
上傳時間: 2014-01-13
上傳用戶:youke111
資源簡介:介紹一個基于U S B 2 . 0 接口和D S P 的高速數據采集處理系統的工作原理設計及實現該高速數據 采集處理系統采用TI 公司的TMS320C6000 數字信號處理器和Cypress 公司的USB2.0 接口芯片可 以實現高速采集和實時處理有著廣泛的應用前景
上傳時間: 2013-11-27
上傳用戶:koulian
資源簡介:棋類博弈算法的改進:瞿錫泉,白振興,包建平.基于博弈樹的構建,對傳統的博弈算法進行了分析研究,指出了其存在的不足。提出改進傳統算法的三種可行技術,并通過實例進行了驗證。
上傳時間: 2013-12-14
上傳用戶:wys0120
資源簡介:DFT進行頻譜分析時的三種現象 1、混疊:對連續信號采樣,要求連續信號是帶限的,采樣頻率要足夠高。Fs應滿足Nyquist采樣定理才不產生混疊。 采樣前加低通濾波器防混疊 2、頻譜泄漏:DFT對時域信號進行了截斷(相當于采樣信號乘了一個窗函數),時域的乘...
上傳時間: 2014-01-23
上傳用戶:stewart·
資源簡介:TMS320C30軟件編程與仿真教材 SIMULATOR是一種可以模仿TMS320C30操作的軟件程序。他具有以下特點: .模擬整個TMS320C30數字信號處理器的指令系統。 .模擬TMS320C30關鍵的外圍功能(DMA,定時器,串口) .用戶可以自己編制標準接口
上傳時間: 2015-11-18
上傳用戶:wfl_yy
資源簡介:1、典型連續時間信號波形繪制 1)單邊指數信號 要求: (1) 畫出t=0,1,2,…,500共501點 (2)在一個坐標系中用三種不同顏色分別繪制如下三種情況下的波形 (a) E=200,X=62.5 (b) E=200,X=125.0 (c) E=200,X=250.0 (3)標出特殊點的坐標,如t=0和 的坐標 ...
上傳時間: 2014-11-30
上傳用戶:小草123
資源簡介:基于DSPBuilder的數字信號處理器的設計,
上傳時間: 2013-12-21
上傳用戶:集美慧
資源簡介:信號發生器由波形選擇開關控制波形的輸出, 分別能輸出正弦波、方波和三角波三種波形, 波形的周期為2秒
上傳時間: 2013-12-02
上傳用戶:TF2015
資源簡介:基于vb.net和arcgis engine9.0開發的三種在地圖專題圖渲染實現方法
上傳時間: 2014-01-27
上傳用戶:trepb001
資源簡介:介紹了被動雷達探測系統測向方法,提出了被動測向系統信號處理器的設計方法. 采用DSP(數字 信號處理器) + FPGA(現場可編程門陣列) 結構,使得系統的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強的應用價值和參考價值.
上傳時間: 2013-12-23
上傳用戶:as275944189
資源簡介:基于FPGA的數字視頻信號發生器的設計與實現,內有全套源碼以及各種配套的圖片,內容詳盡,絕對真實!
上傳時間: 2016-06-20
上傳用戶:aappkkee
資源簡介:數字上變頻DUC是與數字下變頻ddc相對應的工作.目前實現方式主要有:專用芯片,通用DSP和FPGA實現三種.本程序即給出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及響應的使用說明,對于從事雷達,無線通信的工程人員和研究者有很大用處.
上傳時間: 2016-07-24
上傳用戶:jing911003
資源簡介:設計模式大全:基于C#、C++和Delphi三種開發語言的設計模式經典
上傳時間: 2013-12-24
上傳用戶:koulian
資源簡介:xilinx公司的FPGA實現數字視頻信號處理器。語言是VHDL。
上傳時間: 2013-12-04
上傳用戶:wangchong
資源簡介:基于Nios_II軟核處理器的通信信號源SOPC設計,很有用的資料.
上傳時間: 2017-05-23
上傳用戶:a3318966
資源簡介:分析研究基于三種邊界條件的樣條插值算法并用程序實現其中一種邊界條件
上傳時間: 2013-12-19
上傳用戶:無聊來刷下
資源簡介:雕刻機的數控系統是三維雕刻機的控制核心,其控制系統的性能直接關系著三維雕刻機的加工質量和加工效率,對雕刻機的性價比有著重要的影響。本論文在對三維雕刻機系統的結構和功能進行分析的基礎上,提出了一個以.ARM微處理器和CPLD器件構建硬件平臺、基于μC...
上傳時間: 2013-06-06
上傳用戶:smthxt
資源簡介:用FPGA實現三電平PWM發生器的完整資料
上傳時間: 2013-08-06
上傳用戶:DXM35
資源簡介:實現一個用于CDMA2000系統的短幀交織器,計算比較了12*16,13*15,14*14三種交織形式的性能!
上傳時間: 2013-08-22
上傳用戶:zchpr@163.com
資源簡介:基于Java的網絡語音信號傳輸的實現,,提出了一種在Internet上傳輸語音信號的方法并最終加以實現。
上傳時間: 2016-07-05
上傳用戶:tianjinfan
資源簡介:學習數字信號處理器的基礎材料,對入門者很有用。信號產生、疊加、幾種常見濾波器的設計、FFT變換等的源程序
上傳時間: 2016-09-28
上傳用戶:huql11633
資源簡介:基于vhld的三層電梯控制器的設計,是關于EDA技術的,和CPLD也很相關。
上傳時間: 2013-06-26
上傳用戶:uuuuuuu
資源簡介:·基于DSP的任意波形信號發生器的設計與實現
上傳時間: 2013-07-02
上傳用戶:asdfasdfd
資源簡介:三種組態的放大器的PPT教學版
上傳時間: 2013-10-28
上傳用戶:dyctj