FIFO的設(shè)計(jì),是關(guān)于異步的,不錯(cuò)的硬件描述,建議大家好好看看
資源簡(jiǎn)介:詳細(xì)說(shuō)明異步FIFO的設(shè)計(jì) 格雷碼在地址的編碼中的作用,及滿(mǎn)空標(biāo)志的產(chǎn)生
上傳時(shí)間: 2013-12-21
上傳用戶(hù):chfanjiang
資源簡(jiǎn)介:用VHDL語(yǔ)言編寫(xiě)的實(shí)現(xiàn)FIFO的設(shè)計(jì),經(jīng)編譯下載成功
上傳時(shí)間: 2016-10-19
上傳用戶(hù):陽(yáng)光少年2016
資源簡(jiǎn)介:使用Verilog硬件描述語(yǔ)言完成了一個(gè)異步FIFO的設(shè)計(jì),供相關(guān)硬件開(kāi)發(fā)人員參考。
上傳時(shí)間: 2013-12-31
上傳用戶(hù):a673761058
資源簡(jiǎn)介:FIFO的設(shè)計(jì),是關(guān)于異步的,不錯(cuò)的硬件描述,建議大家好好看看
上傳時(shí)間: 2017-04-08
上傳用戶(hù):磊子226
資源簡(jiǎn)介:一個(gè)基于VHDL同步FIFO的設(shè)計(jì)思路的文章,以及一個(gè)編譯完整的程序。
上傳時(shí)間: 2014-11-16
上傳用戶(hù):youke111
資源簡(jiǎn)介:異步FIFO的設(shè)計(jì) 包括testbench 已調(diào)試成功
上傳時(shí)間: 2014-01-05
上傳用戶(hù):xiaodu1124
資源簡(jiǎn)介:異步FIFO的設(shè)計(jì),里邊講得很詳細(xì)! 1.單時(shí)鐘結(jié)構(gòu) 2.雙時(shí)鐘結(jié)構(gòu)——雙鐘結(jié)構(gòu)1 3.雙時(shí)鐘結(jié)構(gòu)——雙鐘結(jié)構(gòu)2 4.雙時(shí)鐘結(jié)構(gòu)——雙鐘結(jié)構(gòu)3 5.脈沖模式FIFO
上傳時(shí)間: 2017-09-03
上傳用戶(hù):jcljkh
資源簡(jiǎn)介:基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn)? ??
上傳時(shí)間: 2022-07-10
上傳用戶(hù):zhanglei193
資源簡(jiǎn)介:異步FIFO控制器的設(shè)計(jì) 主要用于異步先進(jìn)先出控制器的設(shè)計(jì)。 所用語(yǔ)言Verilog HDL.
上傳時(shí)間: 2014-11-05
上傳用戶(hù):bjgaofei
資源簡(jiǎn)介:關(guān)于FIFO的一些設(shè)計(jì)資料,共享!歡迎更多的資料共享!
上傳時(shí)間: 2015-07-03
上傳用戶(hù):思琦琦
資源簡(jiǎn)介:本文介紹了USB設(shè)備Bulk模式驅(qū)動(dòng)程序的設(shè)計(jì)。該設(shè)計(jì)使用FIFO消息隊(duì)列、信號(hào)量機(jī)制和定時(shí)器中斷機(jī)制,可在不同的操作系統(tǒng)中實(shí)現(xiàn)。文中所用到的程序體系結(jié)構(gòu)對(duì)于實(shí)現(xiàn)不同USB設(shè)備進(jìn)行Bulk模式通訊是通用的。
上傳時(shí)間: 2014-01-20
上傳用戶(hù):wpwpwlxwlx
資源簡(jiǎn)介:此項(xiàng)是針對(duì)設(shè)計(jì)異步FIFO的比較好的一個(gè)文檔,共兩篇,這是第一篇。
上傳時(shí)間: 2016-04-03
上傳用戶(hù):hustfanenze
資源簡(jiǎn)介:此項(xiàng)是針對(duì)設(shè)計(jì)異步FIFO的比較好的一個(gè)文檔,共兩篇,這是第二篇。
上傳時(shí)間: 2014-01-02
上傳用戶(hù):xiaoxiang
資源簡(jiǎn)介:這是設(shè)計(jì)異步FIFO的比較好的一個(gè)參考資料,希望可以對(duì)大家有用。
上傳時(shí)間: 2014-01-03
上傳用戶(hù):鳳臨西北
資源簡(jiǎn)介:可預(yù)取的FIFO 的fpga 設(shè)計(jì)代碼,滿(mǎn)足異步時(shí)鐘的操作
上傳時(shí)間: 2014-01-19
上傳用戶(hù):er1219
資源簡(jiǎn)介:通用FIFO的VHDL編程 字深和字長(zhǎng)可以自己設(shè)計(jì)
上傳時(shí)間: 2016-06-21
上傳用戶(hù):plsee
資源簡(jiǎn)介:這是一個(gè)先進(jìn)先出FIFO存儲(chǔ)器的設(shè)計(jì)源碼
上傳時(shí)間: 2016-10-06
上傳用戶(hù):libinxny
資源簡(jiǎn)介:利用一個(gè)SAM設(shè)計(jì)一個(gè)FIFO 的存儲(chǔ)器
上傳時(shí)間: 2014-08-21
上傳用戶(hù):czl10052678
資源簡(jiǎn)介:處理整幀數(shù)據(jù)的FIFO的巧妙控制設(shè)計(jì),能給大家一個(gè)參考
上傳時(shí)間: 2014-03-04
上傳用戶(hù):頂?shù)弥?/p>
資源簡(jiǎn)介:FIFO存儲(chǔ)電路的設(shè)計(jì)與實(shí)現(xiàn),用verilog實(shí)現(xiàn)FIFO的參考設(shè)計(jì)
上傳時(shí)間: 2016-12-13
上傳用戶(hù):pkkkkp
資源簡(jiǎn)介:RS(204,188)譯碼器的設(shè)計(jì) 異步FIFO設(shè)計(jì) 偽隨即序列應(yīng)用設(shè)計(jì) CORDIC數(shù)字計(jì)算機(jī)的設(shè)計(jì) CIC的設(shè)計(jì) 除法器的設(shè)計(jì) 加羅華域的乘法器設(shè)計(jì)
上傳時(shí)間: 2017-01-24
上傳用戶(hù):縹緲
資源簡(jiǎn)介:基于FPGA的異步FIFO的研究和設(shè)計(jì)這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!
上傳時(shí)間: 2021-12-27
上傳用戶(hù):
資源簡(jiǎn)介:通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專(zhuān)用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)...
上傳時(shí)間: 2013-08-02
上傳用戶(hù):rocketrevenge
資源簡(jiǎn)介:數(shù)字存儲(chǔ)示波器在儀器儀表領(lǐng)域中占有重要的地位,應(yīng)用范圍相當(dāng)廣泛,所以對(duì)示波器的研制有重要的理論和實(shí)際意義。本文針對(duì)數(shù)字存儲(chǔ)示波器的設(shè)計(jì)進(jìn)行了深入的研究,旨在研制出100MHz帶寬的數(shù)字存儲(chǔ)示波器。 從各個(gè)方面考慮,選用了DSP、FPGA和單片機(jī)的方案來(lái)設(shè)...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):hw1688888
資源簡(jiǎn)介:視頻監(jiān)控一直是人們關(guān)注的應(yīng)用技術(shù)熱點(diǎn)之一,它以其直觀、方便、信息內(nèi)容豐富而被廣泛用于在電視臺(tái)、銀行、商場(chǎng)等場(chǎng)合。在視頻圖像監(jiān)控系統(tǒng)中,經(jīng)常需要對(duì)多路視頻信號(hào)進(jìn)行實(shí)時(shí)監(jiān)控,如果每一路視頻信號(hào)都占用一個(gè)監(jiān)視器屏幕,則會(huì)大大增加系統(tǒng)成本。視頻圖像...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):gundan
資源簡(jiǎn)介:隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會(huì)中發(fā)揮著越來(lái)越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場(chǎng)等多個(gè)領(lǐng)域。同時(shí),F(xiàn)PGA單片規(guī)模的不斷擴(kuò)大,在FPGA芯片內(nèi)部實(shí)現(xiàn)復(fù)雜的數(shù)字信號(hào)處理系統(tǒng)也成為現(xiàn)實(shí)...
上傳時(shí)間: 2013-06-27
上傳用戶(hù):幾何公差
資源簡(jiǎn)介:隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話(huà)音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿(mǎn)足特定客戶(hù)對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送...
上傳時(shí)間: 2013-07-16
上傳用戶(hù):asdkin
資源簡(jiǎn)介:為了快速有效地判斷化學(xué)物質(zhì)中的微量成分,并粗略估計(jì)成分的含量,提出一種便攜式分光光度計(jì)的設(shè)計(jì)方案,對(duì)該方案的光譜采集系統(tǒng)進(jìn)行了設(shè)計(jì)與討論。與傳統(tǒng)的分光光度計(jì)設(shè)計(jì)方案相比,該方案采用線(xiàn)陣CCD器件代替?zhèn)鹘y(tǒng)的光電管來(lái)實(shí)現(xiàn)光電信號(hào)的轉(zhuǎn)換,易于提高系...
上傳時(shí)間: 2013-11-20
上傳用戶(hù):410805624
資源簡(jiǎn)介:本文對(duì)激光掃描車(chē)身坐標(biāo)測(cè)量系統(tǒng)的數(shù)據(jù)采集部分進(jìn)行了深入研究,設(shè)計(jì)了基于“AVR+FIFO+CPLD”的數(shù)據(jù)采集及處理模塊;解決了當(dāng)多路信號(hào)有數(shù)據(jù)同時(shí)傳輸時(shí),如何將數(shù)據(jù)完整地寫(xiě)入FIFO的問(wèn)題,實(shí)現(xiàn)了數(shù)據(jù)的有效采集;編寫(xiě)了完整的CPLD控制程序和AVR數(shù)據(jù)采集程序,...
上傳時(shí)間: 2013-10-29
上傳用戶(hù):asaqq
資源簡(jiǎn)介:FIFO的源代碼,對(duì)FIFO設(shè)計(jì)有幫助,有借鑒意義,幫助學(xué)習(xí)VHDL編程
上傳時(shí)間: 2014-01-09
上傳用戶(hù):小眼睛LSL