16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn),相關(guān)代碼和實(shí)用說明
資源簡介:16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn)(相關(guān)代碼和使用說明)
上傳時間: 2013-08-11
上傳用戶:a471778
資源簡介:16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn),相關(guān)代碼和實(shí)用說明
上傳時間: 2013-08-21
上傳用戶:ljt101007
資源簡介:16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn),相關(guān)代碼和實(shí)用說明
上傳時間: 2014-01-24
上傳用戶:天誠24
資源簡介:16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn)(相關(guān)代碼和使用說明)
上傳時間: 2014-01-19
上傳用戶:waizhang
資源簡介:基于FFT算法的FPGA實(shí)現(xiàn)報(bào)告
上傳時間: 2014-01-22
上傳用戶:363186
資源簡介:基于FFT算法的FPGA實(shí)現(xiàn)報(bào)告
上傳時間: 2013-11-07
上傳用戶:jiangxiansheng
資源簡介:隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅立葉變換(FFT)使離散傅立葉變換的運(yùn)算時間縮短了幾個數(shù)量級,在數(shù)字信號處理領(lǐng)域被廣泛應(yīng)用。FFT已經(jīng)成為現(xiàn)代信號處理的重要手段之一。 現(xiàn)場可編...
上傳時間: 2013-04-24
上傳用戶:康郎
資源簡介:隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅立葉變換(FFT)使離散傅立葉變換的運(yùn)算時間縮短了幾個數(shù)量級,在數(shù)字信號處理領(lǐng)域被廣泛應(yīng)用。FFT已經(jīng)成為現(xiàn)代信號處理的重要手段之一。 現(xiàn)場可編...
上傳時間: 2013-04-24
上傳用戶:ykykpb
資源簡介:ADI BF 16位定點(diǎn)DSP的快速浮點(diǎn)仿真的匯編代碼
上傳時間: 2013-12-12
上傳用戶:zycidjl
資源簡介:平臺:ADSP21xx 編程語言:ASM 說明:ADSP21xx-離散余弦變換在16位定點(diǎn)DSP上實(shí)現(xiàn)
上傳時間: 2013-12-25
上傳用戶:lacsx
資源簡介:用AD的16位定點(diǎn)DSP作音頻壓縮器
上傳時間: 2013-12-23
上傳用戶:lhc9102
資源簡介:作者:Analog Devices,Inc 平臺:ADSP21xx 編程語言:ASM 說明:ADSP21xx用AD的16位定點(diǎn)DSP作音頻壓縮器性價(jià)比不錯
上傳時間: 2015-05-02
上傳用戶:cursor
資源簡介:FFT處理器的FPGA設(shè)計(jì),可供FPGA的DSP應(yīng)用參考
上傳時間: 2013-08-16
上傳用戶:honyeal
資源簡介:JPEG2000分?jǐn)?shù)位平面編碼器的FPGA電路實(shí)現(xiàn)
上傳時間: 2013-09-03
上傳用戶:牛布牛
資源簡介:MS P430 C 和匯編的嵌套采用C 語言進(jìn)行程序設(shè)計(jì),可大大提高軟件開發(fā)效 率,增強(qiáng)代碼的可靠性、可讀性和可移植性,使設(shè)計(jì)者可以 將更多注意力集中在所需實(shí)現(xiàn)的功能上。16 位精簡指令 集的MSP430 系列單片機(jī),具有很強(qiáng)的處理能力,并具有 十進(jìn)制加法指令和多條...
上傳時間: 2013-12-17
上傳用戶:llandlu
資源簡介:關(guān)于16-QAM調(diào)制系統(tǒng)的FPGA實(shí)現(xiàn)的論文
上傳時間: 2014-01-16
上傳用戶:hjshhyy
資源簡介:本文提出了一種高速Viterbi譯碼器的FPGA實(shí)現(xiàn)方案。這種Viterbi譯碼器的設(shè)計(jì)方案既可以制成高性能的單片差錯控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設(shè)計(jì)的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論...
上傳時間: 2013-04-24
上傳用戶:181992417
資源簡介:隨著安全通信數(shù)據(jù)速率的提高,關(guān)鍵數(shù)據(jù)加密算法的軟件實(shí)施成為重要的系統(tǒng)瓶頸.基于FPGA的高度優(yōu)化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達(dá)到所要求的加密處理性能(每秒的SSL或RSA運(yùn)算次數(shù))基準(zhǔn).網(wǎng)絡(luò)的迅速發(fā)展,對安全性的需要變得越來越重...
上傳時間: 2013-04-24
上傳用戶:qazwsc
資源簡介:FFT處理器的FPGA設(shè)計(jì)方法,適合做信號處理的技術(shù)人員參考,用FPGA實(shí)現(xiàn)
上傳時間: 2013-08-06
上傳用戶:bensonlly
資源簡介:高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。...
上傳時間: 2013-12-17
上傳用戶:cjl42111
資源簡介:在ADI的TS系列DSP上編寫的32位定點(diǎn)FIR濾波器的程序
上傳時間: 2014-01-17
上傳用戶:refent
資源簡介:JPEG2000分?jǐn)?shù)位平面編碼器的FPGA電路實(shí)現(xiàn)
上傳時間: 2013-12-24
上傳用戶:冇尾飛鉈
資源簡介:在ADI的TS系列DSP上編寫的32位定點(diǎn)FIR濾波器的程序
上傳時間: 2014-01-14
上傳用戶:1159797854
資源簡介:ti公司28x系列16位定點(diǎn)dsp芯片,信號處理快速傅立葉變換函數(shù)庫。
上傳時間: 2014-01-15
上傳用戶:aa17807091
資源簡介:這是16位定點(diǎn)dsp源代碼。已仿真和綜合過了
上傳時間: 2015-12-10
上傳用戶:zhoujunzhen
資源簡介:16衛(wèi)浮點(diǎn)FFT算法的VHDL實(shí)現(xiàn),有測試文件。
上傳時間: 2015-12-19
上傳用戶:ruixue198909
資源簡介:本人收集的關(guān)于FFT的FPGA實(shí)現(xiàn)的文檔,非常有用,對研究FPGA實(shí)現(xiàn)FFT的人有相當(dāng)大的幫助
上傳時間: 2016-01-07
上傳用戶:pkkkkp
資源簡介:數(shù)字上變頻DUC是與數(shù)字下變頻ddc相對應(yīng)的工作.目前實(shí)現(xiàn)方式主要有:專用芯片,通用DSP和FPGA實(shí)現(xiàn)三種.本程序即給出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及響應(yīng)的使用說明,對于從事雷達(dá),無線通信的工程人員和研究者有很大用處.
上傳時間: 2016-07-24
上傳用戶:jing911003
資源簡介:FFT的FPGA實(shí)現(xiàn)里面有測試程序。希望對FPGA的學(xué)習(xí)朋友有所幫助!
上傳時間: 2016-10-25
上傳用戶:英雄
資源簡介:FFT算法的FPGA設(shè)計(jì)實(shí)現(xiàn)的VHDL代碼
上傳時間: 2014-11-14
上傳用戶:笨小孩