我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計(jì)目標(biāo):當(dāng)客戶使用內(nèi)存條時(shí),8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時(shí),SODIMM內(nèi)存條不安裝。請(qǐng)問專家:
1、在設(shè)計(jì)中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對(duì)DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進(jìn)行匹配 和 通過一只49.9歐的電阻連接到0.9V進(jìn)行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時(shí),DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時(shí),那些參數(shù)必須要達(dá)到那些指標(biāo)DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實(shí)際使用時(shí),只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會(huì)造成信號(hào)完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時(shí)使用,構(gòu)成一個(gè)(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實(shí)際工作電流有多大?工作時(shí)候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時(shí),也可能造成阻抗的不同。請(qǐng)教DDR2-667的SODIMM在8層板上的推進(jìn)疊層?
資源簡介:我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計(jì)目標(biāo):當(dāng)客戶使用內(nèi)存條時(shí),8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時(shí),SODIMM內(nèi)存條不安裝。請(qǐng)問專家:1、在設(shè)計(jì)...
上傳時(shí)間: 2013-10-12
上傳用戶:han_zh
資源簡介:我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計(jì)目標(biāo):當(dāng)客戶使用內(nèi)存條時(shí),8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時(shí),SODIMM內(nèi)存條不安裝。請(qǐng)問專家:1、在設(shè)計(jì)...
上傳時(shí)間: 2013-10-21
上傳用戶:jjq719719
資源簡介:建設(shè)一個(gè)網(wǎng)站,會(huì)遇到多人連接服務(wù)器的問題.如果用tomcat作為JAVA服務(wù)器,可以寫一個(gè)連接池程序.但最新的5.0.16tomcat已經(jīng)支持連接池配置,我個(gè)文檔就是講如何設(shè)置的,花了一天功夫!
上傳時(shí)間: 2013-12-07
上傳用戶:蠢蠢66
資源簡介:程序主要用硬件描述語言(VHDL)實(shí)現(xiàn): 單片機(jī)與FPGA接口通信的問題
上傳時(shí)間: 2015-04-06
上傳用戶:libinxny
資源簡介:本材料積成了各種有關(guān)算法的問題討論,包含了很多具體事例和問題的求解過程及說明,是學(xué)習(xí)算法不可或缺的資料
上傳時(shí)間: 2015-06-08
上傳用戶:xzt
資源簡介:FPGA連接SDRAM的源程序,VHDL語言實(shí)現(xiàn),功能基本完全。應(yīng)用效果好。
上傳時(shí)間: 2013-12-17
上傳用戶:頂?shù)弥?/p>
資源簡介:這篇文章詳細(xì)的說明了tomcat5.0的配置于數(shù)據(jù)庫連接池的問題!
上傳時(shí)間: 2013-12-24
上傳用戶:Yukiseop
資源簡介:基于ASP 的網(wǎng)上商品銷售系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn):分析了ASP 技術(shù)及ASP 與ADO 結(jié)合起來連接、訪問數(shù)據(jù)庫的方法,討論了基于ASP 的網(wǎng)上商品,銷售系統(tǒng)的設(shè)計(jì)及其實(shí)現(xiàn)問題.
上傳時(shí)間: 2015-02-17
上傳用戶:gaojiao1999
資源簡介:講解了在FPGA中時(shí)序設(shè)計(jì)時(shí)應(yīng)該注意的問題,并分享了設(shè)計(jì)經(jīng)驗(yàn)
上傳時(shí)間: 2013-08-06
上傳用戶:竺羽翎2222
資源簡介:通過EMIF連接FPGA與dsp的代碼
上傳時(shí)間: 2013-08-07
上傳用戶:a155166
資源簡介:Altera FPGA與CPLD的外部處理器連接方式及編程。
上傳時(shí)間: 2013-08-24
上傳用戶:1159797854
資源簡介:FPGA設(shè)計(jì)中關(guān)鍵問題的研究
上傳時(shí)間: 2013-09-04
上傳用戶:wd450412225
資源簡介:完整的FPGA連接圖和調(diào)試源碼,圖是DSN格式,但可以直接拖進(jìn)PROTEL里打開。
上傳時(shí)間: 2013-09-06
上傳用戶:lhc9102
資源簡介:第6章 FPGA設(shè)計(jì)中的基本問題
上傳時(shí)間: 2013-11-06
上傳用戶:hongmo
資源簡介:數(shù)據(jù)采集處理技術(shù)是現(xiàn)代信號(hào)處理的基礎(chǔ),廣泛應(yīng)用于雷達(dá)、聲納、軟件無線電、瞬態(tài)信號(hào)測(cè)試等領(lǐng)域。隨著信息科學(xué)的飛速發(fā)展,人們面臨的信號(hào)處理任務(wù)越來越繁重,對(duì)數(shù)據(jù)采集處理系統(tǒng)的要求也越來越高。近年來FPGA由于其設(shè)計(jì)靈活性、更強(qiáng)的適應(yīng)性及可重構(gòu)性,結(jié)...
上傳時(shí)間: 2013-06-24
上傳用戶:wangrong
資源簡介:針對(duì)高頻感應(yīng)加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應(yīng)加熱的\r\n新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實(shí)現(xiàn)。最后利\r\n用仿真波形驗(yàn)證該設(shè)計(jì)的合理性和有效性...
上傳時(shí)間: 2013-08-22
上傳用戶:nairui21
資源簡介:PLD、FPGA優(yōu)秀設(shè)計(jì)的十條戒律, 該文淺顯易懂的介紹了一個(gè)優(yōu)秀設(shè)計(jì)必須考慮的問題,給出了設(shè)計(jì)方法和建議。仔細(xì)閱讀和消化本文,對(duì)提高PLD/FPGA設(shè)計(jì)水平大有裨益
上傳時(shí)間: 2013-11-23
上傳用戶:tsfh
資源簡介:第6章 FPGA設(shè)計(jì)中的基本問題
上傳時(shí)間: 2014-12-04
上傳用戶:shfanqiwei
資源簡介:FPGA設(shè)計(jì)中關(guān)鍵問題的研究
上傳時(shí)間: 2014-01-18
上傳用戶:WMC_geophy
資源簡介:隨著軟件產(chǎn)業(yè)的迅速發(fā)展,軟件產(chǎn)品的版權(quán)保護(hù)已成為一個(gè)十分重要的問題.詳細(xì)介紹了軟件水印這 種新興軟件版權(quán)保護(hù)技術(shù),深入分析了軟件水印的現(xiàn)狀、分類、攻擊方法以及已有的各種算法,并分別討論了這 些算法的利弊,最后提出軟件水印的下一步發(fā)展方向.
上傳時(shí)間: 2015-04-06
上傳用戶:源弋弋
資源簡介:動(dòng)網(wǎng)文章3.4修改內(nèi)容 1. 修正以html方式添加文章表格出錯(cuò)的問題 2. 增加單獨(dú)打印頁面 3. 首頁調(diào)用1.2版 31. 增加設(shè)置是否顯示文章專題連接
上傳時(shí)間: 2015-04-12
上傳用戶:qiao8960
資源簡介:完整的FPGA連接圖和調(diào)試源碼,圖是DSN格式,但可以直接拖進(jìn)PROTEL里打開。
上傳時(shí)間: 2014-07-11
上傳用戶:a673761058
資源簡介:FPGA設(shè)計(jì)的指導(dǎo)原則,對(duì)在FPGA設(shè)計(jì)中的一些問題給出了解決的方案,并給出了一些設(shè)計(jì)的原則
上傳時(shí)間: 2015-06-14
上傳用戶:evil
資源簡介:本章討論與智能客戶端應(yīng)用程序中多線程的使用有關(guān)的問題。為了最大限度地提高智能客戶端應(yīng)用程序的響應(yīng)能力,需要仔細(xì)考慮如何和何時(shí)使用多線程。線程可以大大提高應(yīng)用程序的可用性和性能,但是當(dāng)您確定它們將如何與用戶界面交互時(shí),需要對(duì)其進(jìn)行非常仔細(xì)的考...
上傳時(shí)間: 2013-12-14
上傳用戶:gut1234567
資源簡介:討論了windows2000/XP系統(tǒng)在非用戶桌面狀態(tài)下關(guān)機(jī)函數(shù)的問題
上傳時(shí)間: 2013-12-29
上傳用戶:ma1301115706
資源簡介:介紹一種基于MSP430單片機(jī)的嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)設(shè)計(jì)。以μC/OS-Ⅱ在MSP430F148芯片上的移植和應(yīng)用為例,著重討論幾個(gè)在單片機(jī)上實(shí)現(xiàn)RTOS經(jīng)常遇到的問題,如中斷堆棧的結(jié)構(gòu)設(shè)計(jì)、如何保證單片機(jī)的低功耗特性、如何減少RTOS在運(yùn)行中占用的RAM空間等問題。
上傳時(shí)間: 2015-09-12
上傳用戶:Shaikh
資源簡介:本文研究對(duì)彩色地圖圖象中的道路識(shí)別提取的問題。討論了基于聚類分析的一種按顏色分離地圖要素的算法,并對(duì)若干影響效果的問題提出了修正和解決辦法。
上傳時(shí)間: 2015-09-21
上傳用戶:731140412
資源簡介:用VB6.0編寫自我升級(jí)的程序(一) douhapy(原作) 曾經(jīng)有位網(wǎng)友和我討論怎樣編寫一個(gè)通過服務(wù)器對(duì)客戶機(jī)上的程序進(jìn)行自我升級(jí)的問題,由于我的項(xiàng)目也涉及到自我升級(jí),當(dāng)時(shí)我把我的解決方案提了出來,那就是做一個(gè)類似于瑞星的升級(jí)程序。在這里我也...
上傳時(shí)間: 2015-09-21
上傳用戶:shizhanincc
資源簡介:主要討論了操作系統(tǒng)中的任務(wù)的管理和調(diào)度的問題,正對(duì)不同的系統(tǒng)做了不同討論。
上傳時(shí)間: 2014-12-08
上傳用戶:ruan2570406
資源簡介:數(shù)據(jù)流聯(lián)接查詢技術(shù)研究,針對(duì)STREAM系統(tǒng)連接操作符酸法中進(jìn)行了很多不必要探測(cè)的問題,提出了一個(gè)可以減少探測(cè)次數(shù)的改進(jìn)算法
上傳時(shí)間: 2013-12-17
上傳用戶:tedo811