亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? example_en_16bit_a.vhd

?? VHDL examples for counter design, use QuickLogic eclips
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
-- VHDL Model Created from SCS Schematic example_en_16bit_a.sch 
-- Aug 18, 2004 17:02 

-- Automatically generated by vdvhdl version 9.6.2 Release Build2 

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_4BIT is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );

   attribute syn_isclock: boolean;
 attribute syn_isclock of clk: signal is true;
end COUNTER_EN_4BIT;


architecture SCHEMATIC of COUNTER_EN_4BIT is

	attribute syn_macro : integer;
	attribute dont_touch     : boolean;
	attribute syn_macro of SCHEMATIC : architecture is 1;
	attribute dont_touch   of SCHEMATIC : architecture is TRUE;
   signal     ED_a : STD_LOGIC;
   signal  ABCDE_a : STD_LOGIC;
   signal    BCD_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>enable, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>qc_r_DUMMY, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND, AZ=>ABCDE_a,
                 FZ=>ED_a, NZ=>open, OZ=>open, Q2Z=>qb_r_DUMMY,
                 QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>VCC, A2=>GND, A3=>VCC, A4=>GND, A5=>VCC, A6=>GND,
                 B1=>qa_r_DUMMY, B2=>GND, C1=>VCC, C2=>qa_r_DUMMY,
                 D1=>enable, D2=>qd_r_DUMMY, E1=>qd_r_DUMMY, E2=>enable,
                 F1=>qb_r_DUMMY, F2=>GND, F3=>qc_r_DUMMY, F4=>GND,
                 F5=>qd_r_DUMMY, F6=>GND, MP=>enable, MS=>GND, NP=>GND,
                 \NS\=>qd_r_DUMMY, OP=>GND, OS=>GND, PP=>GND, PS=>GND,
                 QC=>clk, QR=>clear, QS=>GND, AZ=>open, FZ=>BCD_a,
                 NZ=>open, OZ=>open, Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_H4BIT is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enablehbit_a : Out   STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );

   attribute syn_isclock: boolean;
 attribute syn_isclock of clk: signal is true;
end COUNTER_EN_H4BIT;


architecture SCHEMATIC of COUNTER_EN_H4BIT is

	attribute syn_macro : integer;
	attribute dont_touch     : boolean;
	attribute syn_macro of SCHEMATIC : architecture is 1;
	attribute dont_touch   of SCHEMATIC : architecture is TRUE;
   signal     ED_a : STD_LOGIC;
   signal    BCD_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal enablehbit_a_DUMMY : STD_LOGIC;
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   enablehbit_a <= enablehbit_a_DUMMY;
   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>enable, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>qc_r_DUMMY, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND,
                 AZ=>enablehbit_a_DUMMY, FZ=>ED_a, NZ=>open, OZ=>open,
                 Q2Z=>qb_r_DUMMY, QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>VCC, A2=>GND, A3=>VCC, A4=>GND, A5=>VCC, A6=>GND,
                 B1=>qa_r_DUMMY, B2=>GND, C1=>VCC, C2=>qa_r_DUMMY,
                 D1=>enable, D2=>qd_r_DUMMY, E1=>qd_r_DUMMY, E2=>enable,
                 F1=>qb_r_DUMMY, F2=>GND, F3=>qc_r_DUMMY, F4=>GND,
                 F5=>qd_r_DUMMY, F6=>GND, MP=>enable, MS=>GND, NP=>GND,
                 \NS\=>qd_r_DUMMY, OP=>GND, OS=>GND, PP=>GND, PS=>GND,
                 QC=>clk, QR=>clear, QS=>GND, AZ=>open, FZ=>BCD_a,
                 NZ=>open, OZ=>open, Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_A_II is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0) );

   attribute syn_isclock: boolean;
 attribute syn_isclock of clk: signal is true;
end COUNTER_EN_8BIT_A_II;


architecture SCHEMATIC of COUNTER_EN_8BIT_A_II is

	attribute syn_macro : integer;
	attribute dont_touch     : boolean;
	attribute syn_macro of SCHEMATIC : architecture is 1;
	attribute dont_touch   of SCHEMATIC : architecture is TRUE;
   signal enable_8bit : STD_LOGIC;
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);

   component COUNTER_EN_H4BIT
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enablehbit_a : Out   STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component COUNTER_EN_4BIT
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   I4 : COUNTER_EN_H4BIT
      Port Map ( clear=>clear, clk=>clk, enable=>enable,
                 enablehbit_a=>enable_8bit, qa_r=>count_DUMMY(3),
                 qb_r=>count_DUMMY(2), qc_r=>count_DUMMY(1),
                 qd_r=>count_DUMMY(0) );
   I1 : COUNTER_EN_4BIT

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品福利av| 欧美日韩精品福利| 国产欧美日韩亚州综合 | 国产一区二区在线观看视频| 欧美巨大另类极品videosbest| 日本一不卡视频| 精品捆绑美女sm三区| 国产suv一区二区三区88区| 国产精品视频观看| 欧美色视频一区| 美女视频一区二区| 久久精品亚洲麻豆av一区二区 | 成人少妇影院yyyy| 尤物av一区二区| 欧美一区二区视频在线观看2022| 九色|91porny| 综合亚洲深深色噜噜狠狠网站| 欧美在线三级电影| 麻豆视频一区二区| 国产精品久久久久四虎| 欧美三级一区二区| 精品中文av资源站在线观看| 国产精品国产自产拍在线| 精品视频1区2区3区| 精品一区二区三区在线观看| 中文字幕日韩一区二区| 欧美男女性生活在线直播观看| 国产综合久久久久影院| 亚洲综合久久av| 久久只精品国产| 精品1区2区3区| 国产福利一区二区| 日本亚洲电影天堂| 国产精品成人免费在线| 91精品国产一区二区三区蜜臀 | 成人免费一区二区三区视频| 欧美久久久一区| 成人av片在线观看| 麻豆精品在线播放| 亚洲综合精品久久| 国产日产欧产精品推荐色 | 亚洲精品视频一区| 久久综合色鬼综合色| 欧美丝袜自拍制服另类| 粉嫩嫩av羞羞动漫久久久| 日韩精品欧美精品| 亚洲老司机在线| 亚洲国产高清aⅴ视频| 777色狠狠一区二区三区| 97久久精品人人做人人爽| 老色鬼精品视频在线观看播放| 亚洲一区二区三区四区在线| 亚洲国产精品黑人久久久| 精品久久99ma| 6080国产精品一区二区| 色噜噜狠狠成人中文综合 | 日本精品免费观看高清观看| 国产精品一二三四区| 日韩1区2区3区| 亚洲一区电影777| 一区二区三区四区激情| 国产精品久久久久国产精品日日| 久久久久久久av麻豆果冻| 日韩欧美自拍偷拍| 欧美一区二区久久久| 欧美精三区欧美精三区| 欧美三级电影网站| 欧美午夜在线观看| 欧美性一二三区| 欧美一a一片一级一片| 欧美性猛交xxxxxxxx| 日本高清无吗v一区| 在线观看www91| 欧美亚洲图片小说| 欧美亚洲国产一区二区三区| 欧美最猛黑人xxxxx猛交| 在线观看视频91| 欧美色中文字幕| 欧美电影在线免费观看| 91精品国产乱| 欧美xxx久久| 2022国产精品视频| 久久久综合九色合综国产精品| www成人在线观看| 欧美经典一区二区三区| 国产精品夫妻自拍| 亚洲激情男女视频| 亚洲图片欧美一区| 免费精品视频最新在线| 国产一区二三区| 成人av在线看| 在线视频观看一区| 欧美美女喷水视频| 精品乱码亚洲一区二区不卡| 国产午夜精品在线观看| 亚洲欧美日韩在线| 日韩在线卡一卡二| 精品影视av免费| 成人av先锋影音| 欧美日韩电影在线播放| 日韩欧美国产小视频| 中文在线资源观看网站视频免费不卡 | 久久久蜜臀国产一区二区| 国产亚洲精品资源在线26u| 国产精品国产三级国产aⅴ入口 | 免费亚洲电影在线| 国产高清一区日本| 色综合视频在线观看| 欧美一卡二卡三卡| 日本一区二区三区电影| 午夜精品福利一区二区三区av| 久久精品国产久精国产爱| 国产精品系列在线观看| 色哟哟欧美精品| 欧美成人aa大片| 国产精品成人在线观看| 秋霞午夜av一区二区三区| 丁香天五香天堂综合| 欧美日韩视频在线第一区 | 狠狠色狠狠色综合| 一本大道av伊人久久综合| 欧美v日韩v国产v| 亚洲免费观看高清完整版在线观看熊| 日本欧美久久久久免费播放网| 国产a视频精品免费观看| 欧美日韩国产综合一区二区| 欧美激情中文不卡| 蜜乳av一区二区三区| 色先锋aa成人| 日本一区二区在线不卡| 日韩av网站在线观看| 91社区在线播放| 国产日本欧洲亚洲| 免费成人在线影院| 欧美日韩卡一卡二| 亚洲图片激情小说| 国产盗摄女厕一区二区三区| 9191久久久久久久久久久| 亚洲视频在线一区观看| 国产一区二区三区在线看麻豆| 欧美日韩一区三区四区| 亚洲精品一卡二卡| 成人免费毛片aaaaa**| 久久综合成人精品亚洲另类欧美 | 欧美精品一区二区三| 亚洲观看高清完整版在线观看| 福利视频网站一区二区三区| 日韩欧美国产午夜精品| 天堂va蜜桃一区二区三区漫画版| 99久久精品情趣| 中文一区一区三区高中清不卡| 精品一区二区免费| 日韩三级在线观看| 日韩中文字幕av电影| 欧美日韩视频在线一区二区| 一区二区高清免费观看影视大全| 成人一区二区三区视频在线观看| 欧美精品一区在线观看| 久久精品国产久精国产爱| 日韩午夜三级在线| 麻豆久久一区二区| 日韩免费福利电影在线观看| 琪琪久久久久日韩精品| 欧美丰满高潮xxxx喷水动漫| 首页亚洲欧美制服丝腿| 欧美军同video69gay| 日韩精品欧美精品| 日韩精品专区在线影院重磅| 麻豆91在线播放| 精品欧美乱码久久久久久1区2区 | 国产成人夜色高潮福利影视| 久久综合九色综合久久久精品综合| 激情小说亚洲一区| 久久精品一区二区三区不卡牛牛| 激情欧美日韩一区二区| 久久精品日产第一区二区三区高清版 | 精品久久一区二区三区| 久久精品72免费观看| 精品黑人一区二区三区久久| 国产精品亚洲视频| 亚洲欧洲日韩综合一区二区| 色综合天天综合在线视频| 亚洲国产精品一区二区久久 | 一区二区三区在线视频观看| 日本电影亚洲天堂一区| 日韩激情中文字幕| 久久亚洲精品小早川怜子| 成人一区二区三区中文字幕| 一区二区三区在线视频观看58 | 国内国产精品久久| 国产精品久久久久久久久搜平片| 91美女视频网站| 无码av免费一区二区三区试看| 日韩视频123| 成人午夜免费av| 亚洲一区二区偷拍精品| 欧美videos中文字幕| 成人精品国产福利| 午夜精品视频一区| 久久久久九九视频|