亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? example_en_16bit_a.vhd

?? VHDL examples for counter design, use QuickLogic eclips
?? VHD
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
-- VHDL Model Created from SCS Schematic example_en_16bit_a.sch 
-- Aug 18, 2004 17:02 

-- Automatically generated by vdvhdl version 9.6.2 Release Build2 

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_4BIT is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );

   attribute syn_isclock: boolean;
 attribute syn_isclock of clk: signal is true;
end COUNTER_EN_4BIT;


architecture SCHEMATIC of COUNTER_EN_4BIT is

	attribute syn_macro : integer;
	attribute dont_touch     : boolean;
	attribute syn_macro of SCHEMATIC : architecture is 1;
	attribute dont_touch   of SCHEMATIC : architecture is TRUE;
   signal     ED_a : STD_LOGIC;
   signal  ABCDE_a : STD_LOGIC;
   signal    BCD_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>enable, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>qc_r_DUMMY, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND, AZ=>ABCDE_a,
                 FZ=>ED_a, NZ=>open, OZ=>open, Q2Z=>qb_r_DUMMY,
                 QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>VCC, A2=>GND, A3=>VCC, A4=>GND, A5=>VCC, A6=>GND,
                 B1=>qa_r_DUMMY, B2=>GND, C1=>VCC, C2=>qa_r_DUMMY,
                 D1=>enable, D2=>qd_r_DUMMY, E1=>qd_r_DUMMY, E2=>enable,
                 F1=>qb_r_DUMMY, F2=>GND, F3=>qc_r_DUMMY, F4=>GND,
                 F5=>qd_r_DUMMY, F6=>GND, MP=>enable, MS=>GND, NP=>GND,
                 \NS\=>qd_r_DUMMY, OP=>GND, OS=>GND, PP=>GND, PS=>GND,
                 QC=>clk, QR=>clear, QS=>GND, AZ=>open, FZ=>BCD_a,
                 NZ=>open, OZ=>open, Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_H4BIT is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enablehbit_a : Out   STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );

   attribute syn_isclock: boolean;
 attribute syn_isclock of clk: signal is true;
end COUNTER_EN_H4BIT;


architecture SCHEMATIC of COUNTER_EN_H4BIT is

	attribute syn_macro : integer;
	attribute dont_touch     : boolean;
	attribute syn_macro of SCHEMATIC : architecture is 1;
	attribute dont_touch   of SCHEMATIC : architecture is TRUE;
   signal     ED_a : STD_LOGIC;
   signal    BCD_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal enablehbit_a_DUMMY : STD_LOGIC;
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   enablehbit_a <= enablehbit_a_DUMMY;
   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>enable, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>qc_r_DUMMY, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND,
                 AZ=>enablehbit_a_DUMMY, FZ=>ED_a, NZ=>open, OZ=>open,
                 Q2Z=>qb_r_DUMMY, QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>VCC, A2=>GND, A3=>VCC, A4=>GND, A5=>VCC, A6=>GND,
                 B1=>qa_r_DUMMY, B2=>GND, C1=>VCC, C2=>qa_r_DUMMY,
                 D1=>enable, D2=>qd_r_DUMMY, E1=>qd_r_DUMMY, E2=>enable,
                 F1=>qb_r_DUMMY, F2=>GND, F3=>qc_r_DUMMY, F4=>GND,
                 F5=>qd_r_DUMMY, F6=>GND, MP=>enable, MS=>GND, NP=>GND,
                 \NS\=>qd_r_DUMMY, OP=>GND, OS=>GND, PP=>GND, PS=>GND,
                 QC=>clk, QR=>clear, QS=>GND, AZ=>open, FZ=>BCD_a,
                 NZ=>open, OZ=>open, Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_A_II is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0) );

   attribute syn_isclock: boolean;
 attribute syn_isclock of clk: signal is true;
end COUNTER_EN_8BIT_A_II;


architecture SCHEMATIC of COUNTER_EN_8BIT_A_II is

	attribute syn_macro : integer;
	attribute dont_touch     : boolean;
	attribute syn_macro of SCHEMATIC : architecture is 1;
	attribute dont_touch   of SCHEMATIC : architecture is TRUE;
   signal enable_8bit : STD_LOGIC;
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);

   component COUNTER_EN_H4BIT
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enablehbit_a : Out   STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component COUNTER_EN_4BIT
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   I4 : COUNTER_EN_H4BIT
      Port Map ( clear=>clear, clk=>clk, enable=>enable,
                 enablehbit_a=>enable_8bit, qa_r=>count_DUMMY(3),
                 qb_r=>count_DUMMY(2), qc_r=>count_DUMMY(1),
                 qd_r=>count_DUMMY(0) );
   I1 : COUNTER_EN_4BIT

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久久久久久裸模| 欧美一区二视频| 91亚洲精品乱码久久久久久蜜桃| 国产91丝袜在线观看| 韩国三级在线一区| 麻豆国产91在线播放| 人妖欧美一区二区| 国产一区二区三区在线观看精品 | 久久精品免费看| 国内成人免费视频| 色狠狠av一区二区三区| 337p亚洲精品色噜噜噜| 日本一区二区三区高清不卡| 亚洲视频图片小说| 日本午夜一本久久久综合| 国产成人啪午夜精品网站男同| 99久久精品费精品国产一区二区| 色狠狠一区二区三区香蕉| 欧美一区二区三区免费大片| 国产精品国产a| 老司机午夜精品| 91美女在线看| 久久午夜国产精品| 日韩高清一区在线| 99热精品一区二区| 欧美韩日一区二区三区四区| 日日骚欧美日韩| 欧美三级在线播放| 亚洲女同女同女同女同女同69| 日本午夜精品视频在线观看 | 欧美日韩大陆一区二区| 国产欧美一区二区精品忘忧草 | 精品人在线二区三区| 亚洲成人免费av| 91久久国产最好的精华液| 中文字幕av一区 二区| 久久99深爱久久99精品| 日韩午夜在线观看视频| 午夜国产精品影院在线观看| 91蜜桃网址入口| 亚洲gay无套男同| 91精品国产综合久久福利| 丝袜国产日韩另类美女| 欧美电影在线免费观看| 蜜桃视频一区二区三区 | 亚洲综合色噜噜狠狠| 色哟哟一区二区在线观看| 亚洲欧美一区二区不卡| 欧美色男人天堂| 日韩 欧美一区二区三区| 精品精品国产高清a毛片牛牛 | 久久久不卡影院| 91视频免费播放| 日本三级亚洲精品| 亚洲国产精品成人综合 | 亚洲永久免费av| 日韩欧美亚洲国产精品字幕久久久| 蜜桃av一区二区三区电影| 国产午夜精品久久| 一本久久精品一区二区| 免费观看久久久4p| 亚洲欧洲一区二区在线播放| 91精品国产麻豆国产自产在线| 国产精品1区2区| 久久福利视频一区二区| 伊人一区二区三区| 国产欧美一区二区精品秋霞影院| 91性感美女视频| 国产乱码精品一品二品| 亚洲综合一二三区| 国产欧美日韩在线看| 欧美乱熟臀69xxxxxx| 在线成人免费视频| 国产成人在线视频播放| 在线亚洲一区观看| 国产亚洲欧美日韩俺去了| 奇米精品一区二区三区四区| 亚洲aⅴ怡春院| 久久精品国产亚洲a| 国产美女精品人人做人人爽| 成人黄色小视频| 欧美人牲a欧美精品| 日韩欧美成人一区| 亚洲美女在线国产| 精品一区二区三区在线观看| 菠萝蜜视频在线观看一区| 欧美偷拍一区二区| 国产精品欧美久久久久无广告 | av电影在线观看不卡| 3d成人h动漫网站入口| 国产精品水嫩水嫩| 奇米影视在线99精品| 91极品美女在线| 最好看的中文字幕久久| 激情五月激情综合网| 欧美视频在线观看一区| 欧美国产一区二区| 国产一区二区精品久久99| 欧美久久久一区| 亚洲影院在线观看| 日本高清不卡在线观看| 亚洲三级在线播放| av动漫一区二区| 国产精品免费视频网站| 狠狠色2019综合网| 91精品蜜臀在线一区尤物| 亚洲一级片在线观看| av亚洲精华国产精华| 一区免费观看视频| 91美女片黄在线观看91美女| 中文字幕在线不卡视频| 成人av集中营| 亚洲欧洲另类国产综合| 成人午夜视频在线观看| 中文字幕一区二区在线播放 | 国产精品毛片无遮挡高清| 天堂资源在线中文精品| 色婷婷综合久久久中文一区二区 | 成人av电影免费观看| 国产精品黄色在线观看| 波多野结衣中文字幕一区 | 久久久久久久久久久99999| 蜜臀国产一区二区三区在线播放| 日韩一级在线观看| 成人一区二区在线观看| 亚洲精品ww久久久久久p站| 久久精品国产网站| 欧美色图在线观看| 欧美日韩高清影院| 欧美日韩三级一区| 91精品久久久久久蜜臀| 国产欧美一区二区三区沐欲| 一区二区三区欧美日韩| 另类小说综合欧美亚洲| 色综合色狠狠综合色| 精品国产1区二区| 欧美性一区二区| 蜜桃av一区二区在线观看| 色视频欧美一区二区三区| 久久综合久色欧美综合狠狠| 午夜精品久久久久久久99水蜜桃| 国产麻豆午夜三级精品| 欧美videos中文字幕| 免费在线观看不卡| 精品88久久久久88久久久| 国产精品久久久久久久久免费桃花 | 国产亚洲综合在线| 亚洲1区2区3区视频| 91成人免费在线视频| 亚洲色图制服丝袜| 色综合久久久久综合99| 日韩高清欧美激情| 欧美精品在线视频| 国产91精品精华液一区二区三区 | 精品国产乱码久久久久久老虎| 久久精品一区蜜桃臀影院| 成人黄色国产精品网站大全在线免费观看| 韩国一区二区三区| 91香蕉视频污在线| 成人午夜又粗又硬又大| 欧美一区二区二区| 日韩国产欧美视频| 6080国产精品一区二区| 亚洲v日本v欧美v久久精品| 日本高清免费不卡视频| 日韩一区日韩二区| 91一区二区在线观看| 成人免费小视频| 91丨porny丨户外露出| 国产精品久久久久久户外露出| 日本欧美肥老太交大片| 欧美韩日一区二区三区四区| 欧美丝袜第三区| 成人免费看视频| 卡一卡二国产精品 | 亚洲激情五月婷婷| 欧美日韩极品在线观看一区| 亚洲成a人在线观看| 91福利社在线观看| 国产精品一级在线| 日本在线不卡视频| 久久国产婷婷国产香蕉| 97久久超碰国产精品| 成人18精品视频| 欧美日韩免费高清一区色橹橹| 亚洲国产视频在线| 91麻豆精品91久久久久同性| 麻豆高清免费国产一区| 2020国产精品久久精品美国| 国产成人午夜高潮毛片| 一区二区视频在线| 6080国产精品一区二区| 国产久卡久卡久卡久卡视频精品| 欧美激情资源网| 91蝌蚪porny成人天涯| 午夜影院在线观看欧美| 国产亚洲精品aa| 色综合久久88色综合天天免费| 亚洲大片在线观看| 欧美成人福利视频|