亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? example_en_32bit_s.v

?? VHDL examples for counter design, use QuickLogic eclips
?? V
?? 第 1 頁 / 共 2 頁
字號:
/* Verilog Model Created from SCS Schematic example_en_32bit_s.sch 
   Aug 14, 2003 16:39 */

/* Automatically generated by hvveri version 9.5 Release Build2 */

`timescale 1ns/1ns  
`define LOGIC   1 
`define BIDIR   2 
`define INCELL  3 
`define CLOCK   4 
`define HSCK    5 
`define CLOCKB  6 
`define ESPXCLKIN  7 
`define HSCKMUX 8 
`define IOCONTROL 9 

module example_en_32bit_s( clear_in , clk_in, enable_in, count_out );
input clear_in, clk_in;
 output [31:0] count_out;
input enable_in;
parameter syn_macro = 1;
wire [31:0] count_reg;
wire [31:0] count;
wire enable_reg;
wire enable;
wire clear;
wire clk;

counter_en_32bit_s I9 ( .clear(clear), .clk(clk), .count({ count[31:0] }),
                     .enable(enable_reg) );
rg16_25um I1 ( .CLK(clk), .D({ count[15:0] }), .Q({ count_reg[15:0] }) );
rg16_25um I2 ( .CLK(clk), .D({ count[31:16] }), .Q({ count_reg[31:16] }) );
dff_2 I3 ( .CLK(clk), .D1(enable), .D2(enable), .Q1(enable_reg) );
outpad_25um \outpad_25um[31]  ( .A(count_reg[31]), .P(count_out[31]) );
outpad_25um \outpad_25um[30]  ( .A(count_reg[30]), .P(count_out[30]) );
outpad_25um \outpad_25um[29]  ( .A(count_reg[29]), .P(count_out[29]) );
outpad_25um \outpad_25um[28]  ( .A(count_reg[28]), .P(count_out[28]) );
outpad_25um \outpad_25um[27]  ( .A(count_reg[27]), .P(count_out[27]) );
outpad_25um \outpad_25um[26]  ( .A(count_reg[26]), .P(count_out[26]) );
outpad_25um \outpad_25um[25]  ( .A(count_reg[25]), .P(count_out[25]) );
outpad_25um \outpad_25um[24]  ( .A(count_reg[24]), .P(count_out[24]) );
outpad_25um \outpad_25um[23]  ( .A(count_reg[23]), .P(count_out[23]) );
outpad_25um \outpad_25um[22]  ( .A(count_reg[22]), .P(count_out[22]) );
outpad_25um \outpad_25um[21]  ( .A(count_reg[21]), .P(count_out[21]) );
outpad_25um \outpad_25um[20]  ( .A(count_reg[20]), .P(count_out[20]) );
outpad_25um \outpad_25um[19]  ( .A(count_reg[19]), .P(count_out[19]) );
outpad_25um \outpad_25um[18]  ( .A(count_reg[18]), .P(count_out[18]) );
outpad_25um \outpad_25um[17]  ( .A(count_reg[17]), .P(count_out[17]) );
outpad_25um \outpad_25um[16]  ( .A(count_reg[16]), .P(count_out[16]) );
outpad_25um \outpad_25um[15]  ( .A(count_reg[15]), .P(count_out[15]) );
outpad_25um \outpad_25um[14]  ( .A(count_reg[14]), .P(count_out[14]) );
outpad_25um \outpad_25um[13]  ( .A(count_reg[13]), .P(count_out[13]) );
outpad_25um \outpad_25um[12]  ( .A(count_reg[12]), .P(count_out[12]) );
outpad_25um \outpad_25um[11]  ( .A(count_reg[11]), .P(count_out[11]) );
outpad_25um \outpad_25um[10]  ( .A(count_reg[10]), .P(count_out[10]) );
outpad_25um \outpad_25um[9]  ( .A(count_reg[9]), .P(count_out[9]) );
outpad_25um \outpad_25um[8]  ( .A(count_reg[8]), .P(count_out[8]) );
outpad_25um \outpad_25um[7]  ( .A(count_reg[7]), .P(count_out[7]) );
outpad_25um \outpad_25um[6]  ( .A(count_reg[6]), .P(count_out[6]) );
outpad_25um \outpad_25um[5]  ( .A(count_reg[5]), .P(count_out[5]) );
outpad_25um \outpad_25um[4]  ( .A(count_reg[4]), .P(count_out[4]) );
outpad_25um \outpad_25um[3]  ( .A(count_reg[3]), .P(count_out[3]) );
outpad_25um \outpad_25um[2]  ( .A(count_reg[2]), .P(count_out[2]) );
outpad_25um \outpad_25um[1]  ( .A(count_reg[1]), .P(count_out[1]) );
outpad_25um \outpad_25um[0]  ( .A(count_reg[0]), .P(count_out[0]) );
inpad_25um I4 ( .P(enable_in), .Q(enable) );
ckpad_25um I5 ( .P(clear_in), .Q(clear) );
ckpad_25um I6 ( .P(clk_in), .Q(clk) );

endmodule // example_en_32bit_s


`ifdef counter_en_32bit_s
`else
`define counter_en_32bit_s
module counter_en_32bit_s( clear , clk, enable, count );
input clear, clk;
 output [31:0] count;
input enable;
parameter syn_macro = 1;
wire enable_6;
wire enable_5;
wire enable_4;
wire enable_3;
wire enable_2;
wire enable_1;

counter_en_8bit_iv_s I9 ( .clear(clear), .clk(clk), .count({ count[31:24] }),
                       .enable(enable), .enable_1(enable_1),
                       .enable_2(enable_2), .enable_3(enable_3),
                       .enable_4(enable_4), .enable_5(enable_5),
                       .enable_6(enable_6) );
counter_en_8bit_iii_s I10 ( .clear(clear), .clk(clk), .count({ count[23:16] }),
                         .enable(enable), .enable_1(enable_1),
                         .enable_2(enable_2), .enable_3(enable_3),
                         .enable_4(enable_4), .enable_5_r(enable_5),
                         .enable_6_r(enable_6) );
counter_en_8bit_ii_s I11 ( .clear(clear), .clk(clk), .count({ count[15:8] }),
                        .enable(enable), .enable_1(enable_1),
                        .enable_2(enable_2), .enable_3_r(enable_3),
                        .enable_4_r(enable_4) );
counter_en_8bit_i_s I12 ( .clear(clear), .clk(clk), .count({ count[7:0] }),
                       .enable(enable), .enable_2_r(enable_2),
                       .fo_enable_r(enable_1) );

endmodule // counter_en_32bit_s

`endif

`ifdef rg16_25um
`else
`define rg16_25um
module rg16_25um( CLK , D, Q );
input CLK;
 input [15:0] D;
 output [15:0] Q;
parameter syn_macro = 1;

dff_2 I6 ( .CLK(CLK), .D1(D[14]), .D2(D[15]), .Q1(Q[14]), .Q2(Q[15]) );
dff_2 I7 ( .CLK(CLK), .D1(D[12]), .D2(D[13]), .Q1(Q[12]), .Q2(Q[13]) );
dff_2 I8 ( .CLK(CLK), .D1(D[10]), .D2(D[11]), .Q1(Q[10]), .Q2(Q[11]) );
dff_2 I9 ( .CLK(CLK), .D1(D[8]), .D2(D[9]), .Q1(Q[8]), .Q2(Q[9]) );
dff_2 I2 ( .CLK(CLK), .D1(D[6]), .D2(D[7]), .Q1(Q[6]), .Q2(Q[7]) );
dff_2 I3 ( .CLK(CLK), .D1(D[4]), .D2(D[5]), .Q1(Q[4]), .Q2(Q[5]) );
dff_2 I4 ( .CLK(CLK), .D1(D[2]), .D2(D[3]), .Q1(Q[2]), .Q2(Q[3]) );
dff_2 I5 ( .CLK(CLK), .D1(D[0]), .D2(D[1]), .Q1(Q[0]), .Q2(Q[1]) );

endmodule // rg16_25um

`endif

`ifdef dff_2
`else
`define dff_2
module dff_2( CLK , D1, D2, Q1, Q2 );
input CLK, D1, D2;
output Q1, Q2;
parameter syn_macro = 1;
supply1 vcc;
supply0 gnd;

super_logic I2 ( .A1(vcc), .A2(gnd), .A3(vcc), .A4(gnd), .A5(vcc), .A6(gnd),
              .B1(vcc), .B2(gnd), .C1(vcc), .C2(gnd), .D1(vcc), .D2(gnd),
              .E1(D1), .E2(gnd), .F1(vcc), .F2(gnd), .F3(vcc), .F4(gnd),
              .F5(vcc), .F6(gnd), .MP(gnd), .MS(vcc), .NP(gnd), .NS(vcc),
              .OP(gnd), .OS(vcc), .PP(vcc), .PS(D2), .Q2Z(Q2), .QC(CLK),
              .QR(gnd), .QS(gnd), .QZ(Q1) );

endmodule // dff_2

`endif

`ifdef outpad_25um
`else
`define outpad_25um
module outpad_25um( A , P );
input A;
output P;
parameter syn_macro = 1;
parameter ql_gate = `BIDIR;
supply0 GND;
supply1 VCC;

eio_cell I1 ( .EQE(VCC), .ESEL(VCC), .IE(VCC), .IP(P), .IQC(GND), .IQE(GND),
           .IQR(GND), .OQI(A), .OSEL(VCC) );

endmodule // outpad_25um

`endif

`ifdef inpad_25um
`else
`define inpad_25um
module inpad_25um( P , Q );
input P;
output Q;
parameter syn_macro = 1;
parameter ql_gate = `BIDIR;
supply0 gnd;
supply1 vcc;

eio_cell I1 ( .EQE(vcc), .ESEL(vcc), .IE(gnd), .IP(P), .IQC(gnd), .IQE(gnd),
           .IQR(gnd), .IZ(Q), .OQI(vcc), .OSEL(vcc) );

endmodule // inpad_25um

`endif

`ifdef ckpad_25um
`else
`define ckpad_25um
module ckpad_25um( P , Q );
input P;
output Q;
parameter syn_macro = 1;
parameter ql_gate = `CLOCK;

ckcell_25um I1 ( .IC(Q), .IP(P) );

endmodule // ckpad_25um

`endif

`ifdef counter_en_8bit_iv_s
`else
`define counter_en_8bit_iv_s
module counter_en_8bit_iv_s( clear , clk, enable, enable_1, enable_2, enable_3,
                             enable_4, enable_5, enable_6, count );
input clear, clk;
 output [7:0] count;
input enable, enable_1, enable_2, enable_3, enable_4, enable_5, enable_6;
parameter syn_macro = 1;
wire enable_7_r;
wire enable_in2_a;
wire enable_in1_a;
supply1 vcc;
supply0 gnd;

counter_en_4bit_s I17 ( .clear(clear), .clk(clk), .enable(enable_in1_a),
                     .qa_r(count[3]), .qb_r(count[2]), .qc_r(count[1]),
                     .qd_r(count[0]) );
counter_en_4bit_s I18 ( .clear(clear), .clk(clk), .enable(enable_in2_a),
                     .qa_r(count[7]), .qb_r(count[6]), .qc_r(count[5]),
                     .qd_r(count[4]) );
super_logic I15 ( .A1(count[3]), .A2(gnd), .A3(count[2]), .A4(gnd), .A5(count[1]),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(vcc), .C2(gnd), .D1(count[0]),
               .D2(gnd), .E1(vcc), .E2(gnd), .F1(enable_7_r), .F2(gnd),
               .F3(enable_in1_a), .F4(gnd), .F5(vcc), .F6(gnd),
               .FZ(enable_in2_a), .MP(gnd), .MS(gnd), .NP(gnd), .NS(gnd),
               .OP(vcc), .OS(gnd), .PP(gnd), .PS(gnd), .QC(clk), .QR(clear),
               .QS(gnd), .QZ(enable_7_r) );
super_logic I16 ( .A1(enable), .A2(gnd), .A3(enable_1), .A4(gnd), .A5(enable_2),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(gnd), .C2(gnd), .D1(gnd),
               .D2(gnd), .E1(enable_6), .E2(gnd), .F1(enable_3), .F2(gnd),
               .F3(enable_4), .F4(gnd), .F5(enable_5), .F6(gnd), .MP(gnd),
               .MS(gnd), .NP(vcc), .NS(gnd), .OP(vcc), .OS(gnd),
               .OZ(enable_in1_a), .PP(gnd), .PS(gnd), .QC(clk), .QR(clear),
               .QS(gnd) );

endmodule // counter_en_8bit_iv_s

`endif

`ifdef counter_en_8bit_iii_s
`else
`define counter_en_8bit_iii_s
module counter_en_8bit_iii_s( clear , clk, enable, enable_1, enable_2, enable_3,
                              enable_4, count, enable_5_r, enable_6_r );
input clear, clk;
 output [7:0] count;
input enable, enable_1, enable_2, enable_3, enable_4;
output enable_5_r, enable_6_r;
parameter syn_macro = 1;
wire enable_in2_a;
wire enable_in1_a;
supply1 vcc;
supply0 gnd;

counter_en_4bit_s I17 ( .clear(clear), .clk(clk), .enable(enable_in1_a),
                     .qa_r(count[3]), .qb_r(count[2]), .qc_r(count[1]),
                     .qd_r(count[0]) );
counter_en_4bit_s I18 ( .clear(clear), .clk(clk), .enable(enable_in2_a),
                     .qa_r(count[7]), .qb_r(count[6]), .qc_r(count[5]),
                     .qd_r(count[4]) );
super_logic I16 ( .A1(enable), .A2(gnd), .A3(enable_1), .A4(gnd), .A5(enable_2),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(vcc), .C2(gnd), .D1(enable_4),
               .D2(gnd), .E1(vcc), .E2(gnd), .F1(enable_in1_a), .F2(gnd),
               .F3(enable_5_r), .F4(gnd), .F5(vcc), .F6(gnd),
               .FZ(enable_in2_a), .MP(gnd), .MS(gnd), .NP(gnd), .NS(gnd),
               .OP(enable_3), .OS(gnd), .OZ(enable_in1_a), .PP(gnd), .PS(gnd),
               .QC(clk), .QR(clear), .QS(gnd) );
super_logic I15 ( .A1(count[3]), .A2(gnd), .A3(count[2]), .A4(gnd), .A5(count[1]),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(vcc), .C2(gnd), .D1(count[0]),
               .D2(gnd), .E1(vcc), .E2(gnd), .F1(vcc), .F2(gnd), .F3(vcc),
               .F4(gnd), .F5(vcc), .F6(gnd), .MP(gnd), .MS(gnd), .NP(gnd),
               .NS(gnd), .OP(vcc), .OS(gnd), .PP(gnd), .PS(gnd), .QC(clk),
               .QR(clear), .QS(gnd), .QZ(enable_5_r) );
super_logic I12 ( .A1(count[7]), .A2(gnd), .A3(count[6]), .A4(gnd), .A5(count[5]),

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91电影在线观看| 久久天堂av综合合色蜜桃网| 欧美一卡2卡三卡4卡5免费| 91精品国产一区二区三区蜜臀| 日韩一级欧美一级| 国产精品网站在线播放| 亚洲大型综合色站| 国产精品一区二区在线观看不卡 | 日产国产欧美视频一区精品| 激情综合色播五月| 99精品热视频| 日韩一区二区在线看片| 亚洲精品视频免费观看| 麻豆国产一区二区| 欧美三级电影在线看| 欧美激情一区二区三区在线| 婷婷成人激情在线网| 粉嫩13p一区二区三区| 欧美在线免费观看亚洲| 国产三级一区二区| 久草在线在线精品观看| 在线精品亚洲一区二区不卡| 国产欧美日本一区视频| 免费成人在线观看视频| 欧美影视一区二区三区| 中文字幕色av一区二区三区| 精品中文av资源站在线观看| 欧美精品一二三区| 一区二区免费在线播放| 99久久精品免费精品国产| 精品国精品自拍自在线| 日韩在线播放一区二区| 91免费小视频| 国产精品电影一区二区| 国产精品66部| 久久影音资源网| 国精产品一区一区三区mba视频| 欧美美女一区二区三区| 亚洲在线中文字幕| 91美女在线视频| 国产亚洲福利社区一区| 久久99国产精品麻豆| 欧美一区二区三区日韩视频| 日韩激情在线观看| 日韩一区二区三区精品视频| 日韩电影免费在线| 在线中文字幕一区二区| 国产精品久久久久久久久晋中 | 亚洲成av人片一区二区| 99久久精品国产精品久久| 国产网红主播福利一区二区| 国产风韵犹存在线视精品| 国产日韩精品一区| 美脚の诱脚舐め脚责91| 精品久久久久久久久久久院品网 | 久久66热偷产精品| 日韩一区二区精品在线观看| 免费成人av资源网| 日韩精品一区二区三区蜜臀| 狠狠v欧美v日韩v亚洲ⅴ| 久久精品亚洲精品国产欧美| caoporen国产精品视频| 亚洲激情五月婷婷| 欧美天堂一区二区三区| 日韩一区精品字幕| 久久亚洲一区二区三区明星换脸| 国产精品一卡二卡在线观看| 国产精品免费视频一区| 色www精品视频在线观看| 亚洲午夜久久久久久久久电影院| 欧美色视频在线观看| 美国一区二区三区在线播放| 国产视频一区在线观看| 色噜噜狠狠色综合中国| 美美哒免费高清在线观看视频一区二区 | 亚洲资源在线观看| 欧美成人国产一区二区| 寂寞少妇一区二区三区| 欧美电影精品一区二区| 成人av在线网| 日韩福利电影在线观看| 国产欧美精品一区二区色综合 | 久久美女艺术照精彩视频福利播放 | 波多野结衣亚洲一区| 亚洲曰韩产成在线| 久久蜜臀精品av| 欧美伊人久久久久久午夜久久久久| 香蕉成人伊视频在线观看| 欧美一区国产二区| 懂色av一区二区三区免费观看| 亚洲成人在线免费| 国产精品美女久久久久久2018| 欧美日韩色一区| 国产精品88888| 亚洲精品一二三区| 久久精品免费在线观看| 欧美精品少妇一区二区三区| av午夜精品一区二区三区| 精品一区二区三区免费| 亚洲午夜一二三区视频| 国产精品国产自产拍高清av王其| 91精品国产免费| 91在线高清观看| 国产综合久久久久久久久久久久| 亚洲精品写真福利| 国产精品美女久久久久高潮| 欧美肥妇毛茸茸| 欧美自拍偷拍午夜视频| 成人综合在线观看| 国产一区二区精品久久99| 日韩国产欧美三级| 亚洲天堂久久久久久久| 久久夜色精品国产噜噜av| 91精品国产综合久久久蜜臀图片| 99麻豆久久久国产精品免费| 精品一区二区三区不卡| 三级欧美在线一区| 亚洲一区在线观看免费观看电影高清| 亚洲欧美综合在线精品| 国产精品免费久久| 欧美男生操女生| 日本电影欧美片| 97精品视频在线观看自产线路二| 国产成a人亚洲精品| 国产中文字幕精品| 国产精品一卡二卡| 国产69精品久久99不卡| 成人免费毛片嘿嘿连载视频| 国产精品影视网| 粉嫩aⅴ一区二区三区四区| 国产精品一区二区不卡| 成人午夜视频免费看| av动漫一区二区| 波多野洁衣一区| 成人av在线资源网站| 99久久久久免费精品国产| 91年精品国产| 欧美性受xxxx| 欧美一级高清大全免费观看| 日韩精品在线网站| 久久久久9999亚洲精品| 国产精品成人网| 亚洲最新在线观看| 一区二区三区欧美激情| 日韩精品乱码免费| 日本午夜精品视频在线观看| 亚洲国产日产av| 蜜桃视频第一区免费观看| 麻豆极品一区二区三区| 国产二区国产一区在线观看| 91视频精品在这里| 日韩一区二区三区免费观看| 中文字幕亚洲精品在线观看| 美美哒免费高清在线观看视频一区二区| 国产精品一区一区三区| 欧美日韩一区二区欧美激情 | 一区二区三区在线视频免费观看| 美女视频一区二区| 在线观看免费视频综合| 国产拍揄自揄精品视频麻豆| 日韩高清不卡一区二区| 一本色道久久综合亚洲91| 日韩欧美在线影院| 亚洲精品成人精品456| 国产精品原创巨作av| 91精品国产综合久久精品app | 肉肉av福利一精品导航| 成人黄页在线观看| 精品国产乱码久久久久久久| 亚洲一区二区三区四区在线| 国产高清精品久久久久| 欧美一区二视频| 午夜日韩在线电影| 91麻豆高清视频| 国产精品欧美一级免费| 精品一区二区在线视频| 欧美精品v国产精品v日韩精品| 亚洲欧美日本韩国| 99久久精品久久久久久清纯| 国产调教视频一区| 国产一区三区三区| 精品国产一区二区三区av性色| 亚洲国产日日夜夜| 91精品1区2区| 亚洲欧洲制服丝袜| 91视视频在线观看入口直接观看www | 欧美久久久久久久久久| 亚洲综合在线观看视频| 色综合天天综合色综合av| 欧美激情综合网| 国产成人免费av在线| 国产日韩亚洲欧美综合| 国产成人综合视频| 中文字幕巨乱亚洲| 成人av资源在线| 亚洲乱码一区二区三区在线观看| 91美女在线视频| 亚洲一二三区在线观看| 欧美丝袜丝交足nylons| 天堂精品中文字幕在线|