亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? example_en_32bit_s.vhd

?? VHDL examples for counter design, use QuickLogic eclips
?? VHD
?? 第 1 頁 / 共 3 頁
字號:
                 qc_r=>count_DUMMY(5), qd_r=>count_DUMMY(4) );
   I19 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(7), A2=>gnd, A3=>count_DUMMY(6),
                 A4=>gnd, A5=>count_DUMMY(5), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>gnd, C2=>gnd, D1=>count_DUMMY(4), D2=>gnd, E1=>gnd,
                 E2=>gnd, F1=>enable, F2=>gnd, F3=>vcc, F4=>gnd, F5=>vcc,
                 F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd, \NS\=>gnd, OP=>vcc,
                 OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk, QR=>clear, QS=>gnd,
                 AZ=>open, FZ=>enable_buf_a, NZ=>open, OZ=>open,
                 Q2Z=>open, QZ=>enable_2_r_DUMMY );
   I14 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(3), A2=>gnd, A3=>count_DUMMY(2),
                 A4=>gnd, A5=>count_DUMMY(1), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>gnd, C2=>gnd, D1=>count_DUMMY(0), D2=>gnd, E1=>vcc,
                 E2=>count_DUMMY(0), F1=>fo_enable_r_DUMMY, F2=>gnd,
                 F3=>enable, F4=>gnd, F5=>vcc, F6=>gnd, MP=>gnd, MS=>gnd,
                 NP=>gnd, \NS\=>enable_buf_a, OP=>vcc, OS=>gnd, PP=>gnd,
                 PS=>gnd, QC=>clk, QR=>clear, QS=>gnd, AZ=>open,
                 FZ=>enable_1_a, NZ=>open, OZ=>open, Q2Z=>open,
                 QZ=>fo_enable_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_32BIT_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (31 downto 0) );
end COUNTER_EN_32BIT_S;


architecture SCHEMATIC of COUNTER_EN_32BIT_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_6 : STD_LOGIC;
   signal enable_5 : STD_LOGIC;
   signal enable_4 : STD_LOGIC;
   signal enable_3 : STD_LOGIC;
   signal enable_2 : STD_LOGIC;
   signal enable_1 : STD_LOGIC;
   signal count_DUMMY : STD_LOGIC_VECTOR  (31 downto 0);

   component COUNTER_EN_8BIT_IV_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
             enable_3 : In    STD_LOGIC;
             enable_4 : In    STD_LOGIC;
             enable_5 : In    STD_LOGIC;
             enable_6 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR  (7 downto 0) );
   end component;

   component COUNTER_EN_8BIT_III_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
             enable_3 : In    STD_LOGIC;
             enable_4 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR  (7 downto 0);
             enable_5_r : Out   STD_LOGIC;
             enable_6_r : Out   STD_LOGIC );
   end component;

   component COUNTER_EN_8BIT_II_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR  (7 downto 0);
             enable_3_r : Out   STD_LOGIC;
             enable_4_r : Out   STD_LOGIC );
   end component;

   component COUNTER_EN_8BIT_I_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR  (7 downto 0);
             enable_2_r : Out   STD_LOGIC;
             fo_enable_r : Out   STD_LOGIC );
   end component;

begin


   count(31 downto 0) <= count_DUMMY(31 downto 0);
   I9 : COUNTER_EN_8BIT_IV_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable,
                 enable_1=>enable_1, enable_2=>enable_2,
                 enable_3=>enable_3, enable_4=>enable_4,
                 enable_5=>enable_5, enable_6=>enable_6,
                 count(7 downto 0)=>count_DUMMY(31 downto 24) );
   I10 : COUNTER_EN_8BIT_III_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable,
                 enable_1=>enable_1, enable_2=>enable_2,
                 enable_3=>enable_3, enable_4=>enable_4,
                 count(7 downto 0)=>count_DUMMY(23 downto 16),
                 enable_5_r=>enable_5, enable_6_r=>enable_6 );
   I11 : COUNTER_EN_8BIT_II_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable,
                 enable_1=>enable_1, enable_2=>enable_2,
                 count(7 downto 0)=>count_DUMMY(15 downto 8),
                 enable_3_r=>enable_3, enable_4_r=>enable_4 );
   I12 : COUNTER_EN_8BIT_I_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable,
                 count(7 downto 0)=>count_DUMMY(7 downto 0),
                 enable_2_r=>enable_2, fo_enable_r=>enable_1 );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity example_en_32bit_s is
      Port ( clear_in : In    STD_LOGIC;
              clk_in : In    STD_LOGIC;
             enable_in : In    STD_LOGIC;
             count_out : Out   STD_LOGIC_VECTOR (31 downto 0) );
end example_en_32bit_s;


architecture SCHEMATIC of example_en_32bit_s is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal count_reg : STD_LOGIC_VECTOR (31 downto 0);
   signal    count : STD_LOGIC_VECTOR (31 downto 0);
   signal enable_reg : STD_LOGIC;
   signal   enable : STD_LOGIC;
   signal    clear : STD_LOGIC;
   signal      clk : STD_LOGIC;
   signal count_out_DUMMY : STD_LOGIC_VECTOR  (31 downto 0);

   component COUNTER_EN_32BIT_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR  (31 downto 0) );
   end component;

   component RG16_25UM
      Port (     CLK : In    STD_LOGIC;
                   D : In    STD_LOGIC_VECTOR  (15 downto 0);
                   Q : Out   STD_LOGIC_VECTOR  (15 downto 0) );
   end component;

   component DFF_2
      Port (     CLK : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  Q1 : Out   STD_LOGIC;
                  Q2 : Out   STD_LOGIC );
   end component;

   component OUTPAD_25UM
      Port (       A : In    STD_LOGIC;
                   P : Out   STD_LOGIC );
   end component;

   component INPAD_25UM
      Port (       P : In    STD_LOGIC;
                   Q : Out   STD_LOGIC );
   end component;

   component CKPAD_25UM
      Port (       P : In    STD_LOGIC;
                   Q : Out   STD_LOGIC );
   end component;

begin


   count_out(31 downto 0) <= count_out_DUMMY(31 downto 0);
   I9 : COUNTER_EN_32BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_reg,
                 count(31 downto 0)=>count(31 downto 0) );
   I1 : RG16_25UM
      Port Map ( CLK=>clk, D(15 downto 0)=>count(15 downto 0),
                 Q(15 downto 0)=>count_reg(15 downto 0) );
   I2 : RG16_25UM
      Port Map ( CLK=>clk, D(15 downto 0)=>count(31 downto 16),
                 Q(15 downto 0)=>count_reg(31 downto 16) );
   I3 : DFF_2
      Port Map ( CLK=>clk, D1=>enable, D2=>enable, Q1=>enable_reg,
                 Q2=>open );
   outpad_25umQ31Q : OUTPAD_25UM
      Port Map ( A=>count_reg(31), P=>count_out_DUMMY(31) );
   outpad_25umQ30Q : OUTPAD_25UM
      Port Map ( A=>count_reg(30), P=>count_out_DUMMY(30) );
   outpad_25umQ29Q : OUTPAD_25UM
      Port Map ( A=>count_reg(29), P=>count_out_DUMMY(29) );
   outpad_25umQ28Q : OUTPAD_25UM
      Port Map ( A=>count_reg(28), P=>count_out_DUMMY(28) );
   outpad_25umQ27Q : OUTPAD_25UM
      Port Map ( A=>count_reg(27), P=>count_out_DUMMY(27) );
   outpad_25umQ26Q : OUTPAD_25UM
      Port Map ( A=>count_reg(26), P=>count_out_DUMMY(26) );
   outpad_25umQ25Q : OUTPAD_25UM
      Port Map ( A=>count_reg(25), P=>count_out_DUMMY(25) );
   outpad_25umQ24Q : OUTPAD_25UM
      Port Map ( A=>count_reg(24), P=>count_out_DUMMY(24) );
   outpad_25umQ23Q : OUTPAD_25UM
      Port Map ( A=>count_reg(23), P=>count_out_DUMMY(23) );
   outpad_25umQ22Q : OUTPAD_25UM
      Port Map ( A=>count_reg(22), P=>count_out_DUMMY(22) );
   outpad_25umQ21Q : OUTPAD_25UM
      Port Map ( A=>count_reg(21), P=>count_out_DUMMY(21) );
   outpad_25umQ20Q : OUTPAD_25UM
      Port Map ( A=>count_reg(20), P=>count_out_DUMMY(20) );
   outpad_25umQ19Q : OUTPAD_25UM
      Port Map ( A=>count_reg(19), P=>count_out_DUMMY(19) );
   outpad_25umQ18Q : OUTPAD_25UM
      Port Map ( A=>count_reg(18), P=>count_out_DUMMY(18) );
   outpad_25umQ17Q : OUTPAD_25UM
      Port Map ( A=>count_reg(17), P=>count_out_DUMMY(17) );
   outpad_25umQ16Q : OUTPAD_25UM
      Port Map ( A=>count_reg(16), P=>count_out_DUMMY(16) );
   outpad_25umQ15Q : OUTPAD_25UM
      Port Map ( A=>count_reg(15), P=>count_out_DUMMY(15) );
   outpad_25umQ14Q : OUTPAD_25UM
      Port Map ( A=>count_reg(14), P=>count_out_DUMMY(14) );
   outpad_25umQ13Q : OUTPAD_25UM
      Port Map ( A=>count_reg(13), P=>count_out_DUMMY(13) );
   outpad_25umQ12Q : OUTPAD_25UM
      Port Map ( A=>count_reg(12), P=>count_out_DUMMY(12) );
   outpad_25umQ11Q : OUTPAD_25UM
      Port Map ( A=>count_reg(11), P=>count_out_DUMMY(11) );
   outpad_25umQ10Q : OUTPAD_25UM
      Port Map ( A=>count_reg(10), P=>count_out_DUMMY(10) );
   outpad_25umQ9Q : OUTPAD_25UM
      Port Map ( A=>count_reg(9), P=>count_out_DUMMY(9) );
   outpad_25umQ8Q : OUTPAD_25UM
      Port Map ( A=>count_reg(8), P=>count_out_DUMMY(8) );
   outpad_25umQ7Q : OUTPAD_25UM
      Port Map ( A=>count_reg(7), P=>count_out_DUMMY(7) );
   outpad_25umQ6Q : OUTPAD_25UM
      Port Map ( A=>count_reg(6), P=>count_out_DUMMY(6) );
   outpad_25umQ5Q : OUTPAD_25UM
      Port Map ( A=>count_reg(5), P=>count_out_DUMMY(5) );
   outpad_25umQ4Q : OUTPAD_25UM
      Port Map ( A=>count_reg(4), P=>count_out_DUMMY(4) );
   outpad_25umQ3Q : OUTPAD_25UM
      Port Map ( A=>count_reg(3), P=>count_out_DUMMY(3) );
   outpad_25umQ2Q : OUTPAD_25UM
      Port Map ( A=>count_reg(2), P=>count_out_DUMMY(2) );
   outpad_25umQ1Q : OUTPAD_25UM
      Port Map ( A=>count_reg(1), P=>count_out_DUMMY(1) );
   outpad_25umQ0Q : OUTPAD_25UM
      Port Map ( A=>count_reg(0), P=>count_out_DUMMY(0) );
   I4 : INPAD_25UM
      Port Map ( P=>enable_in, Q=>enable );
   I5 : CKPAD_25UM
      Port Map ( P=>clear_in, Q=>clear );
   I6 : CKPAD_25UM
      Port Map ( P=>clk_in, Q=>clk );

end SCHEMATIC;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美三级视频在线观看| 亚洲欧美日韩人成在线播放| 欧美色老头old∨ideo| 色偷偷一区二区三区| 色美美综合视频| 欧美日韩你懂得| 欧美一区二区三区四区高清| 日韩欧美一级在线播放| 久久日韩精品一区二区五区| 中文字幕国产一区二区| 亚洲欧美国产高清| 亚洲午夜私人影院| 国产一区999| 99re8在线精品视频免费播放| 91国产成人在线| 精品欧美黑人一区二区三区| 欧美国产日本视频| 亚洲精品欧美激情| 蜜桃精品在线观看| 成人网男人的天堂| 日韩欧美亚洲一区二区| 日本一区二区免费在线观看视频 | 国产丝袜美腿一区二区三区| 国产精品福利影院| 美女诱惑一区二区| av激情综合网| 在线播放中文一区| 中文字幕免费一区| 午夜精品在线视频一区| 午夜精品久久久久久久| 懂色av一区二区三区免费看| 欧洲精品在线观看| 国产欧美一区二区三区在线老狼| 一区二区在线免费观看| 久久99精品网久久| 欧美日韩美女一区二区| 国产清纯白嫩初高生在线观看91| 最近中文字幕一区二区三区| 秋霞国产午夜精品免费视频| 不卡一区二区在线| 久久久久一区二区三区四区| 亚洲国产综合在线| 日韩精品欧美精品| 91极品视觉盛宴| 国产成a人亚洲精| 一区二区三区四区乱视频| 亚洲人成伊人成综合网小说| 国产一区二区福利视频| 欧美视频一区二区三区四区| 亚洲免费三区一区二区| 在线成人av影院| 精品国产123| 91麻豆产精品久久久久久| 久久午夜老司机| 天天综合天天做天天综合| 久久精品欧美一区二区三区麻豆| 色av一区二区| 欧美一区二区三区播放老司机| 欧美高清在线精品一区| 精品午夜久久福利影院| 69堂国产成人免费视频| 中文字幕综合网| 懂色av一区二区三区蜜臀| 久久久久久亚洲综合| 激情成人午夜视频| 欧美zozo另类异族| 日本一区中文字幕| 欧美精品在线一区二区三区| 亚洲精品v日韩精品| 色综合久久综合网欧美综合网| 久久亚洲春色中文字幕久久久| 免费在线观看一区| 日韩免费高清电影| 久久精品国产久精国产爱| 日韩视频在线一区二区| 久久99久久精品| 久久综合九色综合97婷婷 | 在线亚洲一区二区| 精品久久人人做人人爰| 欧美成人aa大片| 亚洲一区二区视频| 91蜜桃网址入口| 午夜在线成人av| 欧美少妇bbb| 精品一区二区免费在线观看| www.亚洲人| 久久久亚洲精华液精华液精华液 | 精品国精品国产| 丝袜亚洲另类丝袜在线| 欧美色图第一页| 亚洲一区二区三区视频在线播放| 91色porny蝌蚪| 亚洲精品国产品国语在线app| 91无套直看片红桃| 亚洲三级在线看| 在线一区二区三区四区五区| 一区二区在线观看av| 91九色最新地址| 中文字幕在线不卡国产视频| 99久久久国产精品免费蜜臀| 中文字幕亚洲欧美在线不卡| 99久久久久免费精品国产| 亚洲欧美一区二区三区国产精品| 91影院在线观看| 亚洲人成人一区二区在线观看| 色一情一乱一乱一91av| 一区二区三区在线视频观看| 7799精品视频| 精品亚洲欧美一区| 日本一区二区不卡视频| 一本大道av伊人久久综合| 亚洲国产色一区| 日韩一区二区三区三四区视频在线观看 | 国产三级欧美三级| 本田岬高潮一区二区三区| 亚洲人成网站精品片在线观看| 欧美综合在线视频| 免播放器亚洲一区| 欧美不卡一区二区三区四区| 国产一二精品视频| 国产精品成人一区二区三区夜夜夜 | 91丝袜美腿高跟国产极品老师| 一区二区三区四区乱视频| 91精品国产91久久综合桃花| 国产一区二区电影| 国产日韩精品一区二区三区在线| 在线观看www91| 国内久久精品视频| 一个色综合av| 久久精品视频网| 欧美性大战久久久久久久| 国产伦精一区二区三区| 亚洲国产日韩在线一区模特| 久久久久久久久久久久电影 | 亚洲乱码国产乱码精品精小说| 欧美一区三区四区| 91在线视频免费观看| 老司机免费视频一区二区三区| 国产一二三精品| 午夜久久久久久| 亚洲日本中文字幕区| 久久久综合激的五月天| 制服丝袜在线91| 亚洲一区二区三区在线看| 99re热这里只有精品免费视频| 久草热8精品视频在线观看| 亚洲欧美日韩在线播放| 久久一区二区视频| 欧美日韩国产一级二级| va亚洲va日韩不卡在线观看| 精品制服美女丁香| 日本中文字幕一区二区有限公司| 日韩亚洲欧美在线观看| 国产麻豆成人精品| 日韩成人午夜精品| 中文字幕av不卡| 69堂亚洲精品首页| 91视频在线看| 中文字幕成人av| 日韩欧美的一区| 欧美放荡的少妇| 91成人在线免费观看| 成人晚上爱看视频| 韩国女主播成人在线观看| 日韩黄色一级片| 亚洲图片欧美色图| 亚洲综合免费观看高清在线观看| 国产精品久久久久毛片软件| 久久久久久久电影| 久久久久国产免费免费| 久久奇米777| 久久综合久久99| 久久欧美中文字幕| 久久午夜老司机| 国产亚洲污的网站| 久久嫩草精品久久久久| 亚洲精品一线二线三线无人区| 日韩欧美视频一区| 日韩一区二区精品在线观看| 制服丝袜av成人在线看| 在线不卡中文字幕播放| 欧美久久久久免费| 91精品国产综合久久国产大片| 欧美三级电影在线观看| 欧美日韩国产三级| 欧美夫妻性生活| 日韩久久免费av| ww久久中文字幕| 欧美国产激情一区二区三区蜜月| 中文字幕成人在线观看| 中文字幕日本乱码精品影院| 亚洲欧美一区二区视频| 亚洲人成网站在线| 亚洲成人av电影在线| 日本欧美一区二区| 精品亚洲免费视频| 成人av网址在线| 色999日韩国产欧美一区二区| 欧美亚洲动漫另类| 欧美一区二区三区播放老司机|