亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? example_en_16bit_s.vhd

?? VHDL examples for counter design, use QuickLogic eclips
?? VHD
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
-- VHDL Model Created from SCS Schematic example_en_16bit_s.sch 
-- Aug 14, 2003 12:15 

-- Automatically generated by vdvhdl version 9.5 Release Build2 

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_4BIT_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
end COUNTER_EN_4BIT_S;


architecture SCHEMATIC of COUNTER_EN_4BIT_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal    BCD_a : STD_LOGIC;
   signal  ABCDE_a : STD_LOGIC;
   signal     ED_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>qc_r_DUMMY, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>enable, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND, AZ=>ABCDE_a,
                 FZ=>open, NZ=>open, OZ=>open, Q2Z=>qb_r_DUMMY,
                 QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>enable, A2=>GND, A3=>qd_r_DUMMY, A4=>GND, A5=>VCC,
                 A6=>GND, B1=>qa_r_DUMMY, B2=>GND, C1=>VCC,
                 C2=>qa_r_DUMMY, D1=>enable, D2=>qd_r_DUMMY,
                 E1=>qd_r_DUMMY, E2=>enable, F1=>qb_r_DUMMY, F2=>GND,
                 F3=>qc_r_DUMMY, F4=>GND, F5=>qd_r_DUMMY, F6=>GND,
                 MP=>enable, MS=>GND, NP=>GND, \NS\=>qd_r_DUMMY, OP=>GND,
                 OS=>GND, PP=>GND, PS=>GND, QC=>clk, QR=>clear, QS=>GND,
                 AZ=>ED_a, FZ=>BCD_a, NZ=>open, OZ=>open,
                 Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_II_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0);
             enable_3_r : Out   STD_LOGIC;
             enable_4_r : Out   STD_LOGIC );
end COUNTER_EN_8BIT_II_S;


architecture SCHEMATIC of COUNTER_EN_8BIT_II_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_in2_a : STD_LOGIC;
   signal enable_in1_a : STD_LOGIC;
	constant 		VCC : STD_LOGIC := '1';
	constant 		GND : STD_LOGIC := '0';
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);
   signal enable_3_r_DUMMY : STD_LOGIC;
   signal enable_4_r_DUMMY : STD_LOGIC;

   component COUNTER_EN_4BIT_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   enable_3_r <= enable_3_r_DUMMY;
   enable_4_r <= enable_4_r_DUMMY;
   I16 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in1_a,
                 qa_r=>count_DUMMY(3), qb_r=>count_DUMMY(2),
                 qc_r=>count_DUMMY(1), qd_r=>count_DUMMY(0) );
   I17 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in2_a,
                 qa_r=>count_DUMMY(7), qb_r=>count_DUMMY(6),
                 qc_r=>count_DUMMY(5), qd_r=>count_DUMMY(4) );
   I15 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(3), A2=>gnd, A3=>count_DUMMY(2),
                 A4=>gnd, A5=>count_DUMMY(1), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(0), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>enable_1, F2=>gnd, F3=>enable_2, F4=>gnd,
                 F5=>enable, F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd,
                 \NS\=>gnd, OP=>vcc, OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk,
                 QR=>clear, QS=>gnd, AZ=>open, FZ=>enable_in1_a,
                 NZ=>open, OZ=>open, Q2Z=>open, QZ=>enable_3_r_DUMMY );
   I12 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(7), A2=>gnd, A3=>count_DUMMY(6),
                 A4=>gnd, A5=>count_DUMMY(5), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(4), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>enable, F2=>gnd, F3=>enable_in1_a, F4=>gnd,
                 F5=>enable_3_r_DUMMY, F6=>gnd, MP=>gnd, MS=>gnd,
                 NP=>gnd, \NS\=>gnd, OP=>vcc, OS=>gnd, PP=>gnd, PS=>gnd,
                 QC=>clk, QR=>clear, QS=>gnd, AZ=>open, FZ=>enable_in2_a,
                 NZ=>open, OZ=>open, Q2Z=>open, QZ=>enable_4_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_I_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0);
             enable_2_r : Out   STD_LOGIC;
             fo_enable_r : Out   STD_LOGIC );
end COUNTER_EN_8BIT_I_S;


architecture SCHEMATIC of COUNTER_EN_8BIT_I_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_1_a : STD_LOGIC;

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美极品美女视频| 亚洲一区二区三区四区的| 欧美自拍偷拍一区| 国内精品免费**视频| 自拍偷拍国产亚洲| 久久亚洲综合色一区二区三区| 在线免费亚洲电影| 国产精品白丝jk白祙喷水网站| 亚洲成人av电影在线| 国产精品麻豆视频| 日韩免费电影一区| 欧美影院精品一区| 9i在线看片成人免费| 久久国产精品色婷婷| 亚洲一区二区三区四区在线观看| 久久久精品国产免大香伊| 欧美肥胖老妇做爰| 欧美亚洲丝袜传媒另类| 99热精品国产| av在线不卡电影| 国产黄色精品网站| 国产一区二区三区四区五区美女| 偷拍自拍另类欧美| 亚洲电影一区二区三区| 亚洲免费观看在线视频| 国产精品久久综合| 国产精品天美传媒| 国产偷国产偷精品高清尤物| www激情久久| 日韩欧美国产精品| 日韩视频免费直播| 337p亚洲精品色噜噜噜| 欧美日韩日日摸| 欧美三级视频在线播放| 日本丰满少妇一区二区三区| 99视频有精品| 99久久免费视频.com| 成人91在线观看| 97精品久久久久中文字幕| 91在线无精精品入口| 成人美女视频在线观看18| 国产aⅴ综合色| 成人黄色电影在线| 99精品视频在线观看免费| 97久久精品人人爽人人爽蜜臀| 99久久精品国产精品久久| 99精品国产一区二区三区不卡| bt7086福利一区国产| 99久久综合狠狠综合久久| 99久久99久久免费精品蜜臀| 色香蕉久久蜜桃| 欧美日韩高清一区| 日韩一区二区免费高清| 2024国产精品视频| 久久精品欧美一区二区三区不卡| 欧美国产国产综合| 一区二区三区四区在线播放| 亚洲福利视频三区| 麻豆精品视频在线观看| 国产xxx精品视频大全| 日本精品裸体写真集在线观看| 色视频欧美一区二区三区| 3d动漫精品啪啪1区2区免费| 欧美精品一区男女天堂| 国产精品久久久久久久第一福利 | 亚洲与欧洲av电影| 亚洲电影第三页| 六月婷婷色综合| 成人午夜av在线| 色噜噜狠狠成人网p站| 欧美一区二区三区婷婷月色| 2020国产精品自拍| 中文字幕欧美一区| 亚洲chinese男男1069| 狠狠色丁香久久婷婷综| 97久久超碰国产精品电影| 欧美精品 国产精品| 国产日韩三级在线| 亚洲高清中文字幕| 国产麻豆成人传媒免费观看| 色综合久久中文字幕综合网| 日韩视频在线你懂得| 1区2区3区欧美| 日本视频免费一区| av网站一区二区三区| 3d成人h动漫网站入口| 国产精品毛片久久久久久久| 视频一区在线视频| 成人国产电影网| 欧美一区二区播放| 亚洲色图在线播放| 国内精品国产成人| 欧洲生活片亚洲生活在线观看| 精品美女一区二区| 一二三四区精品视频| 国产一二三精品| 欧美老年两性高潮| 综合婷婷亚洲小说| 激情欧美一区二区三区在线观看| 色综合天天性综合| 国产亚洲欧美中文| 青青草国产精品97视觉盛宴| 色综合天天在线| 亚洲国产高清aⅴ视频| 美女脱光内衣内裤视频久久网站 | 欧美午夜电影网| 国产欧美一区二区精品久导航| 石原莉奈在线亚洲二区| 99九九99九九九视频精品| 久久久精品免费观看| 老司机精品视频在线| 欧美视频一区二| 亚洲精品水蜜桃| www.亚洲人| 国产亚洲福利社区一区| 毛片不卡一区二区| 欧美精品aⅴ在线视频| 亚洲一区二区三区免费视频| 91首页免费视频| 国产女人18水真多18精品一级做 | 欧洲激情一区二区| 日韩理论片中文av| 成人美女在线观看| 欧美国产精品一区二区| 国产乱妇无码大片在线观看| 日韩女优av电影在线观看| 视频一区二区欧美| 欧美午夜在线一二页| 亚洲综合激情网| 在线视频国产一区| 日韩美女视频一区二区| 成人午夜免费电影| 国产精品灌醉下药二区| 成人h版在线观看| 最新久久zyz资源站| 成人99免费视频| 亚洲三级在线免费| 91社区在线播放| 一区二区在线免费| 欧美视频一区在线观看| 亚洲高清免费在线| 91精品啪在线观看国产60岁| 麻豆专区一区二区三区四区五区| 日韩精品一区二区三区老鸭窝| 精品亚洲国内自在自线福利| 精品国产一二三| 国产91精品一区二区| 国产精品传媒入口麻豆| 一本大道综合伊人精品热热| 一区二区高清在线| 欧美喷潮久久久xxxxx| 免费在线视频一区| 精品99一区二区三区| 国产**成人网毛片九色| 亚洲日本一区二区三区| 91视频在线看| 亚洲狠狠爱一区二区三区| 日韩欧美一区二区免费| 国产成人午夜精品影院观看视频 | 国产一区二区三区免费看| 国产欧美日韩亚州综合| 91论坛在线播放| 日韩影院免费视频| 久久久综合网站| 色综合咪咪久久| 日韩电影免费在线| 国产日韩欧美麻豆| 日本高清不卡在线观看| 青青青爽久久午夜综合久久午夜| 久久久久久久久久久久久久久99 | 欧美另类变人与禽xxxxx| 国产一区二区伦理| 自拍av一区二区三区| 日韩亚洲电影在线| va亚洲va日韩不卡在线观看| 亚洲成人免费在线| 久久精品欧美一区二区三区麻豆| 色综合亚洲欧洲| 韩国女主播一区| 亚洲黄色在线视频| 精品少妇一区二区三区视频免付费| 丁香网亚洲国际| 午夜国产不卡在线观看视频| 国产亚洲精品超碰| 欧美日韩国产一级二级| 国产黄人亚洲片| 日本中文在线一区| 国产精品欧美一区喷水| 8x福利精品第一导航| 成人精品高清在线| 奇米影视7777精品一区二区| 国产精品久久久久精k8| 精品国产91久久久久久久妲己| 一本大道久久a久久精品综合| 精彩视频一区二区三区| 亚洲成人免费影院| 综合久久久久久| 26uuu色噜噜精品一区二区| 欧美日韩一区二区电影| 97se亚洲国产综合在线|