亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? example_en_8bit_s.v

?? VHDL examples for counter design, use QuickLogic eclips
?? V
字號:
/* Verilog Model Created from SCS Schematic example_en_8bit_s.sch 
   Aug 14, 2003 11:35 */

/* Automatically generated by hvveri version 9.5 Release Build2 */

`timescale 1ns/1ns  
`define LOGIC   1 
`define BIDIR   2 
`define INCELL  3 
`define CLOCK   4 
`define HSCK    5 
`define CLOCKB  6 
`define ESPXCLKIN  7 
`define HSCKMUX 8 
`define IOCONTROL 9 

module example_en_8bit_s( clear_in , clk_in, enable_in, count_out );
input clear_in, clk_in;
 output [7:0] count_out;
input enable_in;
parameter syn_macro = 1;
wire [7:0] count;
wire [7:0] count_reg;
wire enable_reg;
wire enable;
wire clear;
wire clk;

counter_en_8bit_s I9 ( .clear(clear), .clk(clk), .count({ count[7:0] }),
                    .enable(enable_reg) );
rg8_25um I1 ( .CLK(clk), .D({ count[7:0] }), .Q({ count_reg[7:0] }) );
dff_2 I2 ( .CLK(clk), .D1(enable), .D2(enable), .Q1(enable_reg) );
opad8_25um I3 ( .A({ count_reg[7:0] }), .P({ count_out[7:0] }) );
inpad_25um I4 ( .P(enable_in), .Q(enable) );
ckpad_25um I5 ( .P(clk_in), .Q(clk) );
ckpad_25um I6 ( .P(clear_in), .Q(clear) );

endmodule // example_en_8bit_s


`ifdef counter_en_8bit_s
`else
`define counter_en_8bit_s
module counter_en_8bit_s( clear , clk, enable, count, f_enable_1, f_enable_2 );
input clear, clk;
 output [7:0] count;
input enable;
output f_enable_1, f_enable_2;
parameter syn_macro = 1;
wire enable_1_a;
wire fo_enable_r;
wire enable_buf_a;
wire enable_2_r;
supply1 vcc;
supply0 gnd;

counter_en_4bit_s I20 ( .clear(clear), .clk(clk), .enable(enable_1_a),
                     .qa_r(count[7]), .qb_r(count[6]), .qc_r(count[5]),
                     .qd_r(count[4]) );
counter_en_4bit_s I21 ( .clear(clear), .clk(clk), .enable(enable_buf_a),
                     .qa_r(count[3]), .qb_r(count[2]), .qc_r(count[1]),
                     .qd_r(count[0]) );
outpad_25um I17 ( .A(enable_2_r), .P(f_enable_2) );
outpad_25um I18 ( .A(enable_1_a), .P(f_enable_1) );
super_logic I19 ( .A1(count[7]), .A2(gnd), .A3(count[6]), .A4(gnd), .A5(count[5]),
               .A6(gnd), .B1(vcc), .B2(gnd), .C1(gnd), .C2(gnd), .D1(gnd),
               .D2(gnd), .E1(gnd), .E2(gnd), .F1(enable), .F2(gnd), .F3(vcc),
               .F4(gnd), .F5(vcc), .F6(gnd), .FZ(enable_buf_a), .MP(gnd),
               .MS(count[4]), .NP(gnd), .NS(gnd), .OP(vcc), .OS(gnd), .PP(gnd),
               .PS(gnd), .QC(clk), .QR(clear), .QS(gnd), .QZ(enable_2_r) );
super_logic I14 ( .A1(count[3]), .A2(gnd), .A3(count[2]), .A4(gnd), .A5(count[1]),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(gnd), .C2(gnd), .D1(count[0]),
               .D2(gnd), .E1(vcc), .E2(count[0]), .F1(fo_enable_r), .F2(gnd),
               .F3(enable), .F4(gnd), .F5(vcc), .F6(gnd), .FZ(enable_1_a),
               .MP(gnd), .MS(gnd), .NP(gnd), .NS(enable), .OP(vcc), .OS(gnd),
               .PP(gnd), .PS(gnd), .QC(clk), .QR(clear), .QS(gnd),
               .QZ(fo_enable_r) );

endmodule // counter_en_8bit_s

`endif

`ifdef rg8_25um
`else
`define rg8_25um
module rg8_25um( CLK , D, Q );
input CLK;
 input [7:0] D;
 output [7:0] Q;
parameter syn_macro = 1;

dff_2 I3 ( .CLK(CLK), .D1(D[6]), .D2(D[7]), .Q1(Q[6]), .Q2(Q[7]) );
dff_2 I4 ( .CLK(CLK), .D1(D[4]), .D2(D[5]), .Q1(Q[4]), .Q2(Q[5]) );
dff_2 I5 ( .CLK(CLK), .D1(D[0]), .D2(D[1]), .Q1(Q[0]), .Q2(Q[1]) );
dff_2 I6 ( .CLK(CLK), .D1(D[2]), .D2(D[3]), .Q1(Q[2]), .Q2(Q[3]) );

endmodule // rg8_25um

`endif

`ifdef dff_2
`else
`define dff_2
module dff_2( CLK , D1, D2, Q1, Q2 );
input CLK, D1, D2;
output Q1, Q2;
parameter syn_macro = 1;
supply1 vcc;
supply0 gnd;

super_logic I2 ( .A1(vcc), .A2(gnd), .A3(vcc), .A4(gnd), .A5(vcc), .A6(gnd),
              .B1(vcc), .B2(gnd), .C1(vcc), .C2(gnd), .D1(vcc), .D2(gnd),
              .E1(D1), .E2(gnd), .F1(vcc), .F2(gnd), .F3(vcc), .F4(gnd),
              .F5(vcc), .F6(gnd), .MP(gnd), .MS(vcc), .NP(gnd), .NS(vcc),
              .OP(gnd), .OS(vcc), .PP(vcc), .PS(D2), .Q2Z(Q2), .QC(CLK),
              .QR(gnd), .QS(gnd), .QZ(Q1) );

endmodule // dff_2

`endif

`ifdef opad8_25um
`else
`define opad8_25um
module opad8_25um( A , P );
 input [7:0] A;
 output [7:0] P;
parameter syn_macro = 1;

outpad_25um I1 ( .A(A[0]), .P(P[0]) );
outpad_25um I2 ( .A(A[1]), .P(P[1]) );
outpad_25um I3 ( .A(A[2]), .P(P[2]) );
outpad_25um I4 ( .A(A[3]), .P(P[3]) );
outpad_25um I5 ( .A(A[4]), .P(P[4]) );
outpad_25um I6 ( .A(A[5]), .P(P[5]) );
outpad_25um I7 ( .A(A[6]), .P(P[6]) );
outpad_25um I8 ( .A(A[7]), .P(P[7]) );

endmodule // opad8_25um

`endif

`ifdef inpad_25um
`else
`define inpad_25um
module inpad_25um( P , Q );
input P;
output Q;
parameter syn_macro = 1;
parameter ql_gate = `BIDIR;
supply0 gnd;
supply1 vcc;

eio_cell I1 ( .EQE(vcc), .ESEL(vcc), .IE(gnd), .IP(P), .IQC(gnd), .IQE(gnd),
           .IQR(gnd), .IZ(Q), .OQI(vcc), .OSEL(vcc) );

endmodule // inpad_25um

`endif

`ifdef ckpad_25um
`else
`define ckpad_25um
module ckpad_25um( P , Q );
input P;
output Q;
parameter syn_macro = 1;
parameter ql_gate = `CLOCK;

ckcell_25um I1 ( .IC(Q), .IP(P) );

endmodule // ckpad_25um

`endif

`ifdef counter_en_4bit_s
`else
`define counter_en_4bit_s
module counter_en_4bit_s( clear , clk, enable, qa_r, qb_r, qc_r, qd_r );
input clear, clk, enable;
output qa_r, qb_r, qc_r, qd_r;
parameter syn_macro = 1;
wire BCD_a;
wire ABCDE_a;
wire ED_a;
supply0 GND;
supply1 VCC;

super_logic I1 ( .A1(BCD_a), .A2(GND), .A3(ED_a), .A4(GND), .A5(qa_r), .A6(GND),
              .AZ(ABCDE_a), .B1(ED_a), .B2(qc_r), .C1(qc_r), .C2(ED_a),
              .D1(qb_r), .D2(GND), .E1(VCC), .E2(qb_r), .F1(qc_r), .F2(GND),
              .F3(qd_r), .F4(GND), .F5(VCC), .F6(GND), .MP(GND), .MS(qc_r),
              .NP(enable), .NS(GND), .OP(GND), .OS(GND), .PP(GND), .PS(GND),
              .Q2Z(qb_r), .QC(clk), .QR(clear), .QS(GND), .QZ(qc_r) );
super_logic I2 ( .A1(enable), .A2(GND), .A3(qd_r), .A4(GND), .A5(VCC), .A6(GND),
              .AZ(ED_a), .B1(qa_r), .B2(GND), .C1(VCC), .C2(qa_r), .D1(enable),
              .D2(qd_r), .E1(qd_r), .E2(enable), .F1(qb_r), .F2(GND), .F3(qc_r),
              .F4(GND), .F5(qd_r), .F6(GND), .FZ(BCD_a), .MP(enable), .MS(GND),
              .NP(GND), .NS(qd_r), .OP(GND), .OS(GND), .PP(GND), .PS(GND),
              .Q2Z(qd_r), .QC(clk), .QR(clear), .QS(GND), .QZ(qa_r) );

endmodule // counter_en_4bit_s

`endif

`ifdef outpad_25um
`else
`define outpad_25um
module outpad_25um( A , P );
input A;
output P;
parameter syn_macro = 1;
parameter ql_gate = `BIDIR;
supply0 GND;
supply1 VCC;

eio_cell I1 ( .EQE(VCC), .ESEL(VCC), .IE(VCC), .IP(P), .IQC(GND), .IQE(GND),
           .IQR(GND), .OQI(A), .OSEL(VCC) );

endmodule // outpad_25um

`endif

`ifdef super_logic
`else
`define super_logic
module super_logic( A1 , A2, A3, A4, A5, A6, B1, B2, C1, C2, D1, D2, E1, E2, F1,
                    F2, F3, F4, F5, F6, MP, MS, NP, NS, OP, OS, PP, PS, QC,
                    QR, QS, AZ, FZ, NZ, OZ, Q2Z, QZ );
input A1, A2, A3, A4, A5, A6;
output AZ;
input B1, B2, C1, C2, D1, D2, E1, E2, F1, F2, F3, F4, F5, F6;
output FZ;
input MP, MS, NP, NS;
output NZ;
input OP, OS;
output OZ;
input PP, PS;
output Q2Z;
input QC, QR, QS;
output QZ;
parameter syn_macro = 1, ql_pack = 1;
parameter ql_gate = `LOGIC;

super_cell I2 ( .A1(A1), .A2(A2), .A3(A3), .A4(A4), .A5(A5), .A6(A6), .AZ(AZ),
             .B1(B1), .B2(B2), .C1(C1), .C2(C2), .D1(D1), .D2(D2), .E1(E1),
             .E2(E2), .F1(F1), .F2(F2), .F3(F3), .F4(F4), .F5(F5), .F6(F6),
             .FZ(FZ), .MP(MP), .MS(MS), .NP(NP), .NS(NS), .NZ(NZ), .OP(OP),
             .OS(OS), .OZ(OZ), .PP(PP), .PS(PS), .Q2Z(Q2Z), .QC(QC), .QR(QR),
             .QS(QS), .QZ(QZ) );

endmodule // super_logic

`endif

`ifdef eio_cell
`else
`define eio_cell
module eio_cell( EQE , ESEL, IE, IQC, IQE, IQR, OQI, OSEL, IQQ, IZ, OQQ, IP );
input EQE, ESEL, IE;
inout IP;
input IQC, IQE;
output IQQ;
input IQR;
output IZ;
input OQI;
output OQQ;
input OSEL;
parameter syn_macro = 1;
parameter ql_frag = 1;
 wire EQMUX_Z, OQMUX_Z; 
 reg EQZ, OQQ, IQQ; 
 assign #1 EQMUX_Z = ESEL ? IE : EQZ; 
 assign #1 OQMUX_Z = OSEL ? OQI : OQQ; 
 assign #1 IP = EQMUX_Z ? OQMUX_Z : 1'bz; 
 assign #1 IZ = IP; 

  always @ (posedge IQC or posedge IQR) 
    if (IQR)
      EQZ <= #1 1'b0;
    else if (EQE)
      EQZ <= #1 IE; 
  always @ (posedge IQC or posedge IQR) 
    if (IQR)
      IQQ <= #1 1'b0; 
    else if (IQE) 
      IQQ <= #1 IP; 
  always @ (posedge IQC or posedge IQR) 
    if (IQR) 
      OQQ <= #1 1'b0; 
    else 
      OQQ <= #1 OQI; 

endmodule // eio_cell

`endif

`ifdef ckcell_25um
`else
`define ckcell_25um
module ckcell_25um( IP , IC );
output IC;
input IP;
parameter syn_macro = 1;
parameter ql_frag = 1;
 assign #1 IC = IP;

endmodule // ckcell_25um

`endif

`ifdef super_cell
`else
`define super_cell
module super_cell( A1 , A2, A3, A4, A5, A6, B1, B2, C1, C2, D1, D2, E1, E2, F1,
                   F2, F3, F4, F5, F6, MP, MS, NP, NS, OP, OS, PP, PS, QC, QR,
                   QS, AZ, FZ, NZ, OZ, Q2Z, QZ );
input A1, A2, A3, A4, A5, A6;
output AZ;
input B1, B2, C1, C2, D1, D2, E1, E2, F1, F2, F3, F4, F5, F6;
output FZ;
input MP, MS, NP, NS;
output NZ;
input OP, OS;
output OZ;
input PP, PS;
output Q2Z;
input QC, QR, QS;
output QZ;
parameter syn_macro = 1, ql_pack = 1;
parameter ql_frag = 1;
 wire TOPMUX_Z, MIDMUX_Z, BOTMUX_Z, FFMUX_Z, CLKMUX_Z; 
 wire MZ; 
 reg QZ, Q2Z; 
 
 assign #1 AZ = A1 & ~A2 & A3 & ~A4 & A5 & ~A6; 
 assign #1 TOPMUX_Z = OP ? AZ : OS; 
 assign #1 MZ = MIDMUX_Z ? (C1 & ~C2) : (B1 & ~B2); 
 assign #1 MIDMUX_Z = MP ? FZ : MS; 
 assign #1 NZ = BOTMUX_Z ? (E1 & ~E2) : (D1 & ~D2); 
 assign #1 BOTMUX_Z = NP ? FZ : NS; 
 assign #1 FZ = F1 & ~F2 & F3 & ~F4 & F5 & ~F6; 
 assign #1 OZ = TOPMUX_Z ? NZ : MZ; 
 assign #1 FFMUX_Z = PP ? PS : NZ; 
`ifdef synthesis 
  always @ (posedge QC or posedge QR or posedge QS) 
     if (QR) 
        #1 QZ = 1'b0; 
     else if (QS) 
        #1 QZ = 1'b1; 
     else 
        #1 QZ = OZ; 
  always @ (posedge QC or posedge QR or posedge QS) 
     if (QR) 
        #1 Q2Z = 1'b0; 
     else if (QS) 
        #1 Q2Z = 1'b1; 
     else 
        #1 Q2Z = FFMUX_Z; 
`else 
  always @ (posedge QC) 
     if (~QR && ~QS) 
        #1 QZ = OZ; 
  always @ (QR or QS) 
     if (QR) 
        #1 QZ = 1'b0; 
     else if (QS) 
        #1 QZ = 1'b1; 
  always @ (posedge QC) 
     if (~QR && ~QS) 
        #1 Q2Z = FFMUX_Z; 
  always @ (QR or QS) 
     if (QR) 
        #1 Q2Z = 1'b0; 
     else if (QS) 
        #1 Q2Z = 1'b1; 
`endif 

endmodule // super_cell

`endif

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人高清视频| 欧美日韩一区二区三区视频| 91亚洲国产成人精品一区二区三 | 天天影视涩香欲综合网| 免费观看成人av| 99精品国产视频| 久久久久久夜精品精品免费| 亚洲一区二区三区四区在线免费观看 | 国产三级欧美三级日产三级99| 夜夜嗨av一区二区三区| 成人av资源下载| 久久综合色鬼综合色| 日韩不卡一区二区| 91福利视频久久久久| 中文字幕+乱码+中文字幕一区| 日韩国产欧美在线视频| 欧美亚洲国产怡红院影院| 亚洲国产精品传媒在线观看| 精品一区二区三区免费播放 | 丝袜诱惑亚洲看片| 在线精品观看国产| 亚洲免费资源在线播放| 成人午夜免费电影| 国产亚洲欧美中文| 国产精品香蕉一区二区三区| 欧美成人艳星乳罩| 精品一区二区三区视频| 欧美成人女星排行榜| 美女在线视频一区| 日韩欧美国产一区二区在线播放 | 精品国产乱码久久久久久久 | 五月开心婷婷久久| 欧美日韩在线综合| 亚洲高清视频的网址| 欧美性感一区二区三区| 亚洲444eee在线观看| 欧美日韩一级二级| 日本伊人色综合网| 日韩美一区二区三区| 久久99久久99精品免视看婷婷 | 欧美一区二区三区在线看| 午夜欧美视频在线观看| 欧美丰满高潮xxxx喷水动漫| 青青青伊人色综合久久| 精品久久久久久最新网址| 国产一二三精品| 久久精品夜夜夜夜久久| 不卡的av电影| 亚洲一区二区免费视频| 欧美一区二区三区男人的天堂| 免费黄网站欧美| 久久久.com| 色综合天天性综合| 丝瓜av网站精品一区二区| 精品国精品国产尤物美女| 国产精品99久久久久久宅男| 亚洲视频一区在线| 欧美男人的天堂一二区| 蜜桃视频免费观看一区| 国产欧美日韩精品一区| 在线免费视频一区二区| 美女一区二区三区| 国产精品美女www爽爽爽| 在线观看不卡一区| 国产综合久久久久久久久久久久 | 欧美xingq一区二区| 成人一区二区三区| 亚洲大片一区二区三区| 久久精品这里都是精品| 在线日韩av片| 高清不卡一二三区| 亚洲成人免费在线| 国产视频一区在线观看| 欧美日韩国产首页在线观看| 国产老妇另类xxxxx| 亚洲自拍偷拍综合| 久久色视频免费观看| 欧洲在线/亚洲| 寂寞少妇一区二区三区| 一区二区三区四区国产精品| 精品99久久久久久| 欧美中文字幕久久| 成人免费的视频| 激情综合网天天干| 亚洲一区二区三区四区五区黄 | 精品国偷自产国产一区| 色婷婷精品久久二区二区蜜臂av| 毛片不卡一区二区| 亚洲综合色噜噜狠狠| 国产精品系列在线| 精品久久免费看| 91精品久久久久久久99蜜桃| 91女厕偷拍女厕偷拍高清| 狠狠色丁香婷综合久久| 天堂在线一区二区| 一区二区三区国产精华| 国产精品视频一区二区三区不卡| 日韩欧美电影在线| 欧美午夜精品理论片a级按摩| 国产aⅴ综合色| 精品在线一区二区| 婷婷丁香激情综合| 亚洲一卡二卡三卡四卡无卡久久| ...av二区三区久久精品| 久久久99精品免费观看不卡| 精品国产免费久久| 欧美成人艳星乳罩| 26uuu精品一区二区| 欧美成人在线直播| 精品久久久久一区| 久久理论电影网| 欧美经典一区二区三区| 久久婷婷国产综合精品青草| 久久人人爽爽爽人久久久| 日韩女优制服丝袜电影| 精品国产乱码久久| 2017欧美狠狠色| 国产清纯白嫩初高生在线观看91 | 激情综合网av| 国产一区二区电影| 丁香亚洲综合激情啪啪综合| 国产又黄又大久久| 国产一区二区三区免费在线观看| 精彩视频一区二区三区| 久久精品国产精品亚洲精品| 激情深爱一区二区| 国产盗摄女厕一区二区三区 | 91精品国产综合久久香蕉的特点 | 国产一区二区网址| 国产精品一卡二卡在线观看| 成人精品免费视频| 91免费版pro下载短视频| 欧美性色综合网| 日韩视频免费观看高清完整版在线观看| 欧美老年两性高潮| 日韩精品中文字幕在线一区| 久久亚洲一区二区三区明星换脸 | 久久精品亚洲麻豆av一区二区 | 久久久久久久久久电影| 亚洲欧洲av另类| 亚洲福利一二三区| 精品一区二区三区影院在线午夜| 国产一区二区不卡| 91福利区一区二区三区| 精品久久久久久久久久久久包黑料 | 亚洲国产精品人人做人人爽| 免费精品视频最新在线| 成人免费高清视频| 欧美精品1区2区3区| 国产日韩精品一区二区浪潮av| 中文字幕一区二区三区在线观看| 亚洲一二三四久久| 国内精品伊人久久久久av影院| av一区二区三区在线| 欧美精品xxxxbbbb| 国产精品久久久久婷婷| 日韩不卡一区二区三区| www.欧美日韩国产在线| 欧美一区二区在线免费播放| 国产精品视频一二三| 免费久久99精品国产| 91亚洲国产成人精品一区二三| 日韩免费一区二区| 亚洲美女一区二区三区| 韩国成人福利片在线播放| 色88888久久久久久影院野外| 精品福利一区二区三区| 一区二区三区四区中文字幕| 国产91精品久久久久久久网曝门 | 91麻豆自制传媒国产之光| 日韩欧美亚洲一区二区| 一区二区三区在线不卡| 国产精品夜夜爽| 在线91免费看| 亚洲自拍另类综合| aaa国产一区| 久久精品视频一区二区| 蜜桃一区二区三区在线观看| 欧美怡红院视频| 亚洲免费在线看| 不卡电影免费在线播放一区| 国产日韩精品一区| 国产在线视频精品一区| 欧美一区日韩一区| 日韩激情在线观看| 欧美精品日韩一本| 亚洲国产一二三| 欧美三区在线视频| 亚洲综合成人在线| 在线免费观看视频一区| 亚洲人成影院在线观看| jlzzjlzz国产精品久久| 国产欧美日韩在线视频| 国产一级精品在线| 久久久久久久电影| 国产白丝精品91爽爽久久| 久久久久久久久岛国免费| 国产精品夜夜爽| 国产精品久久久久影院色老大| 国产精品羞羞答答xxdd|