亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? example_en_24bit_s.vhd

?? VHDL examples for counter design, use QuickLogic eclips
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
-- VHDL Model Created from SCS Schematic example_en_24bit_s.sch 
-- Aug 14, 2003 16:14 

-- Automatically generated by vdvhdl version 9.5 Release Build2 

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_4BIT_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
end COUNTER_EN_4BIT_S;


architecture SCHEMATIC of COUNTER_EN_4BIT_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal    BCD_a : STD_LOGIC;
   signal  ABCDE_a : STD_LOGIC;
   signal     ED_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>qc_r_DUMMY, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>enable, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND, AZ=>ABCDE_a,
                 FZ=>open, NZ=>open, OZ=>open, Q2Z=>qb_r_DUMMY,
                 QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>enable, A2=>GND, A3=>qd_r_DUMMY, A4=>GND, A5=>VCC,
                 A6=>GND, B1=>qa_r_DUMMY, B2=>GND, C1=>VCC,
                 C2=>qa_r_DUMMY, D1=>enable, D2=>qd_r_DUMMY,
                 E1=>qd_r_DUMMY, E2=>enable, F1=>qb_r_DUMMY, F2=>GND,
                 F3=>qc_r_DUMMY, F4=>GND, F5=>qd_r_DUMMY, F6=>GND,
                 MP=>enable, MS=>GND, NP=>GND, \NS\=>qd_r_DUMMY, OP=>GND,
                 OS=>GND, PP=>GND, PS=>GND, QC=>clk, QR=>clear, QS=>GND,
                 AZ=>ED_a, FZ=>BCD_a, NZ=>open, OZ=>open,
                 Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_III_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
             enable_3 : In    STD_LOGIC;
             enable_4 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0);
             enable_5_r : Out   STD_LOGIC;
             enable_6_r : Out   STD_LOGIC );
end COUNTER_EN_8BIT_III_S;


architecture SCHEMATIC of COUNTER_EN_8BIT_III_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_in2_a : STD_LOGIC;
   signal enable_in1_a : STD_LOGIC;
	constant 		VCC : STD_LOGIC := '1';
	constant 		GND : STD_LOGIC := '0';
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);
   signal enable_5_r_DUMMY : STD_LOGIC;
   signal enable_6_r_DUMMY : STD_LOGIC;

   component COUNTER_EN_4BIT_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   enable_5_r <= enable_5_r_DUMMY;
   enable_6_r <= enable_6_r_DUMMY;
   I17 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in1_a,
                 qa_r=>count_DUMMY(3), qb_r=>count_DUMMY(2),
                 qc_r=>count_DUMMY(1), qd_r=>count_DUMMY(0) );
   I18 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in2_a,
                 qa_r=>count_DUMMY(7), qb_r=>count_DUMMY(6),
                 qc_r=>count_DUMMY(5), qd_r=>count_DUMMY(4) );
   I16 : SUPER_LOGIC
      Port Map ( A1=>enable, A2=>gnd, A3=>enable_1, A4=>gnd,
                 A5=>enable_2, A6=>gnd, B1=>gnd, B2=>gnd, C1=>vcc,
                 C2=>gnd, D1=>enable_4, D2=>gnd, E1=>vcc, E2=>gnd,
                 F1=>enable_in1_a, F2=>gnd, F3=>enable_5_r_DUMMY,
                 F4=>gnd, F5=>vcc, F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd,
                 \NS\=>gnd, OP=>enable_3, OS=>gnd, PP=>gnd, PS=>gnd,
                 QC=>clk, QR=>clear, QS=>gnd, AZ=>open, FZ=>enable_in2_a,
                 NZ=>open, OZ=>enable_in1_a, Q2Z=>open, QZ=>open );
   I15 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(3), A2=>gnd, A3=>count_DUMMY(2),
                 A4=>gnd, A5=>count_DUMMY(1), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(0), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>vcc, F2=>gnd, F3=>vcc, F4=>gnd, F5=>vcc,
                 F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd, \NS\=>gnd, OP=>vcc,
                 OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk, QR=>clear, QS=>gnd,
                 AZ=>open, FZ=>open, NZ=>open, OZ=>open, Q2Z=>open,
                 QZ=>enable_5_r_DUMMY );
   I12 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(7), A2=>gnd, A3=>count_DUMMY(6),
                 A4=>gnd, A5=>count_DUMMY(5), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(4), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>vcc, F2=>gnd, F3=>vcc, F4=>gnd, F5=>vcc,
                 F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd, \NS\=>gnd, OP=>vcc,
                 OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk, QR=>clear, QS=>gnd,
                 AZ=>open, FZ=>open, NZ=>open, OZ=>open, Q2Z=>open,
                 QZ=>enable_6_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_II_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0);
             enable_3_r : Out   STD_LOGIC;
             enable_4_r : Out   STD_LOGIC );
end COUNTER_EN_8BIT_II_S;


architecture SCHEMATIC of COUNTER_EN_8BIT_II_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_in1_a : STD_LOGIC;
   signal enable_in2_a : STD_LOGIC;
	constant 		VCC : STD_LOGIC := '1';
	constant 		GND : STD_LOGIC := '0';
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);
   signal enable_3_r_DUMMY : STD_LOGIC;
   signal enable_4_r_DUMMY : STD_LOGIC;

   component COUNTER_EN_4BIT_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   enable_3_r <= enable_3_r_DUMMY;
   enable_4_r <= enable_4_r_DUMMY;
   I16 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in1_a,
                 qa_r=>count_DUMMY(3), qb_r=>count_DUMMY(2),
                 qc_r=>count_DUMMY(1), qd_r=>count_DUMMY(0) );
   I17 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in2_a,
                 qa_r=>count_DUMMY(7), qb_r=>count_DUMMY(6),
                 qc_r=>count_DUMMY(5), qd_r=>count_DUMMY(4) );
   I15 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(3), A2=>gnd, A3=>count_DUMMY(2),
                 A4=>gnd, A5=>count_DUMMY(1), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(0), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>enable_1, F2=>gnd, F3=>enable_2, F4=>gnd,
                 F5=>enable, F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd,
                 \NS\=>gnd, OP=>vcc, OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk,
                 QR=>clear, QS=>gnd, AZ=>open, FZ=>enable_in1_a,
                 NZ=>open, OZ=>open, Q2Z=>open, QZ=>enable_3_r_DUMMY );
   I12 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(7), A2=>gnd, A3=>count_DUMMY(6),
                 A4=>gnd, A5=>count_DUMMY(5), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(4), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>enable, F2=>gnd, F3=>enable_in1_a, F4=>gnd,
                 F5=>enable_3_r_DUMMY, F6=>gnd, MP=>gnd, MS=>gnd,

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲电影视频在线| 91精品在线免费| 国产欧美日韩精品在线| 狠狠色丁香婷婷综合| 日韩一区二区三区观看| 免费黄网站欧美| 日韩女优制服丝袜电影| 国产精品中文欧美| 国产色综合久久| 成人一区在线看| 中文字幕一区二区三区色视频 | 日韩av一区二区在线影视| 欧美乱熟臀69xxxxxx| 免费看欧美美女黄的网站| 久久久久99精品国产片| 成人激情免费网站| 一区二区三区电影在线播| 91精品国产91热久久久做人人| 免费人成网站在线观看欧美高清| 精品国产乱码久久久久久夜甘婷婷| 国产大陆亚洲精品国产| 亚洲欧美日韩久久精品| 欧美精品在线一区二区| 国产一区二区三区在线看麻豆| 国产精品美女久久久久久| 在线观看www91| 久久草av在线| 亚洲黄色免费网站| 欧美一激情一区二区三区| 国产91富婆露脸刺激对白 | 亚洲va在线va天堂| 欧美videos大乳护士334| 成人性色生活片| 天天综合色天天综合| 国产亚洲欧美在线| 欧美日韩亚洲综合一区二区三区| 国产一区二区在线看| 亚洲精品成a人| 2欧美一区二区三区在线观看视频| 99精品热视频| 麻豆精品视频在线观看| 亚洲视频1区2区| 精品国产成人在线影院| 欧美亚洲精品一区| 丁香激情综合国产| 麻豆精品国产91久久久久久| 综合欧美亚洲日本| 久久久综合九色合综国产精品| 欧美日韩午夜在线视频| 不卡一区二区三区四区| 久久99久久精品| 一区二区三区小说| 国产精品视频在线看| 日韩久久久精品| 欧美视频中文一区二区三区在线观看| 国产成人在线观看免费网站| 日韩激情在线观看| 亚洲一区二区在线视频| 国产精品国产精品国产专区不蜜 | 久久综合九色综合97婷婷 | 国产在线日韩欧美| 青青草国产精品97视觉盛宴| 一区二区三区免费看视频| 国产精品女主播av| 久久久久国产精品厨房| 精品粉嫩超白一线天av| 91精品国产色综合久久不卡电影 | 日本不卡中文字幕| 亚洲不卡在线观看| 亚洲国产aⅴ天堂久久| 亚洲免费观看在线视频| 国产精品久久久久精k8| 欧美高清在线一区| 中文字幕精品一区二区精品绿巨人 | 亚洲在线视频一区| 亚洲欧美激情一区二区| 亚洲欧洲日韩一区二区三区| 国产精品卡一卡二卡三| 欧美国产国产综合| 欧美高清在线视频| 亚洲欧美在线观看| 亚洲色欲色欲www在线观看| 国产精品久久久久影院色老大| 久久精品视频在线看| 久久免费视频色| 国产精品视频一二三| 中文一区一区三区高中清不卡| 国产午夜精品一区二区三区视频 | 99久久国产综合色|国产精品| 成人国产亚洲欧美成人综合网 | 卡一卡二国产精品| 九九国产精品视频| 激情欧美日韩一区二区| 国产乱码精品一区二区三区五月婷 | 日韩高清不卡一区二区| 免费xxxx性欧美18vr| 黄页网站大全一区二区| 国产成人综合精品三级| 成人免费毛片a| 日本道精品一区二区三区| 欧美色老头old∨ideo| 欧美一区二区视频在线观看2022| 日韩午夜在线观看| 亚洲国产高清在线| 亚洲精品久久久久久国产精华液| 亚洲一区二区四区蜜桃| 看国产成人h片视频| 成人听书哪个软件好| 在线免费av一区| 91精品国产高清一区二区三区| 久久综合狠狠综合久久综合88| 中文字幕欧美区| 亚洲国产毛片aaaaa无费看| 免费精品视频最新在线| 粉嫩绯色av一区二区在线观看| 色香蕉成人二区免费| 在线不卡中文字幕| 国产午夜精品久久久久久久 | 天堂va蜜桃一区二区三区漫画版| 九九在线精品视频| 在线国产电影不卡| 久久影院午夜片一区| 亚洲精品久久久久久国产精华液| 麻豆免费精品视频| 日本丰满少妇一区二区三区| 欧美精品一区视频| 亚洲国产综合人成综合网站| 久久97超碰国产精品超碰| 色综合久久久久久久久久久| 精品裸体舞一区二区三区| 亚洲在线中文字幕| 成人午夜av影视| 欧美一区二区在线观看| 亚洲女与黑人做爰| 狠狠色综合播放一区二区| 欧美三级电影在线看| 国产精品免费aⅴ片在线观看| 图片区小说区区亚洲影院| 99热精品国产| 精品国产电影一区二区| 午夜精品久久久久久久久久久| 成人性生交大合| 久久亚洲综合色| 日韩成人一级片| 91福利国产成人精品照片| 国产亚洲女人久久久久毛片| 天天色综合成人网| 一本一道久久a久久精品| 久久久国产午夜精品| 久久精品国产精品亚洲综合| 欧美日韩精品一区二区三区蜜桃 | 亚洲欧美国产77777| 国产91在线看| 久久嫩草精品久久久久| 美女高潮久久久| 91精品国产91热久久久做人人| 亚洲国产一二三| 日本高清成人免费播放| 一区二区在线看| 91无套直看片红桃| ●精品国产综合乱码久久久久 | 91在线观看地址| 亚洲国产精品99久久久久久久久| 久久国产成人午夜av影院| 制服丝袜成人动漫| 日本在线不卡视频| 666欧美在线视频| 午夜精品久久久久久久| 欧美无人高清视频在线观看| 一区二区三区日本| 在线观看亚洲精品视频| 一区二区三区 在线观看视频| eeuss鲁片一区二区三区在线看| 国产精品女主播av| av网站免费线看精品| 亚洲欧洲日韩一区二区三区| 99久久精品国产麻豆演员表| 中文字幕一区二区三区在线不卡| 99精品国产视频| 亚洲精品日韩综合观看成人91| 91成人国产精品| 亚洲国产成人va在线观看天堂| 欧美日本一区二区三区四区 | 一区二区三区不卡在线观看| 一本到高清视频免费精品| 亚洲综合在线第一页| 欧美夫妻性生活| 国产一区二区h| 国产精品久久久久久久久免费桃花| 99久久精品免费观看| 亚洲成精国产精品女| 日韩三级.com| 粉嫩av一区二区三区| 中文字幕亚洲精品在线观看| 色94色欧美sute亚洲线路一久| 午夜精品久久一牛影视| 欧美精品一区二区不卡| 99国产麻豆精品| 亚洲第一福利一区| 欧美电视剧免费全集观看|