亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? example_en_24bit_s.vhd

?? VHDL examples for counter design, use QuickLogic eclips
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
-- VHDL Model Created from SCS Schematic example_en_24bit_s.sch 
-- Aug 14, 2003 16:14 

-- Automatically generated by vdvhdl version 9.5 Release Build2 

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_4BIT_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
end COUNTER_EN_4BIT_S;


architecture SCHEMATIC of COUNTER_EN_4BIT_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal    BCD_a : STD_LOGIC;
   signal  ABCDE_a : STD_LOGIC;
   signal     ED_a : STD_LOGIC;
	constant 		GND : STD_LOGIC := '0';
	constant 		VCC : STD_LOGIC := '1';
   signal qa_r_DUMMY : STD_LOGIC;
   signal qb_r_DUMMY : STD_LOGIC;
   signal qc_r_DUMMY : STD_LOGIC;
   signal qd_r_DUMMY : STD_LOGIC;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   qa_r <= qa_r_DUMMY;
   qb_r <= qb_r_DUMMY;
   qc_r <= qc_r_DUMMY;
   qd_r <= qd_r_DUMMY;
   I1 : SUPER_LOGIC
      Port Map ( A1=>BCD_a, A2=>GND, A3=>ED_a, A4=>GND, A5=>qa_r_DUMMY,
                 A6=>GND, B1=>ED_a, B2=>qc_r_DUMMY, C1=>qc_r_DUMMY,
                 C2=>ED_a, D1=>qb_r_DUMMY, D2=>GND, E1=>VCC,
                 E2=>qb_r_DUMMY, F1=>qc_r_DUMMY, F2=>GND, F3=>qd_r_DUMMY,
                 F4=>GND, F5=>VCC, F6=>GND, MP=>GND, MS=>qc_r_DUMMY,
                 NP=>enable, \NS\=>GND, OP=>GND, OS=>GND, PP=>GND,
                 PS=>GND, QC=>clk, QR=>clear, QS=>GND, AZ=>ABCDE_a,
                 FZ=>open, NZ=>open, OZ=>open, Q2Z=>qb_r_DUMMY,
                 QZ=>qc_r_DUMMY );
   I2 : SUPER_LOGIC
      Port Map ( A1=>enable, A2=>GND, A3=>qd_r_DUMMY, A4=>GND, A5=>VCC,
                 A6=>GND, B1=>qa_r_DUMMY, B2=>GND, C1=>VCC,
                 C2=>qa_r_DUMMY, D1=>enable, D2=>qd_r_DUMMY,
                 E1=>qd_r_DUMMY, E2=>enable, F1=>qb_r_DUMMY, F2=>GND,
                 F3=>qc_r_DUMMY, F4=>GND, F5=>qd_r_DUMMY, F6=>GND,
                 MP=>enable, MS=>GND, NP=>GND, \NS\=>qd_r_DUMMY, OP=>GND,
                 OS=>GND, PP=>GND, PS=>GND, QC=>clk, QR=>clear, QS=>GND,
                 AZ=>ED_a, FZ=>BCD_a, NZ=>open, OZ=>open,
                 Q2Z=>qd_r_DUMMY, QZ=>qa_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_III_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
             enable_3 : In    STD_LOGIC;
             enable_4 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0);
             enable_5_r : Out   STD_LOGIC;
             enable_6_r : Out   STD_LOGIC );
end COUNTER_EN_8BIT_III_S;


architecture SCHEMATIC of COUNTER_EN_8BIT_III_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_in2_a : STD_LOGIC;
   signal enable_in1_a : STD_LOGIC;
	constant 		VCC : STD_LOGIC := '1';
	constant 		GND : STD_LOGIC := '0';
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);
   signal enable_5_r_DUMMY : STD_LOGIC;
   signal enable_6_r_DUMMY : STD_LOGIC;

   component COUNTER_EN_4BIT_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   enable_5_r <= enable_5_r_DUMMY;
   enable_6_r <= enable_6_r_DUMMY;
   I17 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in1_a,
                 qa_r=>count_DUMMY(3), qb_r=>count_DUMMY(2),
                 qc_r=>count_DUMMY(1), qd_r=>count_DUMMY(0) );
   I18 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in2_a,
                 qa_r=>count_DUMMY(7), qb_r=>count_DUMMY(6),
                 qc_r=>count_DUMMY(5), qd_r=>count_DUMMY(4) );
   I16 : SUPER_LOGIC
      Port Map ( A1=>enable, A2=>gnd, A3=>enable_1, A4=>gnd,
                 A5=>enable_2, A6=>gnd, B1=>gnd, B2=>gnd, C1=>vcc,
                 C2=>gnd, D1=>enable_4, D2=>gnd, E1=>vcc, E2=>gnd,
                 F1=>enable_in1_a, F2=>gnd, F3=>enable_5_r_DUMMY,
                 F4=>gnd, F5=>vcc, F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd,
                 \NS\=>gnd, OP=>enable_3, OS=>gnd, PP=>gnd, PS=>gnd,
                 QC=>clk, QR=>clear, QS=>gnd, AZ=>open, FZ=>enable_in2_a,
                 NZ=>open, OZ=>enable_in1_a, Q2Z=>open, QZ=>open );
   I15 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(3), A2=>gnd, A3=>count_DUMMY(2),
                 A4=>gnd, A5=>count_DUMMY(1), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(0), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>vcc, F2=>gnd, F3=>vcc, F4=>gnd, F5=>vcc,
                 F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd, \NS\=>gnd, OP=>vcc,
                 OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk, QR=>clear, QS=>gnd,
                 AZ=>open, FZ=>open, NZ=>open, OZ=>open, Q2Z=>open,
                 QZ=>enable_5_r_DUMMY );
   I12 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(7), A2=>gnd, A3=>count_DUMMY(6),
                 A4=>gnd, A5=>count_DUMMY(5), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(4), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>vcc, F2=>gnd, F3=>vcc, F4=>gnd, F5=>vcc,
                 F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd, \NS\=>gnd, OP=>vcc,
                 OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk, QR=>clear, QS=>gnd,
                 AZ=>open, FZ=>open, NZ=>open, OZ=>open, Q2Z=>open,
                 QZ=>enable_6_r_DUMMY );

end SCHEMATIC;

library IEEE;
use IEEE.std_logic_1164.all;
entity COUNTER_EN_8BIT_II_S is
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
             enable_1 : In    STD_LOGIC;
             enable_2 : In    STD_LOGIC;
               count : Out   STD_LOGIC_VECTOR (7 downto 0);
             enable_3_r : Out   STD_LOGIC;
             enable_4_r : Out   STD_LOGIC );
end COUNTER_EN_8BIT_II_S;


architecture SCHEMATIC of COUNTER_EN_8BIT_II_S is

	attribute syn_macro : integer;
	attribute syn_macro of SCHEMATIC : architecture is 1;
   signal enable_in1_a : STD_LOGIC;
   signal enable_in2_a : STD_LOGIC;
	constant 		VCC : STD_LOGIC := '1';
	constant 		GND : STD_LOGIC := '0';
   signal count_DUMMY : STD_LOGIC_VECTOR  (7 downto 0);
   signal enable_3_r_DUMMY : STD_LOGIC;
   signal enable_4_r_DUMMY : STD_LOGIC;

   component COUNTER_EN_4BIT_S
      Port (   clear : In    STD_LOGIC;
                 clk : In    STD_LOGIC;
              enable : In    STD_LOGIC;
                qa_r : Out   STD_LOGIC;
                qb_r : Out   STD_LOGIC;
                qc_r : Out   STD_LOGIC;
                qd_r : Out   STD_LOGIC );
   end component;

   component SUPER_LOGIC
      Port (      A1 : In    STD_LOGIC;
                  A2 : In    STD_LOGIC;
                  A3 : In    STD_LOGIC;
                  A4 : In    STD_LOGIC;
                  A5 : In    STD_LOGIC;
                  A6 : In    STD_LOGIC;
                  B1 : In    STD_LOGIC;
                  B2 : In    STD_LOGIC;
                  C1 : In    STD_LOGIC;
                  C2 : In    STD_LOGIC;
                  D1 : In    STD_LOGIC;
                  D2 : In    STD_LOGIC;
                  E1 : In    STD_LOGIC;
                  E2 : In    STD_LOGIC;
                  F1 : In    STD_LOGIC;
                  F2 : In    STD_LOGIC;
                  F3 : In    STD_LOGIC;
                  F4 : In    STD_LOGIC;
                  F5 : In    STD_LOGIC;
                  F6 : In    STD_LOGIC;
                  MP : In    STD_LOGIC;
                  MS : In    STD_LOGIC;
                  NP : In    STD_LOGIC;
                \NS\ : In    STD_LOGIC;
                  OP : In    STD_LOGIC;
                  OS : In    STD_LOGIC;
                  PP : In    STD_LOGIC;
                  PS : In    STD_LOGIC;
                  QC : In    STD_LOGIC;
                  QR : In    STD_LOGIC;
                  QS : In    STD_LOGIC;
                  AZ : Out   STD_LOGIC;
                  FZ : Out   STD_LOGIC;
                  NZ : Out   STD_LOGIC;
                  OZ : Out   STD_LOGIC;
                 Q2Z : Out   STD_LOGIC;
                  QZ : Out   STD_LOGIC );
   end component;

begin


   count(7 downto 0) <= count_DUMMY(7 downto 0);
   enable_3_r <= enable_3_r_DUMMY;
   enable_4_r <= enable_4_r_DUMMY;
   I16 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in1_a,
                 qa_r=>count_DUMMY(3), qb_r=>count_DUMMY(2),
                 qc_r=>count_DUMMY(1), qd_r=>count_DUMMY(0) );
   I17 : COUNTER_EN_4BIT_S
      Port Map ( clear=>clear, clk=>clk, enable=>enable_in2_a,
                 qa_r=>count_DUMMY(7), qb_r=>count_DUMMY(6),
                 qc_r=>count_DUMMY(5), qd_r=>count_DUMMY(4) );
   I15 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(3), A2=>gnd, A3=>count_DUMMY(2),
                 A4=>gnd, A5=>count_DUMMY(1), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(0), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>enable_1, F2=>gnd, F3=>enable_2, F4=>gnd,
                 F5=>enable, F6=>gnd, MP=>gnd, MS=>gnd, NP=>gnd,
                 \NS\=>gnd, OP=>vcc, OS=>gnd, PP=>gnd, PS=>gnd, QC=>clk,
                 QR=>clear, QS=>gnd, AZ=>open, FZ=>enable_in1_a,
                 NZ=>open, OZ=>open, Q2Z=>open, QZ=>enable_3_r_DUMMY );
   I12 : SUPER_LOGIC
      Port Map ( A1=>count_DUMMY(7), A2=>gnd, A3=>count_DUMMY(6),
                 A4=>gnd, A5=>count_DUMMY(5), A6=>gnd, B1=>gnd, B2=>gnd,
                 C1=>vcc, C2=>gnd, D1=>count_DUMMY(4), D2=>gnd, E1=>vcc,
                 E2=>gnd, F1=>enable, F2=>gnd, F3=>enable_in1_a, F4=>gnd,
                 F5=>enable_3_r_DUMMY, F6=>gnd, MP=>gnd, MS=>gnd,

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美视频完全免费看| 波多野结衣中文字幕一区| 免费看日韩a级影片| 成人免费毛片高清视频| 欧美日韩精品一区二区三区蜜桃| 欧美一区日韩一区| 亚洲黄色小视频| 国产精品一线二线三线| 欧美精品xxxxbbbb| 亚洲激情自拍视频| 高清不卡在线观看| 欧美tickling网站挠脚心| 亚洲资源在线观看| 色综合久久久久久久久| 国产清纯在线一区二区www| 麻豆精品在线视频| 欧美日本一区二区三区| 亚洲伦理在线精品| 99re这里只有精品视频首页| 久久精品在线观看| 国产高清不卡一区二区| 精品美女被调教视频大全网站| 亚洲风情在线资源站| 91色婷婷久久久久合中文| 国产精品国产三级国产专播品爱网| 九九精品视频在线看| 欧美成人猛片aaaaaaa| 日本欧美韩国一区三区| 在线不卡欧美精品一区二区三区| 一区二区三区在线影院| 91成人在线免费观看| 中文字幕在线观看不卡视频| 成人午夜激情影院| 国产精品污网站| 成人精品视频一区二区三区尤物| 久久九九久久九九| 成人禁用看黄a在线| 国产精品丝袜一区| 97久久超碰国产精品| 最新日韩av在线| 色综合久久六月婷婷中文字幕| 国产精品护士白丝一区av| 一本一道久久a久久精品| 一片黄亚洲嫩模| 91精品免费观看| 久久97超碰色| 国产欧美精品一区| 99麻豆久久久国产精品免费优播| 亚洲日穴在线视频| 欧美日韩不卡视频| 国产中文一区二区三区| 日本一区二区动态图| 色呦呦国产精品| 日本午夜一区二区| 国产性天天综合网| 欧美怡红院视频| 久久99久久99精品免视看婷婷| 久久毛片高清国产| 一本久久a久久免费精品不卡| 亚洲综合在线电影| 欧美tickling挠脚心丨vk| 成人夜色视频网站在线观看| 一区二区三区美女| 日韩免费在线观看| 激情欧美一区二区| 一区二区三区中文字幕| 精品国产乱码久久久久久老虎| 成人综合婷婷国产精品久久免费| 亚洲精品伦理在线| 日韩女优电影在线观看| 92精品国产成人观看免费| 日本美女视频一区二区| 国产精品三级av| 日韩欧美一级在线播放| 99久久婷婷国产| 久久99精品视频| 亚洲综合色在线| 国产亚洲人成网站| 欧美一级欧美一级在线播放| 成人h版在线观看| 久久精品国产亚洲a| 一区二区高清免费观看影视大全| 久久人人超碰精品| 欧美日韩精品欧美日韩精品一 | 欧美喷潮久久久xxxxx| 久久丁香综合五月国产三级网站| 亚洲美女免费在线| 国产性色一区二区| 日韩精品中文字幕一区| 欧美午夜片在线看| 99国内精品久久| 国产在线精品免费av| 天天影视色香欲综合网老头| 成人免费一区二区三区在线观看| 欧美精品一区二区在线观看| 欧美日本在线视频| 欧美在线观看禁18| 91免费看片在线观看| 懂色av一区二区夜夜嗨| 激情深爱一区二区| 美女一区二区久久| 日韩av午夜在线观看| 亚洲444eee在线观看| 亚洲综合精品自拍| 一区二区在线观看免费| 亚洲激情网站免费观看| 中文字幕五月欧美| 中文字幕精品在线不卡| 久久精品综合网| 日本一区二区三区免费乱视频| 26uuuu精品一区二区| 日韩精品影音先锋| 2014亚洲片线观看视频免费| 日韩精品综合一本久道在线视频| 欧美日韩视频在线一区二区 | 欧美日韩一本到| 欧美日韩一卡二卡| 4438x成人网最大色成网站| 欧美日韩和欧美的一区二区| 欧美日韩高清在线播放| 欧美精品一二三四| 日韩三级在线观看| 亚洲精品一区二区在线观看| 精品成人私密视频| 久久久久久97三级| 国产精品久线观看视频| 亚洲免费观看高清完整版在线| 国产精品女同一区二区三区| 亚洲欧洲国产日本综合| 亚洲最新视频在线播放| 亚洲成人免费影院| 精品一区二区三区在线观看| 国产在线精品一区二区不卡了 | 欧美日韩免费观看一区二区三区| 欧美日韩一区不卡| 欧美mv日韩mv国产| 国产精品丝袜在线| 亚洲成人激情社区| 国模一区二区三区白浆| 成人免费不卡视频| 欧美日韩一区二区三区视频| 精品国产sm最大网站| 最新不卡av在线| 日欧美一区二区| 国产suv精品一区二区883| 日本韩国欧美一区二区三区| 在线综合+亚洲+欧美中文字幕| 久久久久久久久久看片| 亚洲免费av高清| 国产中文字幕精品| 欧美色综合网站| 国产欧美日韩精品一区| 亚洲一区免费视频| 国产91丝袜在线播放| 欧美日韩久久久| 久久综合999| 午夜精品一区二区三区电影天堂 | 国产综合久久久久久鬼色 | 久久电影网站中文字幕| 97se狠狠狠综合亚洲狠狠| 欧美一区二区在线不卡| 中文字幕av资源一区| 水蜜桃久久夜色精品一区的特点| 国产东北露脸精品视频| 欧美日韩国产综合一区二区| 中文字幕第一区综合| 青青草国产精品97视觉盛宴| 91网站最新地址| 26uuu色噜噜精品一区二区| 亚洲18影院在线观看| 99久久免费国产| 中文字幕视频一区| 国产综合久久久久久鬼色| 欧美视频你懂的| 亚洲欧美日韩在线播放| 国产高清一区日本| 日韩你懂的在线观看| 日韩制服丝袜先锋影音| av电影在线观看一区| 欧美老肥妇做.爰bbww视频| 2022国产精品视频| 欧美挠脚心视频网站| 国产一区视频在线看| 欧美日韩在线亚洲一区蜜芽| 国产精品短视频| 国产精品一品二品| 91精品国产一区二区| 成人av影视在线观看| 亚洲mv在线观看| 欧美96一区二区免费视频| 99国产精品久久久久久久久久久| 色婷婷综合久久久久中文一区二区 | 成人三级伦理片| 亚洲欧洲www| 在线电影欧美成精品| 狠狠色丁香婷综合久久| 中文字幕一区三区| 欧美日韩一区三区| 国产一区二区在线看| 亚洲欧美日韩久久|