亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? example_en_24bit_s.v

?? VHDL examples for counter design, use QuickLogic eclips
?? V
?? 第 1 頁 / 共 2 頁
字號:
/* Verilog Model Created from SCS Schematic example_en_24bit_s.sch 
   Aug 14, 2003 16:14 */

/* Automatically generated by hvveri version 9.5 Release Build2 */

`timescale 1ns/1ns  
`define LOGIC   1 
`define BIDIR   2 
`define INCELL  3 
`define CLOCK   4 
`define HSCK    5 
`define CLOCKB  6 
`define ESPXCLKIN  7 
`define HSCKMUX 8 
`define IOCONTROL 9 

module example_en_24bit_s( clear_in , clk_in, enable_in, count_out );
input clear_in, clk_in;
 output [23:0] count_out;
input enable_in;
parameter syn_macro = 1;
wire [23:0] count_reg;
wire [23:0] count;
wire enable_reg;
wire enable;
wire clear;
wire clk;

counter_en_24bit_s I9 ( .clear(clear), .clk(clk), .count({ count[23:0] }),
                     .enable(enable_reg) );
outpad_25um \out_pad_25um[23]  ( .A(count_reg[23]), .P(count_out[23]) );
outpad_25um \out_pad_25um[22]  ( .A(count_reg[22]), .P(count_out[22]) );
outpad_25um \out_pad_25um[21]  ( .A(count_reg[21]), .P(count_out[21]) );
outpad_25um \out_pad_25um[20]  ( .A(count_reg[20]), .P(count_out[20]) );
outpad_25um \out_pad_25um[19]  ( .A(count_reg[19]), .P(count_out[19]) );
outpad_25um \out_pad_25um[18]  ( .A(count_reg[18]), .P(count_out[18]) );
outpad_25um \out_pad_25um[17]  ( .A(count_reg[17]), .P(count_out[17]) );
outpad_25um \out_pad_25um[16]  ( .A(count_reg[16]), .P(count_out[16]) );
outpad_25um \out_pad_25um[15]  ( .A(count_reg[15]), .P(count_out[15]) );
outpad_25um \out_pad_25um[14]  ( .A(count_reg[14]), .P(count_out[14]) );
outpad_25um \out_pad_25um[13]  ( .A(count_reg[13]), .P(count_out[13]) );
outpad_25um \out_pad_25um[12]  ( .A(count_reg[12]), .P(count_out[12]) );
outpad_25um \out_pad_25um[11]  ( .A(count_reg[11]), .P(count_out[11]) );
outpad_25um \out_pad_25um[10]  ( .A(count_reg[10]), .P(count_out[10]) );
outpad_25um \out_pad_25um[9]  ( .A(count_reg[9]), .P(count_out[9]) );
outpad_25um \out_pad_25um[8]  ( .A(count_reg[8]), .P(count_out[8]) );
outpad_25um \out_pad_25um[7]  ( .A(count_reg[7]), .P(count_out[7]) );
outpad_25um \out_pad_25um[6]  ( .A(count_reg[6]), .P(count_out[6]) );
outpad_25um \out_pad_25um[5]  ( .A(count_reg[5]), .P(count_out[5]) );
outpad_25um \out_pad_25um[4]  ( .A(count_reg[4]), .P(count_out[4]) );
outpad_25um \out_pad_25um[3]  ( .A(count_reg[3]), .P(count_out[3]) );
outpad_25um \out_pad_25um[2]  ( .A(count_reg[2]), .P(count_out[2]) );
outpad_25um \out_pad_25um[1]  ( .A(count_reg[1]), .P(count_out[1]) );
outpad_25um \out_pad_25um[0]  ( .A(count_reg[0]), .P(count_out[0]) );
inpad_25um I1 ( .P(enable_in), .Q(enable) );
ckpad_25um I2 ( .P(clear_in), .Q(clear) );
ckpad_25um I3 ( .P(clk_in), .Q(clk) );
rg8_25um I4 ( .CLK(clk), .D({ count[7:0] }), .Q({ count_reg[7:0] }) );
rg16_25um I5 ( .CLK(clk), .D({ count[23:8] }), .Q({ count_reg[23:8] }) );
dff_2 I6 ( .CLK(clk), .D1(enable), .D2(enable), .Q1(enable_reg) );

endmodule // example_en_24bit_s


`ifdef counter_en_24bit_s
`else
`define counter_en_24bit_s
module counter_en_24bit_s( clear , clk, enable, count );
input clear, clk;
 output [23:0] count;
input enable;
parameter syn_macro = 1;
wire enable_4;
wire enable_3;
wire enable_2;
wire enable_1;

counter_en_8bit_iii_s I9 ( .clear(clear), .clk(clk), .count({ count[23:16] }),
                        .enable(enable), .enable_1(enable_1),
                        .enable_2(enable_2), .enable_3(enable_3),
                        .enable_4(enable_4) );
counter_en_8bit_ii_s I10 ( .clear(clear), .clk(clk), .count({ count[15:8] }),
                        .enable(enable), .enable_1(enable_1),
                        .enable_2(enable_2), .enable_3_r(enable_3),
                        .enable_4_r(enable_4) );
counter_en_8bit_i_s I11 ( .clear(clear), .clk(clk), .count({ count[7:0] }),
                       .enable(enable), .enable_2_r(enable_2),
                       .fo_enable_r(enable_1) );

endmodule // counter_en_24bit_s

`endif

`ifdef outpad_25um
`else
`define outpad_25um
module outpad_25um( A , P );
input A;
output P;
parameter syn_macro = 1;
parameter ql_gate = `BIDIR;
supply0 GND;
supply1 VCC;

eio_cell I1 ( .EQE(VCC), .ESEL(VCC), .IE(VCC), .IP(P), .IQC(GND), .IQE(GND),
           .IQR(GND), .OQI(A), .OSEL(VCC) );

endmodule // outpad_25um

`endif

`ifdef inpad_25um
`else
`define inpad_25um
module inpad_25um( P , Q );
input P;
output Q;
parameter syn_macro = 1;
parameter ql_gate = `BIDIR;
supply0 gnd;
supply1 vcc;

eio_cell I1 ( .EQE(vcc), .ESEL(vcc), .IE(gnd), .IP(P), .IQC(gnd), .IQE(gnd),
           .IQR(gnd), .IZ(Q), .OQI(vcc), .OSEL(vcc) );

endmodule // inpad_25um

`endif

`ifdef ckpad_25um
`else
`define ckpad_25um
module ckpad_25um( P , Q );
input P;
output Q;
parameter syn_macro = 1;
parameter ql_gate = `CLOCK;

ckcell_25um I1 ( .IC(Q), .IP(P) );

endmodule // ckpad_25um

`endif

`ifdef rg8_25um
`else
`define rg8_25um
module rg8_25um( CLK , D, Q );
input CLK;
 input [7:0] D;
 output [7:0] Q;
parameter syn_macro = 1;

dff_2 I3 ( .CLK(CLK), .D1(D[6]), .D2(D[7]), .Q1(Q[6]), .Q2(Q[7]) );
dff_2 I4 ( .CLK(CLK), .D1(D[4]), .D2(D[5]), .Q1(Q[4]), .Q2(Q[5]) );
dff_2 I5 ( .CLK(CLK), .D1(D[0]), .D2(D[1]), .Q1(Q[0]), .Q2(Q[1]) );
dff_2 I6 ( .CLK(CLK), .D1(D[2]), .D2(D[3]), .Q1(Q[2]), .Q2(Q[3]) );

endmodule // rg8_25um

`endif

`ifdef rg16_25um
`else
`define rg16_25um
module rg16_25um( CLK , D, Q );
input CLK;
 input [15:0] D;
 output [15:0] Q;
parameter syn_macro = 1;

dff_2 I6 ( .CLK(CLK), .D1(D[14]), .D2(D[15]), .Q1(Q[14]), .Q2(Q[15]) );
dff_2 I7 ( .CLK(CLK), .D1(D[12]), .D2(D[13]), .Q1(Q[12]), .Q2(Q[13]) );
dff_2 I8 ( .CLK(CLK), .D1(D[10]), .D2(D[11]), .Q1(Q[10]), .Q2(Q[11]) );
dff_2 I9 ( .CLK(CLK), .D1(D[8]), .D2(D[9]), .Q1(Q[8]), .Q2(Q[9]) );
dff_2 I2 ( .CLK(CLK), .D1(D[6]), .D2(D[7]), .Q1(Q[6]), .Q2(Q[7]) );
dff_2 I3 ( .CLK(CLK), .D1(D[4]), .D2(D[5]), .Q1(Q[4]), .Q2(Q[5]) );
dff_2 I4 ( .CLK(CLK), .D1(D[2]), .D2(D[3]), .Q1(Q[2]), .Q2(Q[3]) );
dff_2 I5 ( .CLK(CLK), .D1(D[0]), .D2(D[1]), .Q1(Q[0]), .Q2(Q[1]) );

endmodule // rg16_25um

`endif

`ifdef dff_2
`else
`define dff_2
module dff_2( CLK , D1, D2, Q1, Q2 );
input CLK, D1, D2;
output Q1, Q2;
parameter syn_macro = 1;
supply1 vcc;
supply0 gnd;

super_logic I2 ( .A1(vcc), .A2(gnd), .A3(vcc), .A4(gnd), .A5(vcc), .A6(gnd),
              .B1(vcc), .B2(gnd), .C1(vcc), .C2(gnd), .D1(vcc), .D2(gnd),
              .E1(D1), .E2(gnd), .F1(vcc), .F2(gnd), .F3(vcc), .F4(gnd),
              .F5(vcc), .F6(gnd), .MP(gnd), .MS(vcc), .NP(gnd), .NS(vcc),
              .OP(gnd), .OS(vcc), .PP(vcc), .PS(D2), .Q2Z(Q2), .QC(CLK),
              .QR(gnd), .QS(gnd), .QZ(Q1) );

endmodule // dff_2

`endif

`ifdef counter_en_8bit_iii_s
`else
`define counter_en_8bit_iii_s
module counter_en_8bit_iii_s( clear , clk, enable, enable_1, enable_2, enable_3,
                              enable_4, count, enable_5_r, enable_6_r );
input clear, clk;
 output [7:0] count;
input enable, enable_1, enable_2, enable_3, enable_4;
output enable_5_r, enable_6_r;
parameter syn_macro = 1;
wire enable_in2_a;
wire enable_in1_a;
supply1 vcc;
supply0 gnd;

counter_en_4bit_s I17 ( .clear(clear), .clk(clk), .enable(enable_in1_a),
                     .qa_r(count[3]), .qb_r(count[2]), .qc_r(count[1]),
                     .qd_r(count[0]) );
counter_en_4bit_s I18 ( .clear(clear), .clk(clk), .enable(enable_in2_a),
                     .qa_r(count[7]), .qb_r(count[6]), .qc_r(count[5]),
                     .qd_r(count[4]) );
super_logic I16 ( .A1(enable), .A2(gnd), .A3(enable_1), .A4(gnd), .A5(enable_2),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(vcc), .C2(gnd), .D1(enable_4),
               .D2(gnd), .E1(vcc), .E2(gnd), .F1(enable_in1_a), .F2(gnd),
               .F3(enable_5_r), .F4(gnd), .F5(vcc), .F6(gnd),
               .FZ(enable_in2_a), .MP(gnd), .MS(gnd), .NP(gnd), .NS(gnd),
               .OP(enable_3), .OS(gnd), .OZ(enable_in1_a), .PP(gnd), .PS(gnd),
               .QC(clk), .QR(clear), .QS(gnd) );
super_logic I15 ( .A1(count[3]), .A2(gnd), .A3(count[2]), .A4(gnd), .A5(count[1]),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(vcc), .C2(gnd), .D1(count[0]),
               .D2(gnd), .E1(vcc), .E2(gnd), .F1(vcc), .F2(gnd), .F3(vcc),
               .F4(gnd), .F5(vcc), .F6(gnd), .MP(gnd), .MS(gnd), .NP(gnd),
               .NS(gnd), .OP(vcc), .OS(gnd), .PP(gnd), .PS(gnd), .QC(clk),
               .QR(clear), .QS(gnd), .QZ(enable_5_r) );
super_logic I12 ( .A1(count[7]), .A2(gnd), .A3(count[6]), .A4(gnd), .A5(count[5]),
               .A6(gnd), .B1(gnd), .B2(gnd), .C1(vcc), .C2(gnd), .D1(count[4]),
               .D2(gnd), .E1(vcc), .E2(gnd), .F1(vcc), .F2(gnd), .F3(vcc),
               .F4(gnd), .F5(vcc), .F6(gnd), .MP(gnd), .MS(gnd), .NP(gnd),
               .NS(gnd), .OP(vcc), .OS(gnd), .PP(gnd), .PS(gnd), .QC(clk),
               .QR(clear), .QS(gnd), .QZ(enable_6_r) );

endmodule // counter_en_8bit_iii_s

`endif

`ifdef counter_en_8bit_ii_s
`else
`define counter_en_8bit_ii_s
module counter_en_8bit_ii_s( clear , clk, enable, enable_1, enable_2, count,
                             enable_3_r, enable_4_r );
input clear, clk;
 output [7:0] count;
input enable, enable_1, enable_2;
output enable_3_r, enable_4_r;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人免费高清在线| 久久精品国内一区二区三区| 色综合天天综合在线视频| 国产精品久久毛片a| 91麻豆福利精品推荐| 亚洲精品国产高清久久伦理二区| 欧美日韩国产首页| 久久精品国产免费| 欧美高清在线一区| 色狠狠av一区二区三区| 日本亚洲视频在线| 久久嫩草精品久久久精品| a亚洲天堂av| 日韩vs国产vs欧美| 欧美国产精品中文字幕| 在线视频国产一区| 久久精品二区亚洲w码| 中文av字幕一区| 欧美唯美清纯偷拍| 精品一区二区免费| 国产精品传媒入口麻豆| 91精品国产欧美一区二区18 | 国产乱码精品一区二区三区av| 国产日韩欧美a| 欧美写真视频网站| 精品在线一区二区| 亚洲美女在线国产| 精品欧美一区二区三区精品久久| 99久久国产综合精品麻豆| 日韩电影在线观看网站| 国产精品色噜噜| 日韩欧美区一区二| 色欧美片视频在线观看在线视频| 麻豆精品视频在线观看免费| 亚洲欧洲一区二区在线播放| 欧美大黄免费观看| 日本乱码高清不卡字幕| 国产一区二区毛片| 亚洲成人综合网站| 国产精品毛片久久久久久久| 欧美一区二区三区日韩| 99国产精品久久久久久久久久久 | 久久精品国产亚洲一区二区三区 | 国产女人水真多18毛片18精品视频| 在线视频国内自拍亚洲视频| 成人一区二区三区| 麻豆视频观看网址久久| 亚洲一区二区av在线| 国产精品天干天干在观线| 欧美成人一级视频| 欧美一三区三区四区免费在线看| 99久久综合精品| 成人污污视频在线观看| 国产麻豆精品theporn| 免费在线观看精品| 国产不卡视频在线播放| 精品中文字幕一区二区| 日韩国产欧美三级| 亚洲午夜影视影院在线观看| 国产精品久久久久久久午夜片| 精品成人免费观看| 欧美一卡二卡三卡| 欧美一级理论片| 欧美日本在线一区| 欧美日韩在线免费视频| 色婷婷国产精品久久包臀| 91网站在线观看视频| www.一区二区| 99久久精品免费看| 北岛玲一区二区三区四区| 成人精品国产免费网站| 成人免费福利片| 91在线精品一区二区三区| av午夜精品一区二区三区| av中文字幕一区| 色婷婷久久久综合中文字幕| 色婷婷av一区二区三区软件 | 国产又黄又大久久| 国产老肥熟一区二区三区| 国产一区二区免费看| 国产激情视频一区二区在线观看| 国产美女视频一区| 高清不卡一二三区| 97久久超碰国产精品| 色综合色综合色综合色综合色综合| 91在线视频网址| 色婷婷综合久色| 欧美日韩国产精选| 日韩欧美国产午夜精品| 久久嫩草精品久久久久| 国产精品久久久爽爽爽麻豆色哟哟 | 成人午夜激情片| 97久久超碰精品国产| 欧美专区日韩专区| 日韩一区二区三| 精品福利一二区| 国产精品无人区| 亚洲一区二区三区视频在线播放| 丝袜诱惑制服诱惑色一区在线观看| 老司机精品视频导航| 成人综合日日夜夜| 在线观看av不卡| 日韩欧美成人一区| 国产精品久久三| 亚洲成人动漫在线免费观看| 国精产品一区一区三区mba视频| 成人精品国产福利| 欧美美女bb生活片| 久久一区二区视频| 亚洲美女屁股眼交| 麻豆精品视频在线| 99久久久精品| 欧美一区二区精品| 中文字幕一区二区在线观看| 日本一不卡视频| 成人福利电影精品一区二区在线观看| 色婷婷国产精品综合在线观看| 欧美成人video| 亚洲视频免费在线观看| 久久爱另类一区二区小说| 97久久超碰国产精品| 精品日韩成人av| 亚洲制服丝袜一区| 国产成人免费视频网站高清观看视频 | 精品久久人人做人人爽| 亚洲乱码日产精品bd| 国产一区欧美二区| 欧美日韩精品是欧美日韩精品| 国产午夜精品在线观看| 日韩影院在线观看| 97久久超碰国产精品电影| 欧美sm极限捆绑bd| 五月婷婷综合网| 波多野结衣精品在线| 日韩欧美在线网站| 亚洲国产wwwccc36天堂| 成人精品国产福利| 久久嫩草精品久久久精品| 日韩激情视频网站| 一本高清dvd不卡在线观看| 337p粉嫩大胆色噜噜噜噜亚洲| 一区二区三区电影在线播| 成人在线视频一区二区| 日韩欧美国产电影| 日韩在线a电影| 欧美日韩国产综合一区二区 | 欧美一区二区三区在线| 专区另类欧美日韩| 成人午夜免费电影| 国产视频一区二区在线观看| 久久国内精品视频| 日韩一级二级三级| 日韩二区在线观看| 欧美日韩高清一区| 亚洲成在人线免费| 欧美三级电影网站| 一区二区三区中文字幕电影| 99久久精品免费看国产| 国产精品丝袜一区| av影院午夜一区| 国产精品每日更新在线播放网址| 国产大陆亚洲精品国产| 久久综合九色综合97婷婷| 国内一区二区在线| 久久亚洲欧美国产精品乐播 | 成人免费在线播放视频| 懂色一区二区三区免费观看| 国产日韩一级二级三级| 国产乱色国产精品免费视频| 国产偷国产偷精品高清尤物| 国产精品亚洲专一区二区三区| 日韩区在线观看| 精品无人区卡一卡二卡三乱码免费卡| 日韩欧美一区电影| 精品一区二区免费| 欧美国产精品一区| 99久久精品久久久久久清纯| 一区二区三区小说| 欧美日韩和欧美的一区二区| 青青草97国产精品免费观看 | 日韩电影在线一区二区| 日韩欧美国产不卡| 国产麻豆视频一区| 日韩一区中文字幕| 欧美综合视频在线观看| 日韩影院在线观看| 久久美女高清视频| 91小视频免费看| 免费欧美日韩国产三级电影| 久久久精品影视| 色婷婷久久综合| 美国欧美日韩国产在线播放| 国产片一区二区三区| 欧美系列在线观看| 国内精品嫩模私拍在线| 国产在线日韩欧美| 久久狠狠亚洲综合| 欧亚一区二区三区| 麻豆精品一区二区三区| 国产精品系列在线|