亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

<b>HttpS</b>:/www.546674.com/dl/832198.html

  • C51單片機(jī)視頻教程

    C51單片機(jī)視頻教程:uv2.1視頻使用教程 所屬專(zhuān)題:?jiǎn)纹瑱C(jī)視頻教程

    標(biāo)簽: C51 單片機(jī)視頻教程

    上傳時(shí)間: 2013-10-27

    上傳用戶:bqc1245824354

  • PL2303或PV8651USB轉(zhuǎn)串口原理圖

    PL2303或PV8651USB轉(zhuǎn)串口原理圖:由PV8651芯片組成。

    標(biāo)簽: 2303 8651 USB PL

    上傳時(shí)間: 2013-11-01

    上傳用戶:CHENKAI

  • 用單片機(jī)設(shè)計(jì)發(fā)音電路

    本文介紹使用AT89C2051 制作的一種發(fā)音電路, 各種聲音通過(guò)編程實(shí)現(xiàn), 靈活方便。原理圖如圖1 所示。圖1 發(fā)音電路原理該電路利用方波諧波成份豐富的特點(diǎn),編程采用計(jì)時(shí)器延遲法發(fā)音, 即每個(gè)音的半周期計(jì)時(shí)中斷一次, 而使輸出P110 (或其他IöO 口) 反相, 重復(fù)執(zhí)行產(chǎn)生某種頻率的信號(hào)。例如: 中音DO 的頻率為523Hz, 其周期為1912Ls, 半周期為956Ls, 若初始P110= 1, 經(jīng)956Ls 后應(yīng)使P110= 0, 再經(jīng)956Ls 恢復(fù)P110= 1, 這樣就可發(fā)出中音DO。

    標(biāo)簽: 用單片機(jī) 發(fā)音 電路

    上傳時(shí)間: 2013-10-11

    上傳用戶:Altman

  • Xilinx UltraScale:新一代架構(gòu)滿足您的新一代架構(gòu)需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時(shí)間: 2013-11-13

    上傳用戶:瓦力瓦力hong

  • 基于ZedBoard和linux的應(yīng)用程序HelloWorld的實(shí)現(xiàn)(完整工程)

    基于ZedBoard和linux的應(yīng)用程序HelloWorld的實(shí)現(xiàn)(完整工程)獲取Zedboard可運(yùn)行的linux Digilent官網(wǎng)給出Zedboard的可運(yùn)行l(wèi)inux設(shè)計(jì)ZedBoard_OOB_Design包,可從http://www.digilentinc.com/Data/Documents/Other/ZedBoard_OOB_Design.zip獲取,下載后解壓,可以看到包的結(jié)構(gòu)和內(nèi)容

    標(biāo)簽: HelloWorld ZedBoard linux 應(yīng)用程序

    上傳時(shí)間: 2013-11-03

    上傳用戶:lvzhr

  • 《EDA原理及應(yīng)用》(何賓教授)實(shí)驗(yàn)課件

          本資料是《EDA原理及應(yīng)用》一書(shū)的配套實(shí)驗(yàn)課件,一共有18個(gè)實(shí)驗(yàn)。大家可以參考著自己做!當(dāng)然做完后也可以到電子發(fā)燒友網(wǎng)站FPGA技術(shù)聯(lián)盟QQ群(263281510)討論討論...

    標(biāo)簽: EDA 實(shí)驗(yàn)

    上傳時(shí)間: 2013-10-20

    上傳用戶:zhuoying119

  • 《EDA原理及應(yīng)用》(何賓教授)課件 PPT

      第1章-EDA設(shè)計(jì)導(dǎo)論   第2章-可編程邏輯器件設(shè)計(jì)方法   第3章-VHDL語(yǔ)言基礎(chǔ)   第4章-數(shù)字邏輯單元設(shè)計(jì)   第5章-VHDL高級(jí)設(shè)計(jì)技術(shù)   第6章-基于HDL和原理圖的設(shè)計(jì)輸入   第7章-設(shè)計(jì)綜合和行為仿真   第8章-設(shè)計(jì)實(shí)現(xiàn)和時(shí)序仿真   第9章-設(shè)計(jì)下載和調(diào)試   第10章-設(shè)計(jì)示例(數(shù)字鐘、UART、數(shù)字電壓表)     點(diǎn)擊鏈接,【《EDA原理及應(yīng)用》(何賓教授)實(shí)驗(yàn)課件下載 】

    標(biāo)簽: EDA

    上傳時(shí)間: 2013-12-20

    上傳用戶:panpanpan

  • Xilinx FPGA設(shè)計(jì)實(shí)例介紹

      電子發(fā)燒友網(wǎng):針對(duì)目前電子發(fā)燒友網(wǎng)舉辦的“玩轉(zhuǎn)FPGA:iPad2,賽靈思開(kāi)發(fā)板等你拿”,小編在電話回訪過(guò)程中留意到有很多參賽選手對(duì)Xilinx 公司的FPGA及其設(shè)計(jì)流程不是很熟悉,所以特意在此整理了一些相關(guān)知識(shí),希望對(duì)大家有所幫助。當(dāng)然也希望Xilinx  FPGA愛(ài)好者能跟我們一起來(lái)探討學(xué)習(xí)!   本文主要幫助大家熟悉利用ISE進(jìn)行Xilinx 公司FPGA 代碼開(kāi)發(fā)的基本流程。主要是幫助初學(xué)者了解和初步掌握 ISE 的使用,不需要 FPGA 的開(kāi)發(fā)基礎(chǔ),所以對(duì)每個(gè)步驟并不進(jìn)行深入的討論。 圖 實(shí)例顯示成果圖

    標(biāo)簽: Xilinx FPGA 設(shè)計(jì)實(shí)例

    上傳時(shí)間: 2013-11-06

    上傳用戶:時(shí)代將軍

  • 現(xiàn)代傳感器集成電路(圖像及磁傳感器電路)

    第一章 面陣圖像傳感器系統(tǒng)集成電路11. 1 德州儀器(TEXASINSTRUMENTS)圖像傳感器系統(tǒng)集成電路11. 1. 1 PAL制圖像傳感器應(yīng)用電路11. 1. 2 通用圖像傳感器應(yīng)用電路181. 1. 3 NTSC圖像傳感器應(yīng)用電路641. 1. 4 圖像傳感器時(shí)序和同步產(chǎn)生電路1061. 1. 5 圖像傳感器串聯(lián)驅(qū)動(dòng)電路1501. 1. 6 圖像傳感器并聯(lián)驅(qū)動(dòng)電路1651. 1. 7 圖像傳感器信號(hào)處理電路1691. 1. 8 圖像傳感器采樣和保持放大電路1761. 1. 9 TCK211型圖像傳感器檢測(cè)和接口電路1821. 2 三星(SAMSUNG)圖像傳感器系統(tǒng)集成電路1931. 2. 1 CCIR圖像傳感器應(yīng)用電路1941. 2. 2 NTSC. EIA圖像傳感器應(yīng)用電路2031. 2. 3 圖像傳感器時(shí)序和同步產(chǎn)生電路2401. 2. 4 圖像傳感器驅(qū)動(dòng)電路2501. 2. 5 圖像傳感器信號(hào)處理電路2571. 3 LG圖像傳感器系統(tǒng)集成電路2631. 3. 1 NTSC. CCIR圖像傳感器應(yīng)用電路2641. 3. 2 圖像傳感器時(shí)序和同步產(chǎn)生電路2841. 3. 3 圖像傳感器驅(qū)動(dòng)電路3021. 3. 4 圖像傳感器信號(hào)處理電路310第二章 線陣及其他圖像傳感器系統(tǒng)集成電路3242. 1 東芝TCD系列線陣圖像傳感器應(yīng)用電路3242. 2 德州儀器(TEXASINSTRUMENTS)線陣圖像傳感器應(yīng)用電路3532. 3 日立面陣圖像傳感器應(yīng)用電路4012. 4 CMOS圖像傳感器應(yīng)用電路435第三章 磁傳感器應(yīng)用電路4603. 1 差動(dòng)磁阻傳感器應(yīng)用電路4603. 2 磁場(chǎng)傳感器應(yīng)用電路4793. 3 轉(zhuǎn)速傳感器應(yīng)用電路4873. 4 角度傳感器應(yīng)用電路4993. 5 齒輪傳感器應(yīng)用電路5143. 6 霍爾傳感器應(yīng)用電路5183. 7 霍爾效應(yīng)鎖定集成電路應(yīng)用5463. 8 無(wú)接觸電位器式傳感器應(yīng)用電路5583. 9 位置傳感器應(yīng)用電路5603. 10 其他磁傳感器應(yīng)用電路574 《現(xiàn)代傳感器集成電路》全面系統(tǒng)地介紹了當(dāng)前國(guó)外各類(lèi)最新和最常用的傳感器集成電路的實(shí)用電路。對(duì)具有代表性的典型產(chǎn)品集成電路的原理電路和應(yīng)用電路及其名稱(chēng)、型號(hào)、主要技術(shù)參數(shù)等都作了較詳細(xì)的介紹。 本書(shū)分為三章,主要介紹各類(lèi)面陣和線陣圖像傳感器集成電路及磁傳感器應(yīng)用電路等技術(shù)資料。書(shū)中內(nèi)容取材新穎,所選電路型號(hào)多、參數(shù)全、實(shí)用性強(qiáng),是各領(lǐng)域從事自動(dòng)控制研究、生產(chǎn)、設(shè)計(jì)、維修的技術(shù)人員和大專(zhuān)院校有關(guān)專(zhuān)業(yè)師生的工具書(shū)。為PDS文件,可在本站下載PDG閱讀工具:pdg閱讀器下載|pdg文件閱讀器下載

    標(biāo)簽: 現(xiàn)代傳感器 圖像 集成電路 磁傳感器

    上傳時(shí)間: 2013-10-27

    上傳用戶:梧桐

  • labview 8.2教程下載

    labview 虛擬儀器入門(mén)labview 程序又稱(chēng)虛擬儀器,即VI,其外觀和操作類(lèi)似于真實(shí)的物理儀器(如示波器和萬(wàn)用表)。labview擁有一整套工具用于數(shù)據(jù)采集、分析、顯示和存儲(chǔ)數(shù)據(jù),以及解決用戶編寫(xiě)代碼中可能出現(xiàn)的問(wèn)題。labview 提供眾多輸入控件和顯示控件用于創(chuàng)建用戶界面,即前面板。輸入控件是指旋鈕、按鈕、轉(zhuǎn)盤(pán)等輸入裝置。顯示控件是指圖形、指示燈等輸出顯示裝置。創(chuàng)建用戶界面后,可用VI和結(jié)構(gòu)來(lái)添加代碼,從而控制前面板對(duì)象。labview 的圖形化源代碼在某種程度上類(lèi)似于流程圖,labview 可與一些硬件(如數(shù)據(jù)采集、視覺(jué)、運(yùn)動(dòng)控制設(shè)備、GPIB、PXI、VXI、RS232 以及RS485等儀器)進(jìn)行通信。

    標(biāo)簽: labview 8.2 教程下載

    上傳時(shí)間: 2013-11-16

    上傳用戶:gxf2016

主站蜘蛛池模板: 富平县| 柞水县| 桂东县| 文安县| 肇源县| 宣化县| 乌审旗| 肇东市| 西吉县| 新晃| 两当县| 清远市| 永善县| 科技| 鹿泉市| 临湘市| 天祝| 巴彦淖尔市| 牙克石市| 靖远县| 马尔康县| 大化| 荔波县| 武强县| 白沙| 武宁县| 阿尔山市| 清徐县| 阿瓦提县| 三原县| 开封县| 通化市| 武定县| 会东县| 辉南县| 衡水市| 宁河县| 肃宁县| 龙海市| 南靖县| 太仆寺旗|