一種新型高速電磁閥驅(qū)動(dòng)電路
標(biāo)簽: 高速電磁閥 驅(qū)動(dòng)電路
上傳時(shí)間: 2013-10-30
上傳用戶(hù):zoudejile
在非相參雷達(dá)測(cè)試系統(tǒng)中,頻率合成技術(shù)是其中的關(guān)鍵技術(shù).針對(duì)雷達(dá)測(cè)試系統(tǒng)的要求,介紹了一種用DDS激勵(lì)PLL的X波段頻率合成器的設(shè)計(jì)方案。文中給出了主要的硬件選擇及具體電路設(shè)計(jì),通過(guò)對(duì)該頻率合成器的相位噪聲和捕獲時(shí)間的分析,及對(duì)樣機(jī)性能的測(cè)試,結(jié)果表明該X波段頻率合成器帶寬為800 MHz、輸出相位噪聲優(yōu)于-80 dBc/Hz@10 kHz、頻率分辨率達(dá)0.1 MHz, 可滿(mǎn)足雷達(dá)測(cè)試系統(tǒng)系統(tǒng)的要求。測(cè)試表明,該頻率合成器能產(chǎn)生低相噪、高分辨率、高穩(wěn)定度的X波段信號(hào),具有較好的工程應(yīng)用價(jià)值。
標(biāo)簽: X波段 頻率合成器 設(shè)計(jì)方案
上傳時(shí)間: 2013-10-21
上傳用戶(hù):pkkkkp
為了提高語(yǔ)音信號(hào)的識(shí)別率,提出了一種改進(jìn)的LPCC參數(shù)提取方法。該方法先對(duì)語(yǔ)音信號(hào)進(jìn)行預(yù)加重、分幀加窗處理,然后進(jìn)行小波分解,在此基礎(chǔ)上提取LPCC參數(shù),從而構(gòu)成新向量作為每幀信號(hào)的特征參數(shù)。最后采用高斯混合模型(GMM)進(jìn)行說(shuō)話(huà)人語(yǔ)音識(shí)別,實(shí)驗(yàn)表明新特征參數(shù)取得了較好的識(shí)別率。
上傳時(shí)間: 2013-10-10
上傳用戶(hù):asdgfsdfht
為了解決模擬電路故障診斷復(fù)雜多樣難于辨識(shí)的問(wèn)題, 有效提高分類(lèi)的準(zhǔn)確度, 提出了一種模擬電路故障診斷的新方法。
上傳時(shí)間: 2013-11-03
上傳用戶(hù):guanhuihong
研究了一種利用corid 算法的矢量及旋轉(zhuǎn)模式對(duì)載波同步中相位偏移進(jìn)行估計(jì)并校正的方法.設(shè)計(jì)并實(shí)現(xiàn)了基于corid 算法的數(shù)字鎖相環(huán).通過(guò)仿真驗(yàn)證了設(shè)計(jì)的有效性和高效性.
標(biāo)簽: 載波同步 設(shè)計(jì)方案 鎖相環(huán)
上傳時(shí)間: 2013-11-21
上傳用戶(hù):吾學(xué)吾舞
設(shè)計(jì)了一種用于高速ADC中的全差分套筒式運(yùn)算放大器.從ADC的應(yīng)用指標(biāo)出發(fā),確定了設(shè)計(jì)目標(biāo),利用開(kāi)關(guān)電容共模反饋、增益增強(qiáng)等技術(shù)實(shí)現(xiàn)了一個(gè)可用于12 bit精度、100 MHz采樣頻率的高速流水線(Pipelined)ADC中的運(yùn)算放大器.基于SMIC 0.13 μm,3.3 V工藝,Spectre仿真結(jié)果表明,該運(yùn)放可以達(dá)到105.8 dB的增益,單位增益帶寬達(dá)到983.6 MHz,而功耗僅為26.2 mW.運(yùn)放在4 ns的時(shí)間內(nèi)可以達(dá)到0.01%的建立精度,滿(mǎn)足系統(tǒng)設(shè)計(jì)要求.
標(biāo)簽: 增益 增強(qiáng)型 運(yùn)算放大器
上傳時(shí)間: 2013-10-16
上傳用戶(hù):563686540
為解決ISM頻段低噪聲放大器降低失配與減小噪聲之間的矛盾,提出了一種改善放大器性能的設(shè)計(jì)方法.分析了單項(xiàng)參數(shù)的變化規(guī)律,提出了提高綜合性能的方法,給出了放大器封裝模型的電路結(jié)構(gòu).對(duì)射頻放大器SP模型和封裝模型進(jìn)行仿真.仿真結(jié)果表明,輸入和輸出匹配網(wǎng)絡(luò)對(duì)放大器的性能有影響,所提出的設(shè)計(jì)方法能有效分配性能指標(biāo),為改善ISM頻段低噪聲放大器的性能提出了一種新的途徑
標(biāo)簽: ISM 頻段 低噪聲放大器 設(shè)計(jì)方法
上傳時(shí)間: 2013-11-10
上傳用戶(hù):909000580
一、實(shí)驗(yàn)?zāi)康? 1.觀察RC電路充放電過(guò)程,掌握時(shí)間常數(shù)的測(cè)量方法。 2.研究RC積分電路和微分電路的特點(diǎn)。 二、實(shí)驗(yàn)任務(wù) 1.觀察記錄圖示電路的放電過(guò)程。求出時(shí)間常數(shù)τ。 2.設(shè)計(jì)時(shí)間常數(shù)τ為1ms的RC積分電路和微分電路,用示波器觀察在脈沖信號(hào)源周期不同(與時(shí)間常數(shù)相比,即輸入脈沖寬度T<<τ、T=τ、T>>τ)時(shí)的電路輸出,記錄輸入、輸出波形。
標(biāo)簽: RC電路 暫態(tài)過(guò)程
上傳時(shí)間: 2013-10-25
上傳用戶(hù):baitouyu
提出了一種改進(jìn)的基于直接頻率合成技術(shù)(DDS)的任意波形發(fā)生器在現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)上的實(shí)現(xiàn)方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數(shù)據(jù)寫(xiě)入片外存儲(chǔ)器,當(dāng)調(diào)用時(shí)再將相應(yīng)的數(shù)據(jù)移入FPGA的片上RAM,取代分區(qū)塊的將所有類(lèi)型波形數(shù)據(jù)同時(shí)存儲(chǔ)在片上RAM中的傳統(tǒng)方法;再利用正弦波和三角波的波形在4個(gè)象限的對(duì)稱(chēng)性以及鋸齒波的線性特性,通過(guò)硬件反相器對(duì)波形數(shù)據(jù)和尋址地址值進(jìn)行處理,實(shí)現(xiàn)了以1/4的數(shù)據(jù)量還原出精度不變的模擬信號(hào),從而將整體的存儲(chǔ)量減小為原始設(shè)計(jì)方案的5%。經(jīng)驗(yàn)證,這種改進(jìn)方法正確可行,能夠大大降低開(kāi)發(fā)成本。
標(biāo)簽: DDS ROM 任意波形發(fā)生器
上傳時(shí)間: 2013-12-25
上傳用戶(hù):日光微瀾
一款手機(jī)PCB文件,給想從事手機(jī)行業(yè)的新手練習(xí)。
上傳時(shí)間: 2013-11-01
上傳用戶(hù):lindor
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1