C++Primer中文版 第三版 深入系列 Primer 第三版 著 中中文文版版潘愛民張麗譯 Addison-Wesley 中國電力出版社 www.infopower.com.cn Stanley B Lippman J o s é e L a j o i e
標(biāo)簽: Primer Addison-Wesley infopower www
上傳時間: 2014-01-14
上傳用戶:myworkpost
本書提供用J B u i l d e r開發(fā)數(shù)據(jù)庫應(yīng)用程序、創(chuàng)建分布式應(yīng)用程序以及編寫J a v a B e a n 組件的高級資料。它包括下列幾個部分: • 第一部分是“開發(fā)數(shù)據(jù)庫應(yīng)用程序”,它提供關(guān)于使用J b u i l d e r的D a t a E x p r e s s數(shù)據(jù) 庫體系結(jié)構(gòu)的信息,并解釋原始數(shù)據(jù)組件和類之間的相互關(guān)系,以及怎樣使用它 們來創(chuàng)建你的數(shù)據(jù)庫應(yīng)用程序。它還解釋怎樣使用Data Modeler(數(shù)據(jù)模型器)和 Application Generator(應(yīng)用程序生成器)創(chuàng)建數(shù)據(jù)驅(qū)動的客戶機/服務(wù)器應(yīng)用程 序。 • 第二部分是“開發(fā)分布式應(yīng)用程序”,它提供關(guān)于使用ORB Explorer、用J B u i l d e r 創(chuàng)建多級的分布應(yīng)用程序、調(diào)試分布式應(yīng)用程序、用J a v a定義C O R B A接口以及 使用s e r v l e t等的信息。 • 第三部分是“創(chuàng)建J a v a B e a n”,它解釋怎樣開發(fā)新的J a v a B e a n組件,描述在組件 開發(fā)中涉及的任務(wù), 怎樣使用B e a n s E x p r e s s創(chuàng)建新的J a v a B e a n,以及關(guān)于屬性、 事件、B e a nIn f o類和其他方面的詳細情況。
標(biāo)簽: 8226 數(shù)據(jù)庫 應(yīng)用程序 分
上傳時間: 2014-01-03
上傳用戶:wpt
實驗三:全局時間約束實驗 Spartan-3E目標(biāo)板的初學(xué)者組件 by Picoblaze
標(biāo)簽: Picoblaze Spartan by 全局
上傳時間: 2014-11-23
上傳用戶:zxc23456789
這是我心儀已久的一本書 頂級大師Stanley B Lippman J o s é e L a j o i e合著的
上傳時間: 2014-01-01
上傳用戶:nanfeicui
替代加密: A B C D E F G H I J K L M N O P Q R S T U V W 密文 Y Z D M R N H X J L I O Q U W A C B E G F K P 明文 X Y Z T S V I HAVE A DREAM!# 密文?? 用ARM編程實現(xiàn)替代加密。
標(biāo)簽: 加密
上傳時間: 2016-07-17
上傳用戶:qq521
這是一個三次樣條插值的.m程序 輸入的是一個二維數(shù)組A(Nx2) 插值方法為: S(x) = A(J) + B(J)*( x - x(J) ) + C(J)*( x - x(J) )**2 +D(J) * ( x - x(J) )**3 for x(J) <= x < x(J + 1)
上傳時間: 2013-12-14
上傳用戶:gengxiaochao
MDB/NAMA/EVA 自動販賣機相關(guān)標(biāo)準(zhǔn)與技術(shù)資料
上傳時間: 2016-11-22
上傳用戶:極客
8*18標(biāo)準(zhǔn)鍵盤應(yīng)用程式, 其中包含: 按鍵輸入 固定時間輸出按鍵值給主機. 燈號輸出 主機會送出燈號資料 給裝置, 有變化才有輸出.
上傳時間: 2013-12-16
上傳用戶:hj_18
標(biāo)準(zhǔn)滑 鼠應(yīng)用程式, 其中包含: X, Y座標(biāo)輸入 固定時間輸出X,Y座標(biāo)值給主機. 按鍵輸入 固定時間輸出按鍵值給主機.
上傳時間: 2013-12-21
上傳用戶:aeiouetla
FSCQ1565RP J TAG驅(qū)動算法是MCU 以J TAG模式配置FPGA 的關(guān) 鍵。算法調(diào)用SVF 配置文件,解釋其中的語法規(guī)范,生成嚴 格的TAP 總線時序,驅(qū)動MCU 的通用I/ O 管腳來完成對 FPGA 的配置。其中TAP 時序是算法設(shè)計和實現(xiàn)調(diào)試的一 個主要方面,時序關(guān)系[ 2 ]如圖3 所示。
上傳時間: 2016-12-06
上傳用戶:zhaoq123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1