亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

三相計量芯片

  • 6.2.3 ALTERA芯片配置電路設(shè)計

    6.2.3 ALTERA芯片配置電路設(shè)計。

    標(biāo)簽: ALTERA 芯片 配置電路

    上傳時間: 2013-10-31

    上傳用戶:cainaifa

  • FPGA-CPLD芯片設(shè)置方法

    FPGA-CPLD芯片設(shè)置方法

    標(biāo)簽: FPGA-CPLD 芯片設(shè)置

    上傳時間: 2015-01-01

    上傳用戶:luopoguixiong

  • 各種集成芯片的封裝尺寸

    各種集成芯片的封裝尺寸,學(xué)習(xí)PCB的必備材料

    標(biāo)簽: 集成芯片 封裝尺寸

    上傳時間: 2013-11-18

    上傳用戶:kristycreasy

  • 芯片封裝方式詳解

    最全的芯片封裝方式(圖文對照)

    標(biāo)簽: 芯片封裝 方式

    上傳時間: 2015-01-01

    上傳用戶:yanyueshen

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡;   (2)包括低功耗6G和10G串行收發(fā)器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。

    標(biāo)簽: Arria FPGA V系列 芯片

    上傳時間: 2013-10-21

    上傳用戶:lht618

  • 全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析

        全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個子系列芯片的介紹表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介紹表   (1) Artix-7 FPGA系列——業(yè)界最低功耗和最低成本   通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級中,功耗和性能平衡得非常好。

    標(biāo)簽: Xilinx FPGA 賽靈思 系列芯片

    上傳時間: 2013-12-20

    上傳用戶:dongbaobao

  • 賽靈思FPGA芯片架構(gòu)分析

    賽靈思FPGA芯片論文,值得一看。

    標(biāo)簽: FPGA 賽靈思 芯片架構(gòu)

    上傳時間: 2015-01-02

    上傳用戶:ljt101007

  • 用FPGA實(shí)現(xiàn)RS485通信接口芯片

    在點(diǎn)對多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實(shí)用價值。

    標(biāo)簽: FPGA 485 RS 通信接口

    上傳時間: 2014-01-02

    上傳用戶:z240529971

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

    針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時間: 2013-11-19

    上傳用戶:neu_liyan

  • 基于FPGA的數(shù)字三相鎖相環(huán)的優(yōu)化設(shè)計

    數(shù)字三相鎖相環(huán)中含有大量乘法運(yùn)算和三角函數(shù)運(yùn)算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實(shí)現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實(shí)現(xiàn)三角函數(shù)運(yùn)算,并用Verilog HDL硬件描述語言對優(yōu)化前后的算法進(jìn)行了編碼實(shí)現(xiàn)。仿真和實(shí)驗結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。

    標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計

    上傳時間: 2013-10-22

    上傳用戶:emhx1990

主站蜘蛛池模板: 什邡市| 广安市| 天全县| 长春市| 达尔| 福泉市| 内丘县| 荥阳市| 云梦县| 三原县| 潜江市| 乐至县| 临泽县| 伽师县| 霸州市| 喀什市| 南充市| 深圳市| 南雄市| 清苑县| 棋牌| 红原县| 林甸县| 米林县| 濉溪县| 温宿县| 朝阳区| 平江县| 忻州市| 丰顺县| 博罗县| 庆城县| 思南县| 翁牛特旗| 郓城县| 阳山县| 宁德市| 余江县| 大洼县| 清水河县| 微山县|