8255內(nèi)部包括三個(gè)并行數(shù)據(jù)輸入/輸出端口,兩個(gè)工作方式控制電路,一個(gè)讀/寫(xiě)控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個(gè)8位數(shù)據(jù)輸
標(biāo)簽: 8255 數(shù)據(jù)手冊(cè)
上傳時(shí)間: 2013-05-21
上傳用戶:隱界最新
GPS(全球定位系統(tǒng))是一種全方位的實(shí)時(shí)定位技術(shù)。隨著GPS技術(shù)的發(fā)展,基于PC機(jī)的導(dǎo)航定位系統(tǒng)由于其價(jià)格及功耗較高已不能滿足社會(huì)發(fā)展的需要,脫離PC端的嵌入式導(dǎo)航定位技術(shù)迅速發(fā)展起來(lái)。如今以ARM處理器作為主CPU的嵌入式硬件平臺(tái),幾乎已經(jīng)成為信息產(chǎn)業(yè)的硬件標(biāo)準(zhǔn)。一方面,它具有體積小、性能強(qiáng)、功耗低、可靠性高等特點(diǎn);另一方面,它為高速、穩(wěn)定地運(yùn)行嵌入式操作系統(tǒng)提供了硬件基礎(chǔ)。因此由基于ARM處理器的硬件平臺(tái)和嵌入式操作系統(tǒng)構(gòu)成的嵌入式系統(tǒng)已經(jīng)被廣泛地應(yīng)用于軍事國(guó)防、消費(fèi)電子、網(wǎng)絡(luò)通信、工業(yè)控制等各種領(lǐng)域。本文就對(duì)基于ARM的GPS定位系統(tǒng)的開(kāi)發(fā)進(jìn)行了研究與實(shí)現(xiàn)。 本文主要對(duì)以下三個(gè)方面的技術(shù)進(jìn)行了研究:一是對(duì)GPS技術(shù)進(jìn)行了介紹,介紹了GPS技術(shù)的發(fā)展、原理、特點(diǎn)、系統(tǒng)組成和定位方式;二是搭建基于ARM的硬件平臺(tái);三是對(duì)Windows CE操作系統(tǒng)的開(kāi)發(fā)進(jìn)行了詳細(xì)的描述。 硬件平臺(tái)設(shè)計(jì)以三星公司的ARM920T核的S3C2440A為微處理器,根據(jù)系統(tǒng)要求完成S3C2440A外圍器件的設(shè)計(jì),包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的電路設(shè)計(jì)。而GPS模塊使用了GPS25LVS12通道的GPS接收機(jī),并對(duì)GPS與ARM的通信接口和數(shù)據(jù)格式進(jìn)行了描述。硬件系統(tǒng)設(shè)計(jì)采用了冗余設(shè)計(jì),為以后系統(tǒng)的升級(jí)提供了空間。 在嵌入式操作系統(tǒng)上,我們選擇的是Windows CE操作系統(tǒng)。詳細(xì)介紹了平臺(tái)移植過(guò)程中Boot Loader開(kāi)發(fā),OAL層修改,以串口、鍵盤(pán)和LCD驅(qū)動(dòng)為例介紹了驅(qū)動(dòng)程序的開(kāi)發(fā),并詳細(xì)介紹了內(nèi)核的定制過(guò)程。在應(yīng)用程序開(kāi)發(fā)中,介紹了從PB中導(dǎo)出SDK的過(guò)程以及EVC應(yīng)用程序的調(diào)試。
標(biāo)簽: ARM GPS 定位系統(tǒng)
上傳時(shí)間: 2013-07-09
上傳用戶:chongchong2016
小教材三菱plc教材,plc入門技術(shù)簡(jiǎn)介。
上傳時(shí)間: 2013-06-17
上傳用戶:yare
數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級(jí)芯片設(shè)計(jì)技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個(gè)方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級(jí)芯片和超深亞微米專用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計(jì)和開(kāi)發(fā)整個(gè)數(shù)字電視系統(tǒng)的關(guān)鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標(biāo)準(zhǔn),已成為當(dāng)今世界高技術(shù)競(jìng)爭(zhēng)的焦點(diǎn),本文正是從這個(gè)交叉點(diǎn)上出發(fā)對(duì)DVB-H(Digital Video Broadcasting-Handheld)標(biāo)準(zhǔn)中所涉及的信道編碼和調(diào)制部分進(jìn)行了研究,重點(diǎn)分析了信道內(nèi)編碼部分的硬件優(yōu)化實(shí)現(xiàn)。本項(xiàng)目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設(shè)計(jì)和實(shí)現(xiàn),系統(tǒng)所有FPGA硬件電路設(shè)計(jì)采用了Veillog HDL語(yǔ)言編寫(xiě)。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關(guān)鍵技術(shù)做了研究,與DVB標(biāo)準(zhǔn)中的相關(guān)技術(shù)做了對(duì)比。 本文首先對(duì)DVB.H以及COFDM的相關(guān)理論進(jìn)行介紹和研究。然后針對(duì)DVB-H信道編碼調(diào)制器中的部分核心算法的FPGA設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的研究工作,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的部分設(shè)計(jì)等。相應(yīng)地對(duì)DVB-H信道解碼解調(diào)器中的部分算法的FPGA設(shè)計(jì)的研究工作做了描述,包括符號(hào)解交織和比特解交織。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T外接收機(jī)中頻域和時(shí)域解交織模塊的FPGA設(shè)計(jì)實(shí)現(xiàn)做了描述。 筆者在項(xiàng)目中完成的主要工作有: (1)與項(xiàng)目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對(duì)所負(fù)責(zé)的模塊,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的算法進(jìn)行研究并加以優(yōu)化,建立軟件仿真模型,進(jìn)行FPGA設(shè)計(jì),仿真和實(shí)現(xiàn)。
標(biāo)簽: DVBH FPGA 發(fā)射端 信道
上傳時(shí)間: 2013-06-10
上傳用戶:rockjablew
數(shù)字通信系統(tǒng)中,在實(shí)際信道上傳輸數(shù)字信號(hào)時(shí),由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數(shù)字信號(hào)不可避免地會(huì)發(fā)生錯(cuò)誤。為了減小誤碼率,提高接收質(zhì)量,必須采用差錯(cuò)控制編碼。對(duì)于數(shù)字視頻通信系統(tǒng)這類高碼率,高要求的系統(tǒng),為了提供優(yōu)良的圖象質(zhì)量,采用差錯(cuò)控制編碼尤為重要。 本文采用的DVB-T系統(tǒng)差錯(cuò)控制技術(shù)是針對(duì)于數(shù)字視頻通信而設(shè)計(jì)的,提出了糾錯(cuò)編碼結(jié)合交織技術(shù)的實(shí)現(xiàn)方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術(shù)的級(jí)聯(lián)。各技術(shù)中的參數(shù)設(shè)計(jì)為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結(jié)構(gòu)和同步字節(jié)不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡(jiǎn)要介紹了差錯(cuò)控制技術(shù),DVB-T系統(tǒng),以及硬件實(shí)現(xiàn)所用到的FPGA實(shí)現(xiàn)方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術(shù)的硬件實(shí)現(xiàn)方案。其中,重點(diǎn)論述了RS碼解碼的硬件實(shí)現(xiàn)。將RS碼解碼分為四個(gè)模塊:伴隨式計(jì)算,BM迭代,錢搜索和錯(cuò)誤值計(jì)算,分別講述每個(gè)模塊的電路設(shè)計(jì)方案并給出仿真結(jié)果。最后,將該差錯(cuò)控制系統(tǒng)應(yīng)用于一個(gè)輸出速率恒定的實(shí)際數(shù)字視頻通信系統(tǒng)中,按系統(tǒng)需要,加入了接口電路和速率控制的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:gcs333
VLSI(超大規(guī)模集成電路)的快速發(fā)展,使得FPGA技術(shù)得到了迅猛發(fā)展,F(xiàn)PGA的快速發(fā)展又為實(shí)時(shí)圖像處理在算法、系統(tǒng)結(jié)構(gòu)上帶來(lái)了新的方法和思路,全景圖像處理是實(shí)時(shí)圖像處理中一個(gè)嶄新的領(lǐng)域,其在視頻監(jiān)視領(lǐng)域內(nèi)有廣泛的應(yīng)用前景。 本文首先介紹了全景圖像處理的發(fā)展?fàn)顩r,課題的主要背景、國(guó)內(nèi)外發(fā)展現(xiàn)狀、課題的研究意義、課題的來(lái)源和本文的主要研究工作及論文組織結(jié)構(gòu)。然后在第二章中介紹了FPGA的發(fā)展,F(xiàn)PGA/CPLD的特點(diǎn),并介紹了Cyclone Ⅱ系列FPGA的硬件結(jié)構(gòu),硬件描述語(yǔ)言,開(kāi)發(fā)工具Quartus Ⅱ以及FPGA開(kāi)發(fā)的一般原則。 文章的重點(diǎn)放在了電路板的設(shè)計(jì)部分,也就是本文的第三章。在介紹電路設(shè)計(jì)部分之前首先介紹一些高速數(shù)字電路設(shè)計(jì)中的一些概念、高速數(shù)字電路設(shè)計(jì)中常見(jiàn)問(wèn)題,并對(duì)常見(jiàn)問(wèn)題給出了一般解決方法。 在FPGA電路板設(shè)計(jì)部分中,對(duì)FPGA電路的設(shè)計(jì)過(guò)程作了詳細(xì)的說(shuō)明,其中著重介紹了采用了FBGA封裝的EP2C35芯片的電路設(shè)計(jì)要點(diǎn),多層電路板設(shè)計(jì)要點(diǎn),F(xiàn)PGA供電管腳的處理注意事項(xiàng),F(xiàn)PGA芯片中PLL模塊的設(shè)計(jì)以及FPGA的配置方法,并給出了作者的設(shè)計(jì)思路。FPGA供電電源也是電路板設(shè)計(jì)的要點(diǎn)所在,文章中也著重對(duì)其進(jìn)行了介紹,提及了FPGA電源設(shè)計(jì)指標(biāo)要求及電壓功耗估計(jì),并根據(jù)現(xiàn)有的FPGA電源解決方案提出了設(shè)計(jì)思路和方法。同時(shí)文章中對(duì)FPGA芯片外圍器件電路包括圖像采集顯示芯片電路、圖像存儲(chǔ)電路、USB2.0接口電路的設(shè)計(jì)做了相應(yīng)的介紹。最終目的就是為基于FPGA的全景圖象處理搭建一個(gè)穩(wěn)定運(yùn)行的平臺(tái)。 在第四章中介紹了IC總線控制器的狀態(tài)機(jī)圖及信號(hào)說(shuō)明和相應(yīng)的仿真圖。 文章最后給出了FPGA硬件電路的調(diào)試結(jié)果,驗(yàn)證了設(shè)計(jì)目的,為進(jìn)一步的工作打下了良好的基礎(chǔ)。
標(biāo)簽: FPGA 圖像 理板設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:15736969615
開(kāi)關(guān)磁阻電機(jī)是電機(jī)技術(shù)與現(xiàn)代電力電子技術(shù)、微機(jī)控制技術(shù)相結(jié)合的產(chǎn)物,既具有結(jié)構(gòu)簡(jiǎn)單堅(jiān)固、成本低、容錯(cuò)能力強(qiáng),耐高溫等優(yōu)點(diǎn),又在高度發(fā)展的電力電子和微機(jī)控制技術(shù)的支持下獲得了良好的可控性能,目前己經(jīng)在多個(gè)工業(yè)部門得到應(yīng)用。因此,開(kāi)關(guān)磁阻電機(jī)在驅(qū)動(dòng)調(diào)速領(lǐng)域有著良好的發(fā)展前景。本論文在對(duì)前人成果的廣泛了解和研究基礎(chǔ)上,以philip公司生產(chǎn)的LPC2101為主控芯片,充分利用其高速運(yùn)算能力和面向電機(jī)控制的高效控制能力,設(shè)計(jì)并制作了SRM控制器與系統(tǒng)軟件。本文以開(kāi)關(guān)磁阻電機(jī)的調(diào)速控制策略及其控制實(shí)現(xiàn)方法為主要研究?jī)?nèi)容,對(duì)開(kāi)關(guān)磁阻電機(jī)的數(shù)學(xué)模型、功率變換器技術(shù)、控制策略、控制方案的實(shí)現(xiàn)進(jìn)行了全面深入的研究。 全文的研究工作分為五個(gè)部分,第一部分介紹了開(kāi)關(guān)磁阻電機(jī)調(diào)速系統(tǒng)的構(gòu)成及基本工作原理,綜述了開(kāi)關(guān)磁阻電機(jī)的國(guó)內(nèi)外發(fā)展現(xiàn)狀、特點(diǎn)及研究動(dòng)向,總結(jié)了開(kāi)關(guān)磁阻電機(jī)系統(tǒng)存在的技術(shù)問(wèn)題,提出了本文的研究目的和主要研究?jī)?nèi)容。 第二部分引用并討論了SR電動(dòng)機(jī)的基本數(shù)學(xué)模型和準(zhǔn)線性數(shù)學(xué)模型,然后基于此重點(diǎn)分析了與電動(dòng)機(jī)運(yùn)行特性密切相關(guān)的相電流波形與轉(zhuǎn)子角位移的函數(shù)關(guān)系,最后根據(jù)課題所關(guān)心的控制系統(tǒng)設(shè)計(jì),在理論分析的基礎(chǔ)上提出了SR電動(dòng)機(jī)控制方案并進(jìn)行了原理性分析,對(duì)SR電動(dòng)機(jī)各個(gè)運(yùn)行階段的特點(diǎn)進(jìn)行分析并初步提出控制方案。 第三部分對(duì)SR電動(dòng)機(jī)調(diào)速系統(tǒng)的硬件設(shè)計(jì)進(jìn)行了詳細(xì)說(shuō)明,主要包括以LPC2101為核心的控制系統(tǒng)的研究與設(shè)計(jì),根據(jù)SR電機(jī)的控制特點(diǎn),盡可能地開(kāi)發(fā)了LPC2101的硬件資源和軟件資源,使控制系統(tǒng)具有很高的控制精度和靈活性,然后對(duì)功率變換器進(jìn)行了設(shè)計(jì)和制作,分析了各種主電路形式的優(yōu)缺點(diǎn),采用了新型IGBT功率管作為主開(kāi)關(guān)元器件,使功率變換器結(jié)構(gòu)得到簡(jiǎn)化,設(shè)計(jì)了IGBT的功率驅(qū)動(dòng)電路,并專門設(shè)計(jì)了電壓鉗位電路和諸如過(guò)壓、過(guò)流保護(hù)等保護(hù)單元,保證了整個(gè)系統(tǒng)安全可靠地運(yùn)行,然后分析了SR電動(dòng)機(jī)控制系統(tǒng)位置傳感器檢測(cè)電路設(shè)計(jì)、電流及電壓斬波電路設(shè)計(jì)、電流檢測(cè)及保護(hù)電路設(shè)計(jì)等。 第四部分主要介紹了系統(tǒng)的總體控制思想,分析了各個(gè)運(yùn)行階段的控制策略,對(duì)控制策略的軟件實(shí)現(xiàn)進(jìn)行了設(shè)計(jì),并給出了軟件實(shí)現(xiàn)的具體流程圖,直觀地體現(xiàn)了軟件編程思想。最后,對(duì)系統(tǒng)進(jìn)行了實(shí)驗(yàn)研究及分析。目前,該控制系統(tǒng)已調(diào)試完畢,基本實(shí)現(xiàn)預(yù)期功能。 本文對(duì)以ARM為控制核心的開(kāi)關(guān)磁阻電動(dòng)機(jī)控制系統(tǒng)進(jìn)行了研究,得出了基于有位置傳感器檢測(cè)的控制方案。針對(duì)SR電機(jī)的控制特點(diǎn),充分利用了ARM的硬件資源,采用PID數(shù)字調(diào)節(jié),發(fā)出相通斷信號(hào)和PWM信號(hào),并和電流、電壓等保護(hù)信號(hào)相結(jié)合,實(shí)現(xiàn)對(duì)主功率元件的通斷控制。并且設(shè)計(jì)了相應(yīng)的外圍硬件檢測(cè)、保護(hù)、控制及人機(jī)接口電路,使控制系統(tǒng)結(jié)構(gòu)緊湊,可靠性高;系統(tǒng)的控制軟件設(shè)計(jì),采用模塊化的程序設(shè)計(jì)方法,增強(qiáng)了系統(tǒng)的可讀性及可維護(hù)性,實(shí)現(xiàn)了一種電壓斬波和電流斬波控制相結(jié)合的控制方式;結(jié)合系統(tǒng)的硬件設(shè)計(jì),開(kāi)發(fā)了相應(yīng)的軟件模塊,使系統(tǒng)具有完善的保護(hù)和控制性能。 本系統(tǒng)經(jīng)過(guò)試驗(yàn),調(diào)速范圍可達(dá)100~2000轉(zhuǎn)/分,效率較高,性能優(yōu)良,驗(yàn)證了控制思想和控制方法的正確性。
標(biāo)簽: ARM 開(kāi)關(guān)磁阻 電機(jī)驅(qū)動(dòng) 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:獨(dú)孤求源
隨著社會(huì)的發(fā)展,網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)已經(jīng)成為日常生產(chǎn)生活中的重要輔助設(shè)備,應(yīng)用十分廣泛。當(dāng)前視頻監(jiān)控系統(tǒng)正逐步由模擬化走向數(shù)字化,隨著視頻壓縮技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,開(kāi)發(fā)新一代的基于計(jì)算機(jī)網(wǎng)絡(luò)和多媒體MPEG-4壓縮算法的視頻監(jiān)控系統(tǒng)已成為整個(gè)行業(yè)技術(shù)發(fā)展的主要方向之一。人們有時(shí)會(huì)采用DSP與MPEG-4算法結(jié)合的方案來(lái)實(shí)現(xiàn),也有的部門采用了片上系統(tǒng)(SOC),但這些不但編程極度復(fù)雜,而且成本也過(guò)高。本文提出并研究設(shè)計(jì)了一種基于ARM微處理器S3C2410、MPEG-4專用壓縮芯片MPG440、以嵌入式Linux為操作系統(tǒng)的視頻監(jiān)控系統(tǒng)方案,不僅開(kāi)發(fā)便捷、成本低廉,而且實(shí)時(shí)性較好,適應(yīng)范圍廣。 首先,采用軟硬件協(xié)同設(shè)計(jì)的思想提出了系統(tǒng)的總體設(shè)計(jì)方案,系統(tǒng)的整體架構(gòu)分為攝像頭、云臺(tái)控制器、網(wǎng)絡(luò)視頻服務(wù)器以及客戶端PC機(jī)等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太網(wǎng)接口芯片為硬件核心,對(duì)整個(gè)系統(tǒng)進(jìn)行了模塊化的硬件電路的設(shè)計(jì)。根據(jù)S3C2410的特點(diǎn)及系統(tǒng)整體需求,完成了電源復(fù)位模塊、晶振模塊、存儲(chǔ)器接口模塊、視頻數(shù)據(jù)處理模塊、以太網(wǎng)接口模塊、云臺(tái)控制模塊等的硬件選型與電路連接。其中,在云臺(tái)控制模塊等的電路設(shè)計(jì)中充分體現(xiàn)了優(yōu)化設(shè)計(jì)的技巧,并重點(diǎn)對(duì)網(wǎng)絡(luò)接口部分和視頻數(shù)據(jù)處理部分進(jìn)行了詳細(xì)的硬件設(shè)計(jì)與說(shuō)明。闡述了整個(gè)系統(tǒng)的工作流程。 第三,從應(yīng)用需求出發(fā),選擇嵌入式Linux操作系統(tǒng)作為本系統(tǒng)的軟件平臺(tái),搭建了交叉式的開(kāi)發(fā)環(huán)境,對(duì)bootloader進(jìn)行了選擇,并給出了加載步驟。完成了對(duì)嵌入式Linux內(nèi)核的選擇及移植。 第四,采用基于任務(wù)的設(shè)計(jì)方法對(duì)服務(wù)器端的軟件進(jìn)行了總體設(shè)計(jì),主要包括共用程序庫(kù)、config配置文件、日志文件以及多個(gè)任務(wù)等。并對(duì)運(yùn)行于客戶端的軟件設(shè)計(jì)進(jìn)行了簡(jiǎn)要說(shuō)明。 第五,由于數(shù)字視頻傳輸?shù)膶?shí)時(shí)性能和通過(guò)網(wǎng)絡(luò)傳輸以后客戶端接收的視頻圖像質(zhì)量在本系統(tǒng)中至關(guān)重要,所以本文對(duì)傳輸信道和網(wǎng)絡(luò)協(xié)議進(jìn)行了優(yōu)化選擇,并詳細(xì)闡述了IP組播技術(shù)、流媒體傳輸協(xié)議等在圖像傳輸過(guò)程中的具體應(yīng)用。
標(biāo)簽: Linux ARM 嵌入式 網(wǎng)絡(luò)視頻
上傳時(shí)間: 2013-04-24
上傳用戶:sc965382896
目錄 第1章 概述 1.1 采用C語(yǔ)言提高編制單片機(jī)應(yīng)用程序的效率 1.2 C語(yǔ)言具有突出的優(yōu)點(diǎn) 1.3 AvR單片機(jī)簡(jiǎn)介 1.4 AvR單片機(jī)的C編譯器簡(jiǎn)介 第2章 學(xué)習(xí)AVR單片機(jī)C程序設(shè)計(jì)所用的軟件及實(shí)驗(yàn)器材介紹 2.1 IAR Enlbedded Workbench IDE C語(yǔ)言編譯器 2.2 AVR Studio集成開(kāi)發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機(jī)綜合實(shí)驗(yàn)板 2.5 AvR單片機(jī)JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機(jī)開(kāi)發(fā)軟件的安裝及第一個(gè)入門程序 3.1 安裝IAR for AVR 4.30集成開(kāi)發(fā)環(huán)境 3.2 安裝AVR Studio集成開(kāi)發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機(jī)開(kāi)發(fā)過(guò)程 3.6 第一個(gè)AVR入門程序 第4章 AVR單片機(jī)的主要特性及基本結(jié)構(gòu) 4.1 ATMEGA16(L)單片機(jī)的產(chǎn)品特性 4.2 ATMEGA16(L)單片機(jī)的基本組成及引腳配置 4.3 AvR單片機(jī)的CPU內(nèi)核 4.4 AvR的存儲(chǔ)器 4.5 系統(tǒng)時(shí)鐘及時(shí)鐘選項(xiàng) 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復(fù)位 4.8 中斷 第5章 C語(yǔ)言基礎(chǔ)知識(shí) 5.1 C語(yǔ)言的標(biāo)識(shí)符與關(guān)鍵字 5.2 數(shù)據(jù)類型 5.3 AVR單片機(jī)的數(shù)據(jù)存儲(chǔ)空間 5.4 常量、變量及存儲(chǔ)方式 5.5 數(shù)組 5.6 C語(yǔ)言的運(yùn)算 5.7 流程控制 5.8 函數(shù) 5.9 指針 5.10 結(jié)構(gòu)體 5.11 共用體 5.12 中斷函數(shù) 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數(shù)字I/O端口的應(yīng)用設(shè)置 6.3 ATMEGA16(L)的I/O端口使用注意事項(xiàng) 6.4 ATMEGAl6(L)PB口輸出實(shí)驗(yàn) 6.5 8位數(shù)碼管測(cè)試 6.6 獨(dú)立式按鍵開(kāi)關(guān)的使用 6.7 發(fā)光二極管的移動(dòng)控制(跑馬燈實(shí)驗(yàn)) 6.8 0~99數(shù)字的加減控制 6.9 4×4行列式按鍵開(kāi)關(guān)的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關(guān)的中斷控制寄存器 7.3 INT1外部中斷實(shí)驗(yàn) 7.4 INTO/INTl中斷計(jì)數(shù)實(shí)驗(yàn) 7.5 INTO/INTl中斷嵌套實(shí)驗(yàn) 7.6 2路防盜報(bào)警器實(shí)驗(yàn) 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設(shè)計(jì) 第8章 ATMEGAl6(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊 8.1 16×2點(diǎn)陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點(diǎn) 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內(nèi)部結(jié)構(gòu) 8.6 液晶顯示控制驅(qū)動(dòng)集成電路HD44780特點(diǎn) 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時(shí)序 8.10 8位數(shù)據(jù)傳送的ATMEGAl6(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊的子函數(shù) 8.11 8位數(shù)據(jù)傳送的16×2 LCM演示程序1 8.12 8位數(shù)據(jù)傳送的16×2 LCM演示程序2 8.13 4位數(shù)據(jù)傳送的ATMEGA16(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊的子函數(shù) 8.14 4位數(shù)據(jù)傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時(shí)/計(jì)數(shù)器 9.1 預(yù)分頻器和多路選擇器 9.2 8位定時(shí)/計(jì)時(shí)器T/C0 9.3 8位定時(shí)/計(jì)數(shù)器0的寄存器 9.4 16位定時(shí)/計(jì)數(shù)器T/C1 9.5 16位定時(shí)/計(jì)數(shù)器1的寄存器 9.6 8位定時(shí)/計(jì)數(shù)器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語(yǔ)言編譯器安裝 9.9 定時(shí)/計(jì)數(shù)器1的計(jì)時(shí)實(shí)驗(yàn) 9.10 定時(shí)/計(jì)數(shù)器0的中斷實(shí)驗(yàn) 9.11 4位顯示秒表實(shí)驗(yàn) 9.12 比較匹配中斷及定時(shí)溢出中斷的測(cè)試實(shí)驗(yàn) 9.13 PWM測(cè)試實(shí)驗(yàn) 9.14 0~5 V數(shù)字電壓調(diào)整器 9.15 定時(shí)器(計(jì)數(shù)器)0的計(jì)數(shù)實(shí)驗(yàn) 9.16 定時(shí)/計(jì)數(shù)器1的輸入捕獲實(shí)驗(yàn) ......
上傳時(shí)間: 2013-07-30
上傳用戶:yepeng139
隨著電子設(shè)備的迅猛發(fā)展,“讓全部設(shè)備接入網(wǎng)絡(luò)”已經(jīng)成為一種發(fā)展趨勢(shì)。通過(guò)嵌入式串口服務(wù)器,可以讓現(xiàn)有的串行設(shè)備擁有聯(lián)網(wǎng)功能,避免了投資大量人力、物力,有利于對(duì)傳統(tǒng)串行設(shè)備進(jìn)行更換或者升級(jí)。 本文設(shè)計(jì)的串口服務(wù)器采用嵌入式處理器和Linux操作系統(tǒng),把現(xiàn)有的基于串行接口的數(shù)據(jù)轉(zhuǎn)化成以太網(wǎng)數(shù)據(jù),然后進(jìn)行數(shù)據(jù)存取,將傳統(tǒng)的串行數(shù)據(jù)送往網(wǎng)絡(luò)。 論文主要研究了以下內(nèi)容: 第一,在研究串口服務(wù)器網(wǎng)關(guān)工作機(jī)理的基礎(chǔ)上,分析高性能串口網(wǎng)絡(luò)服務(wù)器的功能需求。 第二,基于AT91ARM9200微處理器及LXT971ALE網(wǎng)絡(luò)接口芯片等構(gòu)建嵌入式系統(tǒng),完成RS232-TCP/IP轉(zhuǎn)換網(wǎng)關(guān)的軟硬件設(shè)計(jì),實(shí)現(xiàn)最多32路串行終端同時(shí)接入以太網(wǎng)的高性能串口服務(wù)器。 第三,在RH Linux 9.0為ARM處理器提供的交叉開(kāi)發(fā)工具下移植Linux,為嵌入式串口服務(wù)器設(shè)計(jì)服務(wù)器端與客戶端工作模式,同時(shí)設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)參數(shù)的在線配置功能。 第四,在客戶端和服務(wù)器端分別設(shè)計(jì)串口服務(wù)器的基本API函數(shù),為系統(tǒng)二次開(kāi)發(fā)打下良好的基礎(chǔ)。
標(biāo)簽: ARM 嵌入式 多串口 網(wǎng)絡(luò)服務(wù)器
上傳時(shí)間: 2013-04-24
上傳用戶:mqien
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1