Turbo碼是一類并行級聯(lián)的系統(tǒng)卷積碼,它是在綜合級聯(lián)碼、最大后驗概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎上的一種創(chuàng)新。Turbo碼的基本原理是通過對編碼器結構的巧妙設計,多個子碼通過交織器隔離進行并行級聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機引擎廢氣反復利用的機理進行迭代譯碼以反復利用有效信息流,從而獲得卓越的糾錯能力。計算機仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強的抗衰落、抗干擾能力,當交織長度足夠長時,其糾錯性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。FPGA技術具有大規(guī)模、高集成度、高可靠性、設計周期短、投資小、靈活性強等優(yōu)點,逐步成為復雜數(shù)字硬件電路設計的理想選擇。 本論文以東南大學移動通信實驗室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統(tǒng)的迭代接收機中所采用的外信息保留和聯(lián)合檢測譯碼迭代的特點,完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設計。整個譯碼器模塊的設計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實現(xiàn)。
上傳時間: 2013-04-24
上傳用戶:shanml
本文介紹帶有收發(fā)器的全系列40-nmFPGA和ASIC,發(fā)揮前沿技術優(yōu)勢,在前一代創(chuàng)新基礎上,解決下一代系統(tǒng)難題。
上傳時間: 2013-07-26
上傳用戶:84425894
隨著世界能源危機的到來,太陽能光伏發(fā)電在能源結構中正在發(fā)揮著越來越大的作用。而太陽能光伏發(fā)電系統(tǒng)的核心部件并網(wǎng)逆變器的性能還需要進一步提高。為了迎合市場上對高品質(zhì)、高性能、智能化并網(wǎng)逆變器的需求,我們將ARM+DSP架構作為并網(wǎng)逆變器的控制系統(tǒng)。本系統(tǒng)集成了ARM和DSP的各自的強大功能,使并網(wǎng)逆變器的性能和智能化水平得到了顯著提高。本論文是基于山東大學魯能實習基地“光伏并網(wǎng)逆變器項目”,目前已經(jīng)試制出樣機。本人主要負責并網(wǎng)逆變器控制系統(tǒng)的軟硬件設計工作。本文主要研究內(nèi)容有: 1.本并網(wǎng)逆變器采用了內(nèi)高頻環(huán)逆變技術。文中詳細分析了這種逆變器的優(yōu)缺點,進行了充分的系統(tǒng)分析和論證。 2.采用MATLAB/Simulink軟件對并網(wǎng)逆變器的控制算法進行仿真,包括前級DC-DC變換的控制算法以及后級DC-AC逆變的控制算法。通過仿真驗證了所設計算法的可行性,對DSP程序開發(fā)提供了很好的指導意義。 3.本文將ARM+DSP架構作為逆變器的控制系統(tǒng),并設計了相應的硬件控制系統(tǒng)。DSP控制板硬件系統(tǒng)包括AD數(shù)據(jù)采集、硬件電流保護、電源、eCAN總線,SPI總線等硬件電路。ARM板硬件系統(tǒng)包括SPI總線、RS232總線、RS480總線、以太網(wǎng)總線、LCD顯示、實時時鐘、鍵盤等硬件電路。 4.本文設計和實現(xiàn)了兩種最大功率點跟蹤控制算法:功率擾動觀察法或增量電導法;孤島檢測方法采用被動式和主動式兩種檢測方式,被動式所采用的方法是將過/欠電壓和電壓相位突變檢測相結合的方式,主動式采用正反饋頻率偏移法;為了實現(xiàn)并網(wǎng)逆變器的輸出電流與電網(wǎng)電壓同頻同相,使用了軟件鎖相環(huán)控制技術。本文分別給出了以上各種算法的控制程序流程圖。 5.本文也給出了AD數(shù)據(jù)采集、eCAN總線、RS232、RS485、以太網(wǎng)、PWM輸出等程序流程圖,以及DSP和ARM之間的SPI總線通信程序流程圖。并且分別給出了ARM管理機控制系統(tǒng)主程序流程圖和DSP控制機控制系統(tǒng)主程序流程圖。 6.最后對并網(wǎng)逆變器樣機進行實驗結果分析。結果顯示:該樣機基本上實現(xiàn)了本文提出的設計方案所應完成的各項功能,樣機的性能比較理想。
標簽: ARMDSP 架構 太陽能光伏 并網(wǎng)逆變器
上傳時間: 2013-07-10
上傳用戶:sz_hjbf
隨著科學技術的發(fā)展,人們對生活質(zhì)量的要求越來越高,在視聽享受方面,家庭影院越來越普遍,便攜式電子設備也日趨成熟。目前,人們對嵌入式媒體播放器的研究越來越廣泛了,國內(nèi)外已經(jīng)出現(xiàn)了像MP3、MP4和智能手機等眾多樣式的便攜式嵌入式媒體播放器。但由于種種環(huán)境及條件的限制,這些便攜式的媒體播放器都只能播放單一的或幾種固定的媒體格式,可擴展性都比較差;而現(xiàn)在隨著應用的不斷增多,越來越多的更先進的壓縮算法被提出,導致了媒體格式的多樣化,在這種情況下,必然要求嵌入式媒體播放器要適應多種格式。為此,通過對各種PC機上的播放器設計架構的研究與借鑒,在本文中主要在軟件方面為嵌入式媒體播放器設計了一種可擴展性架構,并設計了播放器界面,實現(xiàn)了一些播放器的功能。 另外,在本文還介紹了一種基于嵌入式技術的多媒體播放器的系統(tǒng)設計方案。該系統(tǒng)主要是通過在嵌入式芯片上加載操作系統(tǒng),同時擴充必要的接口,在操作系統(tǒng)的支持下,開發(fā)多媒體播放器。 在本文的整個系統(tǒng)設計過程中,采用了Intel公司的PXA270處理器芯片,外擴展了USB接口,定制并加載了Linux操作系統(tǒng),在操作系統(tǒng)的支持下,對各個外擴的接口進行了驅(qū)動程序的編寫,同時應用QT/Embedded開發(fā)了多媒體播放器的圖形界面并實現(xiàn)了相應的功能,最后,圖像既可顯示在LCD顯示屏上也可通過VGA接口顯示在電腦顯示屏上,聲音信號則是通過PXA270處理器的IIS總線傳給CODEC芯片,然后將其轉(zhuǎn)換為模擬信號,進而通過音箱或者耳機等設備放出。
上傳時間: 2013-06-19
上傳用戶:stvnash
智能電表、水表、煤/燃氣表、熱量表等大量地出現(xiàn)在人們的生活中,同時這些儀表的抄錄工作變得越來越煩瑣,工作量大,工作效率低,不僅給用戶帶來不便,而且會存在漏抄、誤抄、估抄的現(xiàn)象。隨著電子技術、通信技術和計算機技術的飛速發(fā)展,人工抄表已經(jīng)逐步被自動抄表所代替。 集中器是一個數(shù)據(jù)集中處理器,是多對象自動抄表系統(tǒng)的通信橋梁,負責對各智能表的數(shù)據(jù)進行采集、存儲和管理,及時有效地向上位機傳輸數(shù)據(jù)并執(zhí)行上位機發(fā)送的指令。提高多對象集中器數(shù)據(jù)處理能力,有效完成上下行通信是多對象自動抄表系統(tǒng)AMRS(Automation Meter Reading System)目前需要解決的關鍵問題。 本文針對多對象集中器這樣一個較復雜的通信與控制系統(tǒng),提出采用32位的高性能嵌入式微處理器。32位ARM9微處理器處理速度快、硬件性能高、低功耗、低成本,集成了相當多的硬件資源,硬件的擴展和設計大大簡化,ARM9(S3C2410)為工業(yè)級芯片,抗干擾能力強,能夠適應運行現(xiàn)場的較惡劣環(huán)境,8/16位微控制器運算能力有限,對于較復雜的通信與控制算法難以順利完成;硬件平臺依賴性強,不利于軟件的開發(fā)、升級與移植;在缺乏多任務調(diào)度機制的情況下,應用軟件不僅實現(xiàn)難度大,且可靠性難以保證。 本文首先對多對象遠程抄表系統(tǒng)的總體結構進行研究,主要研究了多對象遠程抄表系統(tǒng)中集中器的軟件和硬件實現(xiàn),對硬件資源進行了外圍擴展,對S3C2410微處理器芯片的外圍硬件進行了擴展設計,使之具備了滿足使用需求的最小系統(tǒng)硬件資源,包括時鐘、復位、電源、外圍存儲、LCD、RS-485通信模塊、CAN通信模塊等電路設計。實時時鐘為多對象集中器定時抄表提供時間標準;電源電路為多對象集中器系統(tǒng)提供穩(wěn)定電源;看門狗電路的設計保證多對象集中器系統(tǒng)可靠運行,防止系統(tǒng)死機;數(shù)據(jù)存儲器主要用于存儲參數(shù)、變量、集中器自身的參數(shù),負責智能表的參數(shù)以及智能表用量等。上行通道即多對象集中器與上位機之間的通信線路,采用CAN現(xiàn)場總線進行通信;下行通道即多對象集中器與智能表之間的通信,采用RS-485總線進行通信。軟件設計上,主要針對多對象集中器的數(shù)據(jù)存儲功能和串行通訊功能進行程序編寫。基于ARM的多對象遠程抄表系統(tǒng)集中器可以實現(xiàn)多對象遠程抄表,提高了數(shù)據(jù)處理能力,有效完成了上下行通信,可靠性強,穩(wěn)定性高,結構簡單。
標簽: ARM 對象 遠程抄表系統(tǒng) 集中器
上傳時間: 2013-06-07
上傳用戶:heminhao
近年來,網(wǎng)絡音樂,特別是網(wǎng)絡電臺的風行,受到越來越多的大眾追捧。網(wǎng)絡音樂以其及時、海量、靈活、個性化、時尚的風格,吸引了越來越多消費者的加入和眾多商家的關注。但是,作為網(wǎng)絡音樂的終端--流媒體播放器,最直接面向大眾的窗口,卻顯得單一,大部分商家只提供PC上的流媒體播放器。正出于此,本課題把目光投向那些不使用PC或者不愿長時間使用PC的用戶,為他們量身定制流媒體播放設備,讓用戶不必使用PC也可享受網(wǎng)絡音樂帶來的快樂。 本課題的研發(fā)正是基于上述背景,研發(fā)支持無線網(wǎng)絡的嵌入式多功能流媒體播放設備。本課題的研究目標是實現(xiàn)一個嵌入式流媒體播放器(亦稱為InternetRadio),Internet Radio是一個可以在家中自由移動、任意擺放的網(wǎng)絡流媒體播放設備。只要處在有網(wǎng)絡環(huán)境中,Internet Radio的音樂平臺讓用戶不必打開計算機,就能接收全球數(shù)千個不同風格、不同國家的各種類型音樂電臺。除了可以直接透過因特網(wǎng)收聽網(wǎng)絡廣播外,還可以播放儲存于計算機硬盤或MP3設備中的音樂。 本系統(tǒng)采用ARM920T作為處理器,基于嵌入式Linux操作系統(tǒng)、vTuner網(wǎng)絡電臺地址數(shù)據(jù)庫、Mplayer播放器軟件和FLTK界面開發(fā)工具來實現(xiàn)。系統(tǒng)實現(xiàn)了除一般意義的音頻流媒體播放和接收調(diào)頻廣播等功能之外,還增加了本地相框和網(wǎng)絡數(shù)碼相框Flickr在線分享的流行時尚元素。本論文具體分析了系統(tǒng)的硬件平臺,主要論述了軟件的實現(xiàn),系統(tǒng)的主要軟件功能包括bootloader和嵌入式Linux系統(tǒng)的移植,根文件系統(tǒng)的構建,播放器軟件程序的研究、比較、移植和編寫,系統(tǒng)與網(wǎng)絡電臺地址數(shù)據(jù)庫vTuner和網(wǎng)絡相框Flickr的交互,Microwindows、Nxlib和FLTK的移植和基于FLTK的圖形界面開發(fā),以及基于FLIK開發(fā)出良好的人機交互界面。作為項目的主要核心人員,作者負責系統(tǒng)的軟件架構設計、Linux系統(tǒng)的移植、播放器軟件的研究和開發(fā)、GUI開發(fā)工具和圖形庫的移植、圖片播放的實現(xiàn)、用戶與設備交互的實現(xiàn)和大部分界面程序的編碼等關鍵工作。
上傳時間: 2013-07-10
上傳用戶:小楓殘月
隨著電力電子技術的發(fā)展,模塊化程度低、缺乏靈活性、設計復雜、標準化程度低等因素日益成為制約其發(fā)展的瓶頸。而電力電子結構塊(PEBB)正是為解決以上問題而提出的方法。因此研究利用PEBB來組建功率變換器具有一定的優(yōu)勢和重要的意義。 本文將電子技術和計算機技術等領域先進的、成熟的集成相關的技術應用于電力電子系統(tǒng)集成中,對電力電子系統(tǒng)集成中的操作系統(tǒng)、分布式控制技術和通信技術進行了研究。 將電力電子系統(tǒng)進行結構劃分,分為PEBB功率部分和通用控制部分。對于功率部分,采用分立元件設計了一個半橋PEBB,包括主電路、保護電路、驅(qū)動電路、吸收電路和濾波電路等。在分析和對比了各種通信接口后選擇具有“即插即用”功能的通用串行接口(USB)做為PEBB的數(shù)字通信接口。對于通用控制部分,選用具有高性價比的ARM7芯片S3C44B0X做為核心處理單元,輔以相應的外圍電路。采用USB主機控制芯片使其具有類似USB主機的功能,實現(xiàn)與PEBB的通信和方便“即插即用”的管理。在軟件設計上引入實時操作系統(tǒng)UC/OS-Ⅱ,采用多任務系統(tǒng)的形式,滿足電力電子操作系統(tǒng)實時性的要求。然后,用兩個半橋PEBB和一個通用控制器組成了一個單相全橋電壓逆變器,分析和解決PEBB之間的同步等問題。最后給出并分析了實驗結果。 通過上述工作,驗證了PEBB對解決當前電力電子技術系統(tǒng)集成問題的可行性,為后續(xù)研究打下基礎。
上傳時間: 2013-07-12
上傳用戶:weddps
隨著通信產(chǎn)業(yè)的發(fā)展,尤其是今年3G牌照的發(fā)放,視頻業(yè)務在移動多媒體方面將會有更加重要的地位,所以在移動終端上實現(xiàn)支持高效視頻編碼標準的解碼功能就成為一項非常有實際意義的工作。 H.264作為新一代的高壓縮率的視頻標準,憑借其較高的壓縮率和優(yōu)秀圖像質(zhì)量,使得H.264只要利用較小的空間就能存儲更多的視頻數(shù)據(jù),在更低的網(wǎng)絡帶寬條件下提供更優(yōu)質(zhì)量的視頻。然而高度的壓縮必然付出較高的硬件代價。如何能完成視頻良好解碼并能節(jié)約硬件資源成為研究熱點。 考慮到H.264視頻編解碼的計算復雜度,在硬件選擇上一般比較注重高性能處理器的選擇。計算目前主流的實現(xiàn)方式包括ASIC的專用集成芯片實現(xiàn)或者是DSP的軟件實現(xiàn)。ARM處理器伴隨技術的進步,尤其是對支持數(shù)字信號處理的功能加強后,在視頻編解碼領域的應用也越來越廣泛。 本文以WindowsCE5.0和S3C2440A嵌入式平臺作為H.264解碼器的載體,研究的代碼版本是t264-src-0.14,主要進行了以下幾個方面的工作: 研究了H.264視頻壓縮標準和它的體系結構,尤其是對解碼器部分進行了硬件要求的分析。 深入研究了WINCE5.0和ARM結合的平臺特性,根據(jù)實際的硬件平臺需要,定制了相應的操作系統(tǒng)。 完成了基于T264代碼的解碼庫在WINCE5.0下的移植,并進行了相應的代碼和算法的優(yōu)化并完成了基于WINCE5.0操作系統(tǒng)下播放程序的編寫。 通過實驗數(shù)據(jù)證明,在基于單核的ARM芯片中,主要靠軟件進行QCIF格式的H.264視頻解碼從而獲得良好播放效果的方法是有效的。
上傳時間: 2013-07-24
上傳用戶:myworkpost
信息化社會的到來以及IP技術的興起,正深刻的改變著電信網(wǎng)絡的面貌以及未來技術發(fā)展的走向。無線通信技術的發(fā)展為實現(xiàn)數(shù)字化社區(qū)提供了有力的保證。而視頻通信則成為多媒體業(yè)務的核心。如何在環(huán)境惡劣的無線環(huán)境中,實時傳輸高質(zhì)量的視頻面臨著巨大的挑戰(zhàn),因此這也成為人們的研究熱點。 對于無線移動信道來說,網(wǎng)絡的可用帶寬是有限的。由于多徑、衰落、時延擴展、噪聲影響和信道干擾等原因,無線移動通信不僅具有帶寬波動的特點,而且信道誤碼率高,經(jīng)常會出現(xiàn)連續(xù)的、突發(fā)性的傳輸錯誤。無線信道可用帶寬與傳輸速率的時變特性,使得傳輸?shù)目煽啃源鬄榻档汀?視頻播放具有嚴格的實時性要求,這就要求網(wǎng)絡為視頻的傳輸提供足夠的帶寬.有保障的延時和誤碼率。為了獲得可接受的重建視頻質(zhì)量,視頻傳輸至少需要28Kbps左右的帶寬。而且視頻傳輸對時延非常敏感。然而無線移動網(wǎng)絡卻無法提供可靠的服務質(zhì)量。 基于無線視頻通信面臨的挑戰(zhàn),本文在對新一代視頻編碼國際標準H.264/AVC研究的基礎上,主要在提高其編碼效率和H.264的無線傳輸抗誤碼性能,以及如何在嵌入式環(huán)境下實現(xiàn)H.264解碼器進行了研究。 結合低碼率和幀內(nèi)刷新,提出一種針對感興趣區(qū)的可變幀內(nèi)刷新方法。實驗表明該方法可以使用較少的碼率對感興趣區(qū)域進行更好的錯誤控制,以提高區(qū)域圖像質(zhì)量,同時能根據(jù)感興趣區(qū)及信道的狀況自動調(diào)整宏塊刷新數(shù)量,充分利用有限的碼率。 為了有效的平衡編碼效率和抗誤碼能力的之間的矛盾,筆者提出了一種自適應FMO(Flexible Macroblock Order)編碼方法,可根據(jù)圖像的復雜度自適應地選擇編碼所需的FMO模式。仿真結果表明這種FMO編碼方式完全可行,且在運動復雜度頻繁變化時效果更加明顯,完全可應用在環(huán)境惡劣的無線信道中。 在對嵌入式PXA270硬件結構和X264研究的基礎上,基本實現(xiàn)了基于H.264的嵌入式解碼,在PXA270基礎上進行環(huán)境的配置,定制WirtCE操作系統(tǒng),并編譯、產(chǎn)生開發(fā)所用的SDK和下載內(nèi)核到目標機。利用開發(fā)工具EVC實現(xiàn)在PC機上的實時開發(fā)和在線仿真調(diào)試,最終實現(xiàn)了對無差錯H.264碼流實時解碼。
上傳時間: 2013-06-18
上傳用戶:也一樣請求
在嵌入式系統(tǒng)的開發(fā)過程中,仿真器是一個必不可少的開發(fā)工具。特別是對于初級嵌入式系統(tǒng)開發(fā)工程師,借助一個功能強大的仿真器進行開發(fā)工作,可以達到事半功倍的效果。一個嵌入式仿真、調(diào)試系統(tǒng)支持單步執(zhí)行、設置斷點、觀察變量內(nèi)容及寄存器內(nèi)容等功能。開發(fā)人員可以通過各類調(diào)試功能觀察變量和寄存器的變化,從而可以很清楚的了解整個程序運行的狀況,及時的調(diào)整和修改程序,并不需要反復的向芯片燒寫程序,就可以完成對于程序的調(diào)試工作。 @@ 本文在分析了目前市場上常用仿真器的設計原理的基礎上,提出了以三星公司的S3C44BO ARM7處理器為主CPU,通過以太網(wǎng)接口進行數(shù)據(jù)傳輸?shù)腁RMJTAT仿真器的設計方案。利用這種仿真器進行程序調(diào)試,不僅可以大幅度的提高下載速度,還可以實現(xiàn)仿真器資源的共享,而且調(diào)試時程序是在目標板上運行,仿真更接近于目標硬件。 @@ 文中首先對于傳統(tǒng)仿真器的設計原理、作用、存在的問題進行了研究,然后提出了基于S3C44BO的以太網(wǎng)接口的ARM-JTAG仿真器的設計。該仿真器的設計主要分為以下幾步:第一,提出總體設計方案,包括硬件的設計及軟件的設計。第二,詳細介紹該仿真器的硬件結構設計和程序開發(fā)過程,其中特別對以太網(wǎng)接口的設計進行了研究。第三,總結了該仿真器的功能、特點。 @@關鍵詞:仿真器;S3C44BO;以太網(wǎng)接口;JTAG;LwIP
標簽: ARMJTAG 以太網(wǎng)接口 仿真器
上傳時間: 2013-06-16
上傳用戶:253189838