ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
標簽:
FPGA
可重構
通訊
糾錯
上傳時間:
2013-07-01
上傳用戶:myworkpost
本文介紹SIEMENS公司提出的開關電源集成控制器TDA16846無源功率因數校正(PFC)電路原理及其在電視機開關電源中的應用。功率因數的改善是基于一個特殊的由電感,電容及二極管組成的充電泵電路,該電路在功率管的高壓端兼起吸收緩沖作用,因此它具有輸入諧波電流分量小,PF值高以及EMI小、電路簡單、成本低和可靠性高等優點。這為電視機廠家提供了一個高效價廉的解決電源諧波問題的新方案。 眾所周知,目前電視機和大部分通用電器都廣泛地從交流電網中提取電能經整流后變成直流電供全機使用,AC電源經橋式整流后常接一個濾波平整電容。由于該電容的存在,使整流臂的導通時間小于半個周期,因而做成輸入電源電壓是正弦形,而輸入電流卻是正負交替的脈沖形。后者導致大量電流諧波特別是三次諧波的產生,這既構成對電網效能的干擾和損害,又降低了本機功率因數,為此,我國跟歐美各國一樣,已于去年12月1日起正式實施限制功耗大于75W的通用電器產品輸入諧波電流的新規定。面對這種新情況,當前各電器廠家都必須考慮更新產品中的電源設備,尤其是對25英寸以上的彩色電視機,過去國內產品絕大部分都沒有安裝PFC電路,其PF值一般在0.55~0.65之間,輸入電流諧波分量往往超出國家限定的標準,因此改進電源電路,增加PFC功能以便降低電視機的輸入電流諧波分量是各廠家的當務之急。 本文介紹由SIEMENS公司推出的與開關電源集成控制器TDA16846配合使用的一個無源功率因數校正(PFC)電路,該電路能將電源PF值提高到0.9以上,與有源PFC電路相比,它明顯地具有結構簡單,成本低,可靠性高,和EMI小等優點,因此對電視機廠家來說,不失為一個有效的解決電源諧波問題的可行方案。 二、無源PFC電路工作原理介紹 圖1示出一個不含PFC的標準型電源電路的輸入電壓Vm和輸入電流Im波形,Im只在Vm為正最大和負最大的一小段時間內流通,在這些時間以外,Im為零。這是因為此時的正弦電壓輸入值小于瀘波電容上的電壓,導致整流二極管不導通的緣故。
標簽:
無源
功率因數
校正電路
上傳時間:
2014-11-26
上傳用戶:zuozuo1215
a_bit equ 20h ;個位數存放處
b_bit equ 21h ;十位數存放處
temp equ 22h ;計數器寄存器
star: mov temp,#0 ;初始化計數器
stlop: acall display
inc temp
mov a,temp
cjne a,#100,next ;=100重來
mov temp,#0
next: ljmp stlop
;顯示子程序
display: mov a,temp ;將temp中的十六進制數轉換成10進制
mov b,#10 ;10進制/10=10進制
div ab
mov b_bit,a ;十位在a
mov a_bit,b ;個位在b
mov dptr,#numtab ;指定查表啟始地址
mov r0,#4
dpl1: mov r1,#250 ;顯示1000次
dplop: mov a,a_bit ;取個位數
MOVC A,@A+DPTR ;查個位數的7段代碼
mov p0,a ;送出個位的7段代碼
標簽:
直接驅動
數碼管
計數器
程序
上傳時間:
2013-11-06
上傳用戶:lx9076