亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

串并聯(lián)

  • 這個(gè)并串轉(zhuǎn)換代碼是依靠同步狀態(tài)機(jī)來(lái)實(shí)現(xiàn)其控制的。其實(shí)并串轉(zhuǎn)換在實(shí)際的電路中使用還是比較多的

    這個(gè)并串轉(zhuǎn)換代碼是依靠同步狀態(tài)機(jī)來(lái)實(shí)現(xiàn)其控制的。其實(shí)并串轉(zhuǎn)換在實(shí)際的電路中使用還是比較多的,尤其在通信線路方面的復(fù)用和分解方面,原理上就是一個(gè)串并轉(zhuǎn)換和并串轉(zhuǎn)換的過(guò)程。舉個(gè)簡(jiǎn)單的例子,計(jì)算機(jī)串口發(fā)送數(shù)據(jù)的過(guò)程,如果滿足發(fā)送條件了,其實(shí)就是一個(gè)并串轉(zhuǎn)換的過(guò)程了。好了,廢話不說(shuō),看代碼就是。 寫完一看,一個(gè)并串轉(zhuǎn)換居然搞了這么大,有點(diǎn)失敗。但是整個(gè)代碼已經(jīng)通過(guò)了后仿真,而且思路還是比較清楚的,可靠性和穩(wěn)定性方面也應(yīng)該沒(méi)有問(wèn)題滴,呵呵。不過(guò)說(shuō)老實(shí)話,里面有些信號(hào)是確實(shí)可以去掉的,不過(guò)后來(lái)就懶得改了。如果誰(shuí)想要實(shí)際的工程中用的話可以改一下。

    標(biāo)簽: 轉(zhuǎn)換 代碼 狀態(tài) 控制

    上傳時(shí)間: 2013-12-29

    上傳用戶:SimonQQ

  • 時(shí)用VB或則VC開(kāi)發(fā)串口或并口書籍源代碼

    時(shí)用VB或則VC開(kāi)發(fā)串口或并口書籍源代碼,對(duì)于學(xué)習(xí)串并口通訊知識(shí)有所幫助

    標(biāo)簽: 串口 并口 書籍 源代碼

    上傳時(shí)間: 2017-04-01

    上傳用戶:yangbo69

  • 這個(gè)并串轉(zhuǎn)換代碼是依靠同步狀態(tài)機(jī)來(lái)實(shí)現(xiàn)其控制的。其實(shí)并串轉(zhuǎn)換在實(shí)際的電路中使用還是比較多的

    這個(gè)并串轉(zhuǎn)換代碼是依靠同步狀態(tài)機(jī)來(lái)實(shí)現(xiàn)其控制的。其實(shí)并串轉(zhuǎn)換在實(shí)際的電路中使用還是比較多的,尤其在通信線路方面的復(fù)用和分解方面,原理上就是一個(gè)串并轉(zhuǎn)換和并串轉(zhuǎn)換的過(guò)程。舉個(gè)簡(jiǎn)單的例子,計(jì)算機(jī)串口發(fā)送數(shù)據(jù)的過(guò)程,如果滿足發(fā)送條件了,其實(shí)就是一個(gè)并串轉(zhuǎn)換的過(guò)程了。好了,廢話不說(shuō),看代碼就是。

    標(biāo)簽: 轉(zhuǎn)換 代碼 狀態(tài) 控制

    上傳時(shí)間: 2014-01-04

    上傳用戶:腳趾頭

  • 單片機(jī)串行通信與接口

    在計(jì)算機(jī)系統(tǒng)中,串行通信是指計(jì)算機(jī)主機(jī)與外設(shè)之間以及主機(jī)系統(tǒng)與主機(jī)系統(tǒng)之間數(shù)據(jù)的串行傳送。由于串行通信和通信制式、傳送距離以及I/O數(shù)據(jù)的串并變換等許多因素有關(guān),為進(jìn)一步學(xué)習(xí)MCS-51的串行接口打下基礎(chǔ)。

    標(biāo)簽: 單片機(jī) 串行通信 接口

    上傳時(shí)間: 2013-10-10

    上傳用戶:李彥東

  • PC機(jī)之間串口通信的實(shí)現(xiàn)

    PC機(jī)之間串口通信的實(shí)現(xiàn)一、實(shí)驗(yàn)?zāi)康?nbsp;1.熟悉微機(jī)接口實(shí)驗(yàn)裝置的結(jié)構(gòu)和使用方法。 2.掌握通信接口芯片8251和8250的功能和使用方法。 3.學(xué)會(huì)串行通信程序的編制方法。 二、實(shí)驗(yàn)內(nèi)容與要求 1.基本要求主機(jī)接收開(kāi)關(guān)量輸入的數(shù)據(jù)(二進(jìn)制或十六進(jìn)制),從鍵盤上按“傳輸”鍵(可自行定義),就將該數(shù)據(jù)通過(guò)8251A傳輸出去。終端接收后在顯示器上顯示數(shù)據(jù)。具體操作說(shuō)明如下:(1)出現(xiàn)提示信息“start with R in the board!”,通過(guò)調(diào)整乒乓開(kāi)關(guān)的狀態(tài),設(shè)置8位數(shù)據(jù);(2)在小鍵盤上按“R”鍵,系統(tǒng)將此時(shí)乒乓開(kāi)關(guān)的狀態(tài)讀入計(jì)算機(jī)I中,并顯示出來(lái),同時(shí)顯示經(jīng)串行通訊后,計(jì)算機(jī)II接收到的數(shù)據(jù);(3)完成后,系統(tǒng)提示“do you want to send another data? Y/N”,根據(jù)用戶需要,在鍵盤按下“Y”鍵,則重復(fù)步驟(1),進(jìn)行另一數(shù)據(jù)的通訊;在鍵盤按除“Y”鍵外的任意鍵,將退出本程序。2.提高要求 能夠進(jìn)行出錯(cuò)處理,例如采用奇偶校驗(yàn),出錯(cuò)重傳或者采用接收方回傳和發(fā)送方確認(rèn)來(lái)保證發(fā)送和接收正確。 三、設(shè)計(jì)報(bào)告要求 1.設(shè)計(jì)目的和內(nèi)容 2.總體設(shè)計(jì) 3.硬件設(shè)計(jì):原理圖(接線圖)及簡(jiǎn)要說(shuō)明 4.軟件設(shè)計(jì)框圖及程序清單5.設(shè)計(jì)結(jié)果和體會(huì)(包括遇到的問(wèn)題及解決的方法) 四、8251A通用串行輸入/輸出接口芯片由于CPU與接口之間按并行方式傳輸,接口與外設(shè)之間按串行方式傳輸,因此,在串行接口中,必須要有“接收移位寄存器”(串→并)和“發(fā)送移位寄存器”(并→串)。能夠完成上述“串←→并”轉(zhuǎn)換功能的電路,通常稱為“通用異步收發(fā)器”(UART:Universal Asynchronous Receiver and Transmitter),典型的芯片有:Intel 8250/8251。8251A異步工作方式:如果8251A編程為異步方式,在需要發(fā)送字符時(shí),必須首先設(shè)置TXEN和CTS#為有效狀態(tài),TXEN(Transmitter Enable)是允許發(fā)送信號(hào),是命令寄存器中的一位;CTS#(Clear To Send)是由外設(shè)發(fā)來(lái)的對(duì)CPU請(qǐng)求發(fā)送信號(hào)的響應(yīng)信號(hào)。然后就開(kāi)始發(fā)送過(guò)程。在發(fā)送時(shí),每當(dāng)CPU送往發(fā)送緩沖器一個(gè)字符,發(fā)送器自動(dòng)為這個(gè)字符加上1個(gè)起始位,并且按照編程要求加上奇/偶校驗(yàn)位以及1個(gè)、1.5個(gè)或者2個(gè)停止位。串行數(shù)據(jù)以起始位開(kāi)始,接著是最低有效數(shù)據(jù)位,最高有效位的后面是奇/偶校驗(yàn)位,然后是停止位。按位發(fā)送的數(shù)據(jù)是以發(fā)送時(shí)鐘TXC的下降沿同步的,也就是說(shuō)這些數(shù)據(jù)總是在發(fā)送時(shí)鐘TXC的下降沿從8251A發(fā)出。數(shù)據(jù)傳輸?shù)牟ㄌ芈嗜Q于編程時(shí)指定的波特率因子,為發(fā)送器時(shí)鐘頻率的1、1/16或1/64。當(dāng)波特率指定為16時(shí),數(shù)據(jù)傳輸?shù)牟ㄌ芈示褪前l(fā)送器時(shí)鐘頻率的1/16。CPU通過(guò)數(shù)據(jù)總線將數(shù)據(jù)送到8251A的數(shù)據(jù)輸出緩沖寄存器以后,再傳輸?shù)桨l(fā)送緩沖器,經(jīng)移位寄存器移位,將并行數(shù)據(jù)變?yōu)榇袛?shù)據(jù),從TxD端送往外部設(shè)備。在8251A接收字符時(shí),命令寄存器的接收允許位RxE(Receiver Enable)必須為1。8251A通過(guò)檢測(cè)RxD引腳上的低電平來(lái)準(zhǔn)備接收字符,在沒(méi)有字符傳送時(shí)RxD端為高電平。8251A不斷地檢測(cè)RxD引腳,從RxD端上檢測(cè)到低電平以后,便認(rèn)為是串行數(shù)據(jù)的起始位,并且啟動(dòng)接收控制電路中的一個(gè)計(jì)數(shù)器來(lái)進(jìn)行計(jì)數(shù),計(jì)數(shù)器的頻率等于接收器時(shí)鐘頻率。計(jì)數(shù)器是作為接收器采樣定時(shí),當(dāng)計(jì)數(shù)到相當(dāng)于半個(gè)數(shù)位的傳輸時(shí)間時(shí)再次對(duì)RxD端進(jìn)行采樣,如果仍為低電平,則確認(rèn)該數(shù)位是一個(gè)有效的起始位。若傳輸一個(gè)字符需要16個(gè)時(shí)鐘,那么就是要在計(jì)數(shù)8個(gè)時(shí)鐘后采樣到低電平。之后,8251A每隔一個(gè)數(shù)位的傳輸時(shí)間對(duì)RxD端采樣一次,依次確定串行數(shù)據(jù)位的值。串行數(shù)據(jù)位順序進(jìn)入接收移位寄存器,通過(guò)校驗(yàn)并除去停止位,變成并行數(shù)據(jù)以后通過(guò)內(nèi)部數(shù)據(jù)總線送入接收緩沖器,此時(shí)發(fā)出有效狀態(tài)的RxRDY信號(hào)通知CPU,通知CPU8251A已經(jīng)收到一個(gè)有效的數(shù)據(jù)。一個(gè)字符對(duì)應(yīng)的數(shù)據(jù)可以是5~8位。如果一個(gè)字符對(duì)應(yīng)的數(shù)據(jù)不到8位,8251A會(huì)在移位轉(zhuǎn)換成并行數(shù)據(jù)的時(shí)候,自動(dòng)把他們的高位補(bǔ)成0。 五、系統(tǒng)總體設(shè)計(jì)方案根據(jù)系統(tǒng)設(shè)計(jì)的要求,對(duì)系統(tǒng)設(shè)計(jì)的總體方案進(jìn)行論證分析如下:1.獲取8位開(kāi)關(guān)量可使用實(shí)驗(yàn)臺(tái)上的8255A可編程并行接口芯片,因?yàn)橹灰@取8位數(shù)據(jù)量,只需使用基本輸入和8位數(shù)據(jù)線,所以將8255A工作在方式0,PA0-PA7接實(shí)驗(yàn)臺(tái)上的8位開(kāi)關(guān)量。2.當(dāng)使用串口進(jìn)行數(shù)據(jù)傳送時(shí),雖然同步通信速度遠(yuǎn)遠(yuǎn)高于異步通信,可達(dá)500kbit/s,但由于其需要有一個(gè)時(shí)鐘來(lái)實(shí)現(xiàn)發(fā)送端和接收端之間的同步,硬件電路復(fù)雜,通常計(jì)算機(jī)之間的通信只采用異步通信。3.由于8251A本身沒(méi)有時(shí)鐘,需要外部提供,所以本設(shè)計(jì)中使用實(shí)驗(yàn)臺(tái)上的8253芯片的計(jì)數(shù)器2來(lái)實(shí)現(xiàn)。4:顯示和鍵盤輸入均使用DOS功能調(diào)用來(lái)實(shí)現(xiàn)。設(shè)計(jì)思路框圖,如下圖所示: 六、硬件設(shè)計(jì)硬件電路主要分為8位開(kāi)關(guān)量數(shù)據(jù)獲取電路,串行通信數(shù)據(jù)發(fā)送電路,串行通信數(shù)據(jù)接收電路三個(gè)部分。1.8位開(kāi)關(guān)量數(shù)據(jù)獲取電路該電路主要是利用8255并行接口讀取8位乒乓開(kāi)關(guān)的數(shù)據(jù)。此次設(shè)計(jì)在獲取8位開(kāi)關(guān)數(shù)據(jù)量時(shí)采用8255令其工作在方式0,A口輸入8位數(shù)據(jù),CS#接實(shí)驗(yàn)臺(tái)上CS1口,對(duì)應(yīng)端口為280H-283H,PA0-PA7接8個(gè)開(kāi)關(guān)。2.串行通信電路串行通信電路本設(shè)計(jì)中8253主要為8251充當(dāng)頻率發(fā)生器,接線如下圖所示。

    標(biāo)簽: PC機(jī) 串口通信

    上傳時(shí)間: 2013-12-19

    上傳用戶:小火車?yán)怖怖?/p>

  • 在微型計(jì)算機(jī)系統(tǒng)中, CPU與外部的基本通信方式有兩種,一種是并行通信即數(shù)據(jù)的各位同 時(shí)傳送,其優(yōu)點(diǎn)是傳輸速度較快,但數(shù)據(jù)有多少位就需要多少條傳送線 而串行通信中數(shù)據(jù)一位一位順序傳 送,能節(jié)省傳送

    在微型計(jì)算機(jī)系統(tǒng)中, CPU與外部的基本通信方式有兩種,一種是并行通信即數(shù)據(jù)的各位同 時(shí)傳送,其優(yōu)點(diǎn)是傳輸速度較快,但數(shù)據(jù)有多少位就需要多少條傳送線 而串行通信中數(shù)據(jù)一位一位順序傳 送,能節(jié)省傳送線. 用Verilog HDL語(yǔ)言實(shí)現(xiàn)了串并、并串通信接口之間的轉(zhuǎn)換

    標(biāo)簽: 傳送 數(shù)據(jù) CPU 微型計(jì)算機(jī)

    上傳時(shí)間: 2013-12-24

    上傳用戶:aysyzxzm

  • 串行口數(shù)據(jù)傳輸實(shí)驗(yàn)

    串行口數(shù)據(jù)傳輸實(shí)驗(yàn),vhdl源代碼,完成信號(hào)發(fā)生,串并轉(zhuǎn)換,檢測(cè)電路

    標(biāo)簽: 串行口 數(shù)據(jù)傳輸 實(shí)驗(yàn)

    上傳時(shí)間: 2016-06-24

    上傳用戶:qoovoop

  • --功能描述 --1 刷卡后產(chǎn)生與本人身份唯一對(duì)應(yīng)的串行二進(jìn)制碼元序列

    --功能描述 --1 刷卡后產(chǎn)生與本人身份唯一對(duì)應(yīng)的串行二進(jìn)制碼元序列,作為模擬系統(tǒng)的輸入信號(hào)(此處不妨設(shè)為8位學(xué)生學(xué)號(hào))。 --2 經(jīng)過(guò)串并轉(zhuǎn)換,序列變成一個(gè)8位二進(jìn)制數(shù)。 --3 遍歷預(yù)先存儲(chǔ)在rom中的學(xué)號(hào)信息,逐一和這個(gè)8位數(shù)相比較,如果有相匹配的信息,顯示歡迎字樣(此處用一個(gè)高電平表示),同時(shí)打開(kāi)柵欄門(也用一個(gè)高電平表示)。

    標(biāo)簽: 功能描述 串行 二進(jìn)制碼 序列

    上傳時(shí)間: 2013-11-29

    上傳用戶:zhouchang199

  • 基于FPGA的ADC并行測(cè)試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過(guò)程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。 本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 通過(guò)在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent 33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。 在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過(guò)在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。 FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。 關(guān)鍵詞:ADC測(cè)試;并行;參數(shù)評(píng)估;FPGA;FFT

    標(biāo)簽: FPGA ADC 并行測(cè)試

    上傳時(shí)間: 2013-07-11

    上傳用戶:tdyoung

  • 基于FPGA的cPCI接口數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).rar

    高速數(shù)據(jù)采集系統(tǒng)在信號(hào)檢測(cè)、雷達(dá)、圖像處理、網(wǎng)絡(luò)通信等領(lǐng)域有廣泛應(yīng)用,不同的應(yīng)用要求使用不同的總線和不同的設(shè)計(jì),但是,無(wú)論基于何種應(yīng)用,其設(shè)計(jì)的關(guān)鍵在接口的實(shí)現(xiàn)上。 @@ 隨著cPCI總線技術(shù)的發(fā)展,cPCI總線逐漸代替了PCI總線、VME總線,成為測(cè)控領(lǐng)域中最受人們青睞的總線形式。 @@ 為滿足高速采集過(guò)程中數(shù)據(jù)傳輸速度的要求和采集卡與PC機(jī)連接的機(jī)械強(qiáng)度的要求,本論文提出設(shè)計(jì)基于cPCI總線接口的數(shù)據(jù)采集系統(tǒng)。設(shè)計(jì)中利用單片F(xiàn)PGA芯片實(shí)現(xiàn)PCI協(xié)議,代替?zhèn)鹘y(tǒng)的FIFO芯片和串并轉(zhuǎn)換芯片,并完成對(duì)模擬電路的控制功能;并提出將應(yīng)用程序中的一部分?jǐn)?shù)據(jù)讀寫操作放入動(dòng)態(tài)鏈接庫(kù)中,減少因應(yīng)用程序反復(fù)調(diào)用驅(qū)動(dòng)程序而造成的資源浪費(fèi)和時(shí)間的延遲。 @@ 通過(guò)分析PCI總線協(xié)議,理解高頻數(shù)字電路設(shè)計(jì)方法和高速數(shù)據(jù)采集原理,本文開(kāi)發(fā)了基于cPCI接口的高速數(shù)據(jù)采集系統(tǒng)。經(jīng)過(guò)綜合測(cè)試和現(xiàn)場(chǎng)應(yīng)用驗(yàn)證表明,采集系統(tǒng)已達(dá)到了要求的性能指標(biāo)。 @@關(guān)鍵詞:FPGA;數(shù)據(jù)采集系統(tǒng);cPCI; PC

    標(biāo)簽: FPGA cPCI 接口

    上傳時(shí)間: 2013-07-08

    上傳用戶:ikemada

主站蜘蛛池模板: 皋兰县| 冕宁县| 杂多县| 寿阳县| 吴桥县| 务川| 龙游县| 固始县| 白城市| 长沙县| 从江县| 武安市| 汶上县| 曲沃县| 志丹县| 云安县| 明溪县| 乌审旗| 平乐县| 灵石县| 辽阳市| 中宁县| 石台县| 昆明市| 新闻| 苍南县| 屏南县| 汉寿县| 山东省| 宾阳县| 饶河县| 繁昌县| 浦城县| 巨鹿县| 临桂县| 荣昌县| 乐平市| 贵定县| 凤庆县| 保康县| 馆陶县|