非接觸式IC卡串口讀寫(xiě)程序源碼,包括讀塊,寫(xiě)塊,讀UID等操作
標(biāo)簽: 非接觸式 IC卡 串口 讀寫(xiě)程序
上傳時(shí)間: 2013-12-13
上傳用戶:jkhjkh1982
單片機(jī)實(shí)現(xiàn)接觸式IC卡讀寫(xiě),數(shù)據(jù)通過(guò)SPI口串行輸出給IC卡芯片
標(biāo)簽: SPI IC卡 單片機(jī) 串行
上傳時(shí)間: 2017-05-24
上傳用戶:Divine
《Visual C++串口通信開(kāi)發(fā)入門(mén)與編程實(shí)踐》(源碼) 本書(shū)著重介紹計(jì)算機(jī)串口通信的硬件原理、軟件開(kāi)發(fā)和工程實(shí)例。案例式教學(xué),豐富的項(xiàng)目實(shí)例+詳盡的代碼+完整的注解.全書(shū)講解由淺入深、通俗易懂、注重實(shí)踐,是一本不可多得的程序員手冊(cè)。本書(shū)作者具有計(jì)算機(jī)接口設(shè)備開(kāi)發(fā)以及軟件開(kāi)發(fā)的大量經(jīng)驗(yàn)。配套代碼免去煩瑣輸入代碼的工作,提高學(xué)習(xí)效率。 與初學(xué)者探討Visual C++串口通信開(kāi)發(fā)技術(shù),每一步都有詳盡說(shuō)明;案例式教學(xué),豐富的項(xiàng)目實(shí)例+詳盡的代碼+完整的注解;倡導(dǎo)輕松、快捷編程的程序員必務(wù)手冊(cè);Visual C++串口通信開(kāi)發(fā)入門(mén)、進(jìn)階的“一指神功”。
標(biāo)簽: Visual 串口通信 編程 實(shí)踐
上傳時(shí)間: 2014-01-09
上傳用戶:lhc9102
VHDL 實(shí)現(xiàn) 有限沖擊響應(yīng)濾波器的設(shè)計(jì)(串行式)
標(biāo)簽: VHDL 響應(yīng)濾波器 串行
上傳時(shí)間: 2014-01-10
上傳用戶:yuanyuan123
系統(tǒng)實(shí)驗(yàn)板原理圖掌握七段碼顯示器硬件線路原理掌握用HD7279A 芯片 實(shí)現(xiàn)顯示的編程方法 HD7279A 是一片具有串行接口的,可同時(shí)驅(qū)動(dòng)8 位共陰式數(shù)碼管(或64 只獨(dú)立LED)的 智能顯示驅(qū)動(dòng)芯片該芯片同時(shí)還可連接多達(dá)64 鍵的鍵盤(pán)矩陣 HD7279A 內(nèi)部含有譯碼器可直接接受16 進(jìn)制碼HD7279A 還同時(shí)具有2 種譯碼方 式HD7279A 還具有多種控制指令如消隱閃爍左移右移段尋址等
標(biāo)簽: 7279A 7279 HD LED
上傳時(shí)間: 2014-01-23
上傳用戶:tedo811
0671、串入式聲控延時(shí)開(kāi)關(guān)
標(biāo)簽:
上傳時(shí)間: 2014-04-09
上傳用戶:sxdtlqqjl
電纜偏心嚴(yán)重影響電纜的質(zhì)量,因此在電纜生產(chǎn)時(shí)必須要進(jìn)行偏心檢測(cè)。該文針對(duì)目前我國(guó)電纜偏心檢測(cè)技術(shù)落后的現(xiàn)狀,提出采用電渦流檢測(cè)方法來(lái)研制可以對(duì)電纜進(jìn)行在線實(shí)時(shí)偏心檢測(cè)的自動(dòng)化系統(tǒng),并對(duì)此項(xiàng)檢測(cè)技術(shù)進(jìn)行了詳細(xì)研究。 該文先從偏心傳感器、數(shù)據(jù)采集器和上位機(jī)系統(tǒng)三大部分對(duì)電渦流式電纜偏心檢測(cè)系統(tǒng)進(jìn)行了整體設(shè)計(jì)。完成了偏心傳感器探頭的設(shè)計(jì)并解決了偏心傳感器振蕩電路的電源供應(yīng)問(wèn)題和信號(hào)從旋轉(zhuǎn)部件到靜止部件的傳輸問(wèn)題。以TLC2543A/D轉(zhuǎn)換器和AT89C52單片機(jī)為核心器件設(shè)計(jì)了數(shù)據(jù)采集器,完成模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換,并通過(guò)RS-232串行通訊把采樣數(shù)據(jù)傳輸給PC機(jī)。利用VisualBasic語(yǔ)言開(kāi)發(fā)了軟件系統(tǒng),對(duì)接收的數(shù)據(jù)進(jìn)行了處理并對(duì)結(jié)果進(jìn)行了輸出顯示。 為了提高檢測(cè)系統(tǒng)的精度,系統(tǒng)中采用了模擬濾波器和數(shù)字濾波器。根據(jù)檢測(cè)系統(tǒng)中信號(hào)的特點(diǎn),分別確定了模擬濾波器和數(shù)字濾波器的性能指標(biāo),設(shè)計(jì)了抗混疊的3階巴特沃思模擬濾波器和5階橢圓型ⅡR低通數(shù)字濾波器,并采用適當(dāng)?shù)姆椒ㄟM(jìn)行了實(shí)現(xiàn)。在靜態(tài)的電纜偏心檢測(cè)實(shí)驗(yàn)系統(tǒng)中對(duì)濾波器的性能進(jìn)行了驗(yàn)證。 偏心傳感器是檢測(cè)系統(tǒng)中的關(guān)鍵部件,它的性能至關(guān)重要。該文通過(guò)構(gòu)造的靜態(tài)實(shí)驗(yàn)系統(tǒng)對(duì)偏心傳感器的性能進(jìn)行了研究,分析了被測(cè)電纜線芯直徑、檢測(cè)線圈的匝數(shù)和檢測(cè)探頭的尺寸對(duì)偏心傳感器性能的影響。
標(biāo)簽: 電渦流 檢測(cè)技術(shù) 電纜
上傳時(shí)間: 2013-06-19
上傳用戶:yt1993410
現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。
標(biāo)簽: FPGA 高速串行 接口模塊
上傳時(shí)間: 2013-04-24
上傳用戶:戀天使569
高速、高精度已經(jīng)成為伺服驅(qū)動(dòng)系統(tǒng)的發(fā)展趨勢(shì),而位置檢測(cè)環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關(guān)鍵環(huán)節(jié)之一。光電編碼器作為伺服驅(qū)動(dòng)系統(tǒng)中常用的檢測(cè)裝置,根據(jù)結(jié)構(gòu)和原理的不同分為增量式和絕對(duì)式。本文從原理上對(duì)增量式光電編碼器和絕對(duì)式光電編碼器做了深入的分析,通過(guò)對(duì)比它們的特性,得出了絕對(duì)式光電編碼器更適合高速、高精度伺服驅(qū)動(dòng)系統(tǒng)的結(jié)論。 絕對(duì)式光電編碼器精度高、位數(shù)多的特點(diǎn)決定其通信方式只能采取串行傳輸方式,且由相應(yīng)的通信協(xié)議控制信息的傳輸。本文首先針對(duì)編碼器主要生產(chǎn)廠商日本多摩川公司的絕對(duì)式光電編碼器,深入研究了通信協(xié)議相關(guān)的硬件電路、數(shù)據(jù)幀格式、時(shí)序等。隨后介紹了新興的電子器件FPGA及其開(kāi)發(fā)語(yǔ)言硬件描述語(yǔ)言Verilog HDL,并對(duì)基于FPGA的絕對(duì)式編碼器通信接口電路做了可行性的分析。在此基礎(chǔ)上,采用自頂向下的設(shè)計(jì)方法,將整個(gè)接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個(gè)模塊,各個(gè)模塊采用Verilog語(yǔ)言進(jìn)行描述設(shè)計(jì)編碼器接口電路。最終的設(shè)計(jì)在相關(guān)硬件電路上實(shí)現(xiàn)。最后,通過(guò)在TMS320F2812伺服控制平臺(tái)上編寫(xiě)的硬件驅(qū)動(dòng)程序驗(yàn)證了整個(gè)設(shè)計(jì)的各項(xiàng)功能,達(dá)到了設(shè)計(jì)的要求。
標(biāo)簽: FPGA 光電編碼器 通信接口
上傳時(shí)間: 2013-07-11
上傳用戶:snowkiss2014
ADS7824是美國(guó)BB公司生產(chǎn)的12位開(kāi)關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作
標(biāo)簽: 7824 ADS 4通道 并行
上傳時(shí)間: 2013-07-08
上傳用戶:yy307115118
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1