亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串行<b>通信接口</b>

  • 1-wire 單總線是 Maxim 全資子公司 Dallas 的一項專有技術 與目前多數標準串行數據 通信方式 如SPI/I 2 C/MICROWIRE不同 它采用單根信號線 既傳輸時鐘 又傳輸

    1-wire 單總線是 Maxim 全資子公司 Dallas 的一項專有技術 與目前多數標準串行數據 通信方式 如SPI/I 2 C/MICROWIRE不同 它采用單根信號線 既傳輸時鐘 又傳輸數據 而且數據傳輸是雙向的 它具有節省 I/O 口線資源 結構簡單 成本低廉 便于總線擴展和 維護等諸多優點

    標簽: MICROWIRE Dallas Maxim wire

    上傳時間: 2013-12-20

    上傳用戶:hj_18

  • WINDOWS 與單片機串行口通信調試

    WINDOWS 與單片機串行口通信調試,可設置收發數據格式

    標簽: WINDOWS 單片機 串行口 通信

    上傳時間: 2014-01-11

    上傳用戶:lht618

  • 基于單片機c8051F020的串行口通信的源程序代碼。

    基于單片機c8051F020的串行口通信的源程序代碼。

    標簽: c8051F020 單片機 串行口 代碼

    上傳時間: 2017-06-28

    上傳用戶:zhaiyanzhong

  • 基于VHDL語言的一個新型串行數字通信模塊。

    基于VHDL語言的一個新型串行數字通信模塊。

    標簽: VHDL 語言 串行 數字通信

    上傳時間: 2017-07-21

    上傳用戶:zhengjian

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • PIC16系列單片機與PC機串行通信的軟硬件實現

     介紹一種運用PIC16F84單片機實現與PC機串行通信的方法,并給出其硬件接口電路及通信源程序。關鍵詞    異步串行通信    發送與接收    VB4 Win95 串口查詢法  1 前言    美國Microchip公司的PIC16系列單片機是一種新型的CMOS工藝的8位單片機。其中,PIC16FXX單片機的程序存儲器為電可擦除閃速存儲器(flash),可多次修改程序,甚至可以在線編程。PIC16F83和PIC16F84片內數據存儲器除RAM外,還有64字節的EEPROM,可以當作一般的或非易失性的數據存儲器使用,簡單方便。它還具有片內上電復位、延時電路、看門狗電路等。另外,PIC16系列單片機功耗極低,因而是一種非常適合在各種便攜式設備中使用的高性價比的單片機,并已經得到了越來越廣泛的應用。   但是在許多需要大量計算的運用中,還必須借助微機的強大數據處理能力。這樣必須通過通信電路實現PIC單片機與微機間的可靠數據傳輸。有的PIC16單片機內并沒有提供串行口,所以串行通信必須通過自己設計的硬件電路和通信軟件來實現。   下面介紹用查詢法實現異步串行通訊的方法。同時給出了用PIC16F84單片機的兩個I/O口模擬2線串行口的硬件接口電路、程序流程框圖、單片機內通信程序以及微機內的通信程序等。2 硬件實現方法與電路   PIC16F84的程序存儲器由1K×14的閃速(flash)存儲器構成,它只有13條I/O口,1個定時器,為了盡量節省單片機的軟硬件資源,采用下述異步串行通信的實現方法。   如圖1所示,PIC16F84在4MHz時鐘下,采用半雙工方式,可實現9600波特率的異步串行數據通信,1位停止位,8位數據位,無校驗位。接收和發送以低位在先(一般模式),采用軟件延時。為節省篇幅,單片機內的通信程序中未提供任何握手協議,用戶可根據自己的需要在軟件中加入握手方式。

    標簽: PIC 16 PC機 單片機

    上傳時間: 2014-12-27

    上傳用戶:偷心的海盜

  • 單片機串行通信發射機

    單片機串行通信發射機 我所做的單片機串行通信發射機主要在實驗室完成,參考有關的書籍和資料,個人完成電路的設計、焊接、檢查、調試,再根據自己的硬件和通信協議用匯編語言編寫發射和顯示程序,然后加電調試,最終達到準確無誤的發射和顯示。在這過程中需要選擇適當的元件,合理的電路圖扎實的焊接技術,基本的故障排除和糾正能力,會使用基本的儀器對硬件進行調試,會熟練的運用匯編語言編寫程序,會用相關的軟件對自己的程序進行翻譯,并燒進芯片中,要與對方接收機統一通信協議,要耐心的反復檢查、修改和調試,直到達到預期目的。單片機串行通信發射機采用串行工作方式,發射并顯示兩位數字信息,既顯示00-99,使數據能夠在不同地方傳遞。硬件部分主要分兩大塊,由AT89C51和多個按鍵組成的控制模塊,包括時鐘電路、控制信號電路,時鐘采用6MHZ晶振和30pF的電容來組成內部時鐘方式,控制信號用手動開關來控制,P1口來控制,P2、P3口產生信號并通過共陽極數碼管來顯示,軟件采用匯編語言來編寫,發射程序在通信協議一致的情況下完成數據的發射,同時顯示程序對發射的數據加以顯示。畢業設計的目的是了解基本電路設計的流程,豐富自己的知識和理論,鞏固所學的知識,提高自己的動手能力和實驗能力,從而具備一定的設計能力。我做得的畢業設計注重于對單片機串行發射的理論的理解,明白發射機的工作原理,以便以后單片機領域的開發和研制打下基礎,提高自己的設計能力,培養創新能力,豐富自己的知識理論,做到理論和實際結合。本課題的重要意義還在于能在進一步層次了解單片機的工作原理,內部結構和工作狀態。理解單片機的接口技術,中斷技術,存儲方式,時鐘方式和控制方式,這樣才能更好的利用單片機來做有效的設計。我的畢業設計分為兩個部分,硬件部分和軟件部分。硬件部分介紹:單片機串行通信發射機電路的設計,單片機AT89C51的功能和其在電路的作用。介紹了AT89C51的管腳結構和每個管腳的作用及各自的連接方法。AT89C51 與MCS-51 兼容,4K字節可編程閃爍存儲器,壽命:1000次可擦,數據保存10年,全靜態工作:0HZ-24HZ,三級程序存儲器鎖定,128*8 位內部RAM,32 跟可編程I/O 線,兩個16 位定時/計數器,5 個中斷源,5 個可編程串行通道,低功耗的閑置和掉電模式,片內震蕩和時鐘電路,P0和P1 可作為串行輸入口,P3口因為其管腳有特殊功能,可連接其他電路。例如P3.0RXD 作為串行輸出口,其中時鐘電路采用內時鐘工作方式,控制信號采用手動控制。數據的傳輸方式分為單工、半雙工、全雙工和多工工作方式;串行通信有兩種形式,異步和同步通信。介紹了串行串行口控制寄存器,電源管理寄存器PCON,中斷允許寄存器IE,還介紹了數碼顯示管的工作方式、組成,共陽極和共陰極數碼顯示管的電路組成,有動態和靜態顯示兩種方式,說明了不同顯示方法與單片機的連接。再后來還介紹了硬件的焊接過程,及在焊接時遇到的問題和應該注意的方面。硬件焊接好后的檢查電路、不裝芯片上電檢查及上電裝芯片檢查。軟件部分:在了解電路設計原理后,根據原理和目的畫出電路流程圖,列出數碼顯示的斷碼表,計算波特率,設置串行口,在與接受機設置相同的通信協議的基礎上編寫顯示和發射程序。編寫完程序還要進行編譯,這就必須會使用編譯軟件。介紹了編譯軟件的使用和使用過程中遇到的問題,及在編譯后燒入芯片使用的軟件PLDA,后來的加電調試,及遇到的問題,在沒問題后與接受機連接,發射數據,直到對方準確接收到。在軟件調試過程中將詳細介紹調試遇到的問題,例如:通信協議是否相同,數碼管是否與芯片連接對應,計數器是否開始計數等。

    標簽: 單片機 串行通信 發射機

    上傳時間: 2013-10-19

    上傳用戶:uuuuuuu

  • 基于DMA控制器的UART串行通信設計

    針對大數據量的串口間通信,在常規的UART串行數據通信的基礎上,結合Cortex-M3微控制器中DMA控制器的作用,實現DMA控制的UART串口數據包收發。設計鏈表項緩存,最終實現DMA的分散/聚集模式的數據傳輸過程,主要是發送過程。提高了串行數據通信過程的MCU獨立性和MCU利用的效率。

    標簽: UART DMA 控制器 串行

    上傳時間: 2013-11-04

    上傳用戶:gaome

  • VHDL的串行同步通信SPI設計.

    這是一個衡量通信速度的參數。它表示每秒鐘傳送的bit的個數。例如300波特表示每秒鐘發送300個bit,當我們提到時鐘周期時,我們就是指波特率例如如果協議需要4800波特率,那么時鐘是4800Hz,這意味著串口通信在數據線上的采樣率為4800Hz,通常電話線的波特率為14400,28800和36600,波特率可以遠遠大于這些值,但是波特率和距離成反比。串行口每秒發送或接收數據的碼元數為傳碼,單位為波特,也叫波特率,若發送或接收一位數據所需時間為T,則波特率為1/T,相應的發送或接收時鐘為1/T Hz。發送和接收設備的波特率應一致。位同步是實現收發雙方的碼元同步,由數據傳輸系統的同步控制電路實現。發送端由發送時鐘的定時脈沖對數據序列取樣再生,接收端由接收時鐘的定時脈沖對接收數據序列取樣判斷,恢復原來的數據序列。因此,接收時鐘和發送時鐘必須同頻同相,這是由接收端的定時提取和鎖相環電路實現的。傳碼率與位同步必須同時滿足。否則,接收設備接收不到有效信息

    標簽: vhdl 串行同步通信 spi

    上傳時間: 2022-06-22

    上傳用戶:

  • VIP專區-嵌入式/單片機編程源碼精選合集系列(71)

    VIP專區-嵌入式/單片機編程源碼精選合集系列(71)資源包含以下內容:1. LPC2200的實驗原代碼,ADS 1.2集成開發環境練習.2. LPC2200的匯編指令實驗原代碼工程,周立功的2200實驗板.3. 這一一個講I2C的程序。是FPGA硬件程序。非常好的哦。.4. M3355的源代碼.5. SAMSUNG 5009的源代碼.6. ZORAN 962/966 SOURCE CODE,DVD chip.7. MachDevice Project: Blank Plugin.8. SDRAM Controller For Altera SOPC Builder and NIOS on DE2 kit board.9. SRAM Controller For Altera SOPC Builder and NIOS on DE2 kit board.10. RS232 Controller For Altera SOPC Builder and NIOS on DE2 kit board.11. DE2_PIO Controller For Altera SOPC Builder and NIOS on DE2 kit board.12. 在QuartusII中使用AHDL語言編寫一個RS232串行數據通信接口.13. 源碼PonyProg2000-2.07a.tar.gz.14. 周立功LPC2200實驗板第三章UCOSii的前兩個實驗.15. 周立功LPC2200實驗板第三章UCOSii的第三,第四個實驗.16. zigbee技術中協調器應用協議.17. ARM編程 控制目標板LED燈程序 s3c2410.18. 嵌入式系統下的鍵盤驅動程序。可識別三種類型的鍵盤動作:按下.19. /// ////HVDA高差壓差動輸入.20. 利用帶有I2C總線接口的日歷時鐘芯片DS1337.21. 6位共陰數碼管.22. 8051模擬I2C.23. 在sopc 當中創建硬件電路.24. 一個老外寫的用CPLD實現DDS的軟件.25. 觸摸屏實例.26. niosII的一個例子!NIOSII是ALTERA出的一個軟核處理器.27. 臺灣的UBec公司的zigbee RF芯片uz2400的數據文檔.28. 信道程序.29. 數字示波器上的測頻電路原理圖.30. 最簡單的C51 流水燈.31. 32位arm9微處理器S3C2440的i2c測試源代碼.32. 32位arm9微處理器S3C2440的led測試源代碼.33. 32位arm9微處理器S3C2440的led數碼管測試源代碼.34. 32位arm9微處理器S3C2440的rtc測試源代碼.35. 32位arm9微處理器S3C2440的uart測試源代碼.36. 加減時間計數器設計.37. 幾個精確C語言延時程序.1:500ms 2:200ms. 3:10ms.4:1s..38. CPLD-EPM7128SLC84最小系統及下載線.39. EDA高手入門必看.40. 智能桑拿浴顯示器程序.

    標簽: 連接 螺紋 標準手冊

    上傳時間: 2013-05-22

    上傳用戶:eeworm

主站蜘蛛池模板: 镇雄县| 廊坊市| 巴彦淖尔市| 福泉市| 泽州县| 彰化市| 安顺市| 铜山县| 松桃| 五大连池市| 澄城县| 伊宁市| 富民县| 常州市| 迭部县| 小金县| 文昌市| 清徐县| 平昌县| 井冈山市| 天台县| 绥化市| 三江| 康平县| 定陶县| 张家界市| 和田县| 和平区| 安达市| 拜泉县| 鄂伦春自治旗| 平远县| 招远市| 行唐县| 措美县| 茌平县| 靖远县| 镇巴县| 台北县| 抚顺市| 鄂托克前旗|