亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串音

  • 基于FPGA的34位串行編碼信號設計與實現

        為實現某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計簡潔、可靠。試驗表明:該設計系統(tǒng)運行正常、穩(wěn)定。

    標簽: FPGA 串行 編碼 信號設計

    上傳時間: 2013-10-09

    上傳用戶:小寶愛考拉

  • 高速PCB中微帶線的串擾分析

      對高速PCB中的微帶線在多種不同情況下進行了有損傳輸的串擾仿真和分析, 通過有、無端接時改變線間距、線長和線寬等參數的仿真波形中近端串擾和遠端串擾波形的直觀變化和對比, 研究了高速PCB設計中串擾的產生和有效抑制, 相關結論對在高速PCB中合理利用微帶線進行信號傳輸提供了一定的依據.

    標簽: PCB 微帶線 串擾分析

    上傳時間: 2015-01-02

    上傳用戶:haohao

  • 二線制串行EEPROM應用

    本文介紹了AT24C01系列二線制串行EEPROM的使用方法及串行EEPROM與單片機的軟件接口,簡要說明其在電機控制中保存控制參數的應用

    標簽: EEPROM 二線制 串行

    上傳時間: 2013-11-21

    上傳用戶:lps11188

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-11-03

    上傳用戶:924484786

  • 基于FPGA實現的高速串行交換模塊實現方法研究

    采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協(xié)議的數據交換模塊,并解決了該模塊實現中的關鍵問題.該交換模塊實現4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數據交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數據交換,實現了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標簽: FPGA 高速串行 模塊 實現方法

    上傳時間: 2013-10-19

    上傳用戶:angle

  • 采用高速串行收發(fā)器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業(yè)界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協(xié)議數據幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標準的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導致系統(tǒng)資源的浪費。本文提出的設計方案可以改進Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • 基于FPGA的高速串行傳輸接口研究與實現

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構建了一個高速串行數據傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現1. 25Gbp s高速串行傳輸的設計方案。實現并驗證了采用FPGA完成千兆串行傳輸的功能目標,為后續(xù)采用FPGA實現各種高速協(xié)議奠定了良好的基礎。關鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數字系統(tǒng)互連設計中,高速串行I/O技術取代傳統(tǒng)的并行I/O技術成為當前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設計存在的缺陷。在實際設計應用中,采用現場可編程門陣列( FPGA)實現高速串行接口是一種性價比較高的技術途徑。

    標簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-10-22

    上傳用戶:semi1981

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統(tǒng)設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發(fā)周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-17

    上傳用戶:hxy200501

  • AHCI串行ATA高級主控接口

    AHCI串行ATA高級主控接口

    標簽: AHCI ATA 串行 主控接口

    上傳時間: 2013-11-05

    上傳用戶:helmos

  • 將串口服務器聯入互聯網

    串口服務器提供串口轉網絡功能,能夠將RS-232/485/422串口轉換成TCP/IP網絡接口,實現RS-232/485/422串口與TCP/IP網絡接口的數據雙向透明傳輸。使得串口設備能夠立即具備TCP/IP網絡接口功能,連接網絡進行數據通信,極大的擴展串口設備的通信距離。

    標簽: 串口服務器 互聯網

    上傳時間: 2013-10-26

    上傳用戶:cange111

主站蜘蛛池模板: 防城港市| 孝感市| 芮城县| 太原市| 襄城县| 民和| 瑞安市| 岑溪市| 达拉特旗| 巴马| 钦州市| 开原市| 林西县| 闵行区| 乌兰县| 渝北区| 仁寿县| 景泰县| 偃师市| 绿春县| 方正县| 林甸县| 正镶白旗| 甘泉县| 固镇县| 白银市| 桦甸市| 奉贤区| 长葛市| 永顺县| 应城市| 二连浩特市| 莆田市| 博湖县| 和顺县| 阿坝县| 贡山| 炎陵县| 山西省| 公主岭市| 青川县|