亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

主機(jī)接口

  • 基于FPGA的PCIE1接口設計與實現(xiàn).rar

    隨著現(xiàn)代計算機技術、微電子技術的進一步結合和發(fā)展,可編程邏輯技術已成為當前電子設計領域中最具活力和發(fā)展前途的技術。通過采用FPGA/EDA技術,對通信卡的PCI接口、E1接口、外部邏輯電路進行集成,并利用目前通用計算機強大的數(shù)字信息處理能力,可大大簡化CTI硬件的設計,降低制造成本,提高系統(tǒng)可靠性。 據(jù)此,本論文提出了基于FPGA/EDA技術的PCI-E1接口設計方法,文中對PCI總線接口、E1接口及兩接口的互連等相關技術進行了深入分析,對各功能模塊和系統(tǒng)進行了VHDL建模與仿真。 同時,論文還介紹了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平臺的設計原理和基于DriverWorks的WDM驅動程序的設計方法。 本論文涉及的軟件、硬件系統(tǒng)已經(jīng)開發(fā)、調(diào)試完成。測試結果表明:1、論文所研究的PCI接口(主/從設備)在進行配置讀/寫、I/O讀寫、存儲器讀寫及總線的猝發(fā)數(shù)據(jù)傳送等操作中,各項性能符合PCI2.3規(guī)范的要求。 2、論文所研究的E1接口支持成幀和不成幀兩種傳輸方式:在成幀模式下,信息的有效傳送速率為31×64Kbit/s;在不成幀的模式下,信息的有效傳送速率為2.048Mbit/s。E1輸出口各項參數(shù)符合CCITT相關規(guī)范要求。 3、論文所研究的PCI-E1接口在與現(xiàn)網(wǎng)設備、模塊的對接測試中,性能穩(wěn)定。基于本論文的產(chǎn)品已經(jīng)正式發(fā)布。國內(nèi)部分廠家已對該產(chǎn)品進行了多方面的綜合測試,并計劃將其應用到實際的生產(chǎn)和研究中。 本論文對于CTI硬件的設計是一項嘗試和革新。測試和應用證明該方法行之有效,符合設計目標,具有較廣闊的應用前景。

    標簽: PCIE1 FPGA 接口設計

    上傳時間: 2013-06-02

    上傳用戶:wpwpwlxwlx

  • 基于ARM和WinCE的電臺可視化人機交互接口的設計與實現(xiàn)

    本文以正在研制的某新型電臺為應用背景,研究在電臺上使用觸摸屏的硬件設計方法和軟件實現(xiàn)途徑。 觸摸屏是人機交互發(fā)展的方向。目前已在多種領域得到了廣泛地應用,而使用觸摸屏代替按鍵在無線電臺上實現(xiàn)人機交互功能目前尚不多見。在無線電臺上使用觸摸屏可以盡可能地減少電臺的體積,同時采用常見的Windows風格的操作系統(tǒng),可以使電臺不僅易于攜帶,也更便于操作。 本文的研究是基于ARM的硬件平臺和Windows CE的軟件平臺。硬件平臺的內(nèi)核模塊采用ARM920T核的S3C2410嵌入式處理器,外部包含64M的SDRAM和64M的NAND Flash;硬件平臺還集成了LCD,觸摸屏等人機接口,同時提供了USB主控制器接口、SD卡擴展接口和RS232接口。平臺技術先進,結構合理,功能較完備,整體性、可擴充性強。 在此硬件平臺的基礎上,本文深入分析了基于Windows CE軟件平臺的構建,對應用開發(fā)所涉及工具軟件作了介紹,并依據(jù)應用開發(fā)的需要定制了Windows CE內(nèi)核。本文對LCD、觸摸屏和USB的驅動程序作了深入研究,并在此基礎上初步涉及了Windows CE應用程序開發(fā),實現(xiàn)了電臺操作界面,實現(xiàn)了基本的數(shù)據(jù)錄入與輸出功能。

    標簽: WinCE ARM 電臺 可視化

    上傳時間: 2013-07-26

    上傳用戶:fandeshun

  • 基于FPGA的PCIE1接口設計與實現(xiàn)

    隨著現(xiàn)代計算機技術、微電子技術的進一步結合和發(fā)展,可編程邏輯技術已成為當前電子設計領域中最具活力和發(fā)展前途的技術。通過采用FPGA/EDA技術,對通信卡的PCI接口、E1接口、外部邏輯電路進行集成,并利用目前通用計算機強大的數(shù)字信息處理能力,可大大簡化CTI硬件的設計,降低制造成本,提高系統(tǒng)可靠性。 據(jù)此,本論文提出了基于FPGA/EDA技術的PCI-E1接口設計方法,文中對PCI總線接口、E1接口及兩接口的互連等相關技術進行了深入分析,對各功能模塊和系統(tǒng)進行了VHDL建模與仿真。 同時,論文還介紹了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平臺的設計原理和基于DriverWorks的WDM驅動程序的設計方法。 本論文涉及的軟件、硬件系統(tǒng)已經(jīng)開發(fā)、調(diào)試完成。測試結果表明:1、論文所研究的PCI接口(主/從設備)在進行配置讀/寫、I/O讀寫、存儲器讀寫及總線的猝發(fā)數(shù)據(jù)傳送等操作中,各項性能符合PCI2.3規(guī)范的要求。 2、論文所研究的E1接口支持成幀和不成幀兩種傳輸方式:在成幀模式下,信息的有效傳送速率為31×64Kbit/s;在不成幀的模式下,信息的有效傳送速率為2.048Mbit/s。E1輸出口各項參數(shù)符合CCITT相關規(guī)范要求。 3、論文所研究的PCI-E1接口在與現(xiàn)網(wǎng)設備、模塊的對接測試中,性能穩(wěn)定。基于本論文的產(chǎn)品已經(jīng)正式發(fā)布。國內(nèi)部分廠家已對該產(chǎn)品進行了多方面的綜合測試,并計劃將其應用到實際的生產(chǎn)和研究中。 本論文對于CTI硬件的設計是一項嘗試和革新。測試和應用證明該方法行之有效,符合設計目標,具有較廣闊的應用前景。

    標簽: PCIE1 FPGA 接口設計

    上傳時間: 2013-04-24

    上傳用戶:lixinxiang

  • 基于FPGA的PROFIBUSDP從站接口研究

    PROFIBUS現(xiàn)場總線技術是當今控制領域的一個熱點。目前國內(nèi)對于PROFIBUS-DP的應用和研究主要以西門子等國外大公司的成套設備為主,用單片機+固態(tài)程序的方法做PROFIBUS-DP接口控制器的技術比較成熟,而自主開發(fā)PROFIBUS-DP通用接口的研究卻比較少。針對這一現(xiàn)狀,本論文采用FPGA做控制器,提出了基于FPGA技術的從站接口通信模塊的設計方案,使具有RS-232接口的從站可以通過該接口通信模塊與PROFIBUS-DP主站進行通訊連接。 論文首先對PROFIBUS現(xiàn)場總線技術進行概述,主要從現(xiàn)場總線的技術特點、協(xié)議結構、傳輸技術、存取協(xié)議等方面進行介紹。對PROFIBUS-DP系統(tǒng)組成和配置、工作方式及數(shù)據(jù)傳遞、DP的功能和從站狀態(tài)機制等進行研究和分析。然后詳細論述了基于PROFIBUS-DP的通信接口的硬件及軟件實現(xiàn)。 在硬件設計中,本文從PROFIBUS協(xié)議芯片SPC3實現(xiàn)的具體功能出發(fā),結合EDA(Electronic Design Amomation)設計自項向下的設計思想,給出了總線接口的總體設計方案。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。并充分考慮了硬件的通用性及將來的擴展。 本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優(yōu)化,最后在FPGA(Field Programmable Gate Array)芯片EP1C6上得以實現(xiàn)。在軟件設計中,詳細介紹了通信接口的軟件設計實現(xiàn),包括狀態(tài)機的實現(xiàn)、各種通信報文的實現(xiàn)、GSD文件的編寫等。 再通過Siemens公司的CP5611網(wǎng)絡接口卡和PC機做主站,使用COMPROFIBUS組態(tài)軟件,組建系統(tǒng)進行通訊測試,得到良好結果。

    標簽: PROFIBUSDP FPGA 接口

    上傳時間: 2013-05-25

    上傳用戶:xwd2010

  • 1553B總線接口技術研究及FPGA實現(xiàn)

    本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規(guī)模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現(xiàn)對結構進行模塊細化。在介紹模擬收發(fā)器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調(diào)試過程提高測試數(shù)據(jù)的直觀性。驗證的結果表明本文提出的設計方案是合理的。

    標簽: 1553B FPGA 總線接口 技術研究

    上傳時間: 2013-04-24

    上傳用戶:sz_hjbf

  • 基于μC/OS-Ⅱ和LwIP的嵌入式以太網(wǎng)接口設計

    ·摘要:  針對城市道路交通控制系統(tǒng)中大容量主教據(jù)流的實時傳輸和重要狀態(tài)信息與控制指令可靠傳輸?shù)男枨?采用基于μC/OS-Ⅱ實時操作系統(tǒng)和LwIP協(xié)議棧的嵌入式以太網(wǎng)接口的設計方法,構建了滿足系統(tǒng)數(shù)據(jù)實時傳輸和可靠傳輸?shù)囊蕴W(wǎng)結構;系統(tǒng)硬件采用DSP和以太網(wǎng)控制器CS8900A,通過驅動程序設計和協(xié)議棧的移植,實現(xiàn)UDP和TCP對主數(shù)據(jù)流和狀態(tài)信息與指令的傳輸,并通過上位機界面進行遠程監(jiān)控

    標簽: LwIP OS 嵌入式以太網(wǎng) 接口設計

    上傳時間: 2013-04-24

    上傳用戶:希醬大魔王

  • 采用UART做LIN總線的主節(jié)點應用

    采用UART做LIN總線的主節(jié)點應用:本應用例使用SPMC75F2313A和通用LIN Bus收發(fā)器TJA1020(或ATA6661)實現(xiàn)LIN(Local Interconnect Network)是低成本的汽車網(wǎng)絡的傳輸。1.2 LIN Bus規(guī)范LIN 是低成本網(wǎng)絡中的汽車通訊協(xié)議標準,LIN(Local Interconnect Network)是低成本的汽車網(wǎng)絡,它是現(xiàn)有多種汽車網(wǎng)絡在功能上的補充由于能夠提高質量、降低成本,LIN 將是在汽車中使用汽車分級網(wǎng)絡的啟動因素。LIN 的標準化將簡化多種現(xiàn)存的多點解決方案且將降低在汽車電子領域中的開發(fā)生產(chǎn)服務和后勤成本。LIN 標準包括傳輸協(xié)議規(guī)范、傳輸媒體規(guī)范、開發(fā)工具接口規(guī)范和用于軟件編程的接口LIN在硬件和軟件上保證了網(wǎng)絡節(jié)點的互操作性并有可預測EMC的功能。

    標簽: UART LIN 總線 主節(jié)點

    上傳時間: 2013-10-15

    上傳用戶:AISINI005

  • 用FPGA實現(xiàn)RS485通信接口芯片

    在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標準接口形式。當選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎的RS - 485 通信接口芯片。實驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實用價值。

    標簽: FPGA 485 RS 通信接口

    上傳時間: 2013-11-02

    上傳用戶:zhf01y

  • 嵌入式PROFIBUS-DP智能從站接口的設計

    該文介紹了單片機+SPC3的從站接口的軟硬件設計方法,并通過組態(tài)軟件+CP5611卡的方式和串口模擬主站兩種方式搭建主站.測試從站的通信功能.同時為不同需求的開發(fā)者提供了較為合理的從站調(diào)試方法和報文分析。

    標簽: PROFIBUS-DP 嵌入式 接口的設計

    上傳時間: 2013-10-13

    上傳用戶:molo

  • 用FPGA實現(xiàn)RS485通信接口芯片

    在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標準接口形式。當選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎的RS - 485 通信接口芯片。實驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實用價值。

    標簽: FPGA 485 RS 通信接口

    上傳時間: 2014-01-02

    上傳用戶:z240529971

主站蜘蛛池模板: 磐安县| 佳木斯市| 金川县| 泸水县| 樟树市| 滨州市| 万安县| 渝北区| 昌都县| 周口市| 景德镇市| 宝清县| 山西省| 临泽县| 厦门市| 浙江省| 綦江县| 雷山县| 柘荣县| 安宁市| 德格县| 乾安县| 慈利县| 连南| 南昌县| 普陀区| 集贤县| 娱乐| 伊通| 南郑县| 大荔县| 博客| 资溪县| 手游| 香格里拉县| 贵南县| 五莲县| 玉田县| 洞口县| 柯坪县| 密云县|