資源簡介:該文檔為用FPGA實現(xiàn)RS485通信接口芯片講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………??
上傳時間: 2022-03-24
上傳用戶:d1997wayne
資源簡介:在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)...
上傳時間: 2013-11-02
上傳用戶:zhf01y
資源簡介:在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)...
上傳時間: 2014-01-02
上傳用戶:z240529971
資源簡介:用FPGA實現(xiàn)RS232通信,此代碼是用VHDL語言編寫,非常有用的好東東啊
上傳時間: 2013-08-21
上傳用戶:爺?shù)臍赓|(zhì)
資源簡介:用FPGA實現(xiàn)RS232通信,此代碼是用VHDL語言編寫,非常有用的好東東啊
上傳時間: 2016-07-04
上傳用戶:xiaodu1124
資源簡介:用FPGA實現(xiàn)的VGA接口程序,采用的語言是VHDL硬件描述語言,大家可以參照下看看采用的器件是Altera EP2c35
上傳時間: 2016-10-10
上傳用戶:tianjinfan
資源簡介:用FPGA實現(xiàn)任意波形發(fā)生器的源代碼,另外還包括FPGA實現(xiàn)UART,從而與MCU實現(xiàn)串行通信。
上傳時間: 2013-08-27
上傳用戶:llwap
資源簡介:1、 用FPGA實現(xiàn)PS/2鼠標(biāo)接口。 2、 鼠標(biāo)左鍵按下時十字形鼠標(biāo)圖象的中間方塊改變顏色,右按下時箭頭改變顏色。 3、 Reset按鍵:總復(fù)位。
上傳時間: 2015-09-06
上傳用戶:love_stanford
資源簡介:用FPGA實現(xiàn)了RS232異步串行通信,所用語言是VHDL,另外本人還有Verilog的歡迎交流學(xué)習(xí),根據(jù)RS232 異步串行通信來的幀格式,在FPGA發(fā)送模塊中采用的每一幀格式為:1位開始位+8位數(shù)據(jù)位+1位奇校驗位+1位停止位,波特率為2400。由設(shè)置的波特率可以算出分頻系數(shù)...
上傳時間: 2013-11-29
上傳用戶:ve3344
資源簡介:采用MAX485 芯片 使用ARM 系統(tǒng)硬件的UART 編程實現(xiàn)RS485 通信的基本收發(fā)功能
上傳時間: 2016-10-13
上傳用戶:chenxichenyue
資源簡介:基于FPGA的RapidIO核接口芯片的設(shè)計和實現(xiàn)這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2021-12-28
上傳用戶:
資源簡介:用FPGA實現(xiàn)FFT的算法分析,硬件介紹!
上傳時間: 2013-08-05
上傳用戶:qq1604324866
資源簡介:用FPGA實現(xiàn)三電平PWM發(fā)生器的完整資料
上傳時間: 2013-08-06
上傳用戶:DXM35
資源簡介:這是用FPGA實現(xiàn)的設(shè)計兩人擲骰子比較點大小的游戲,里面有詳細(xì)的程序源碼及分析,希望有些幫助
上傳時間: 2013-08-06
上傳用戶:lili123
資源簡介:針對高速數(shù)字信號處理的要求,提出用FPGA 實現(xiàn)基- 4FFT 算法,并對其整體結(jié)構(gòu)、蝶形單\\\\\\\\r\\\\\\\\n元進行了分析. 采用蝶算單元輸入并行結(jié)構(gòu)和同址運算,能同時提供蝶形運算所需的4 個操作\\\\\\\\r\\\\\\\\n數(shù),具有最大的數(shù)據(jù)并行性,能提高處理速度 按照旋...
上傳時間: 2013-08-08
上傳用戶:gxrui1991
資源簡介:用FPGA實現(xiàn)dsp 的fft算法 其中有幾個文檔文件和用vhdl寫的1024點的fft代碼
上傳時間: 2013-08-22
上傳用戶:ukuk
資源簡介:用FPGA實現(xiàn)的DA轉(zhuǎn)換器,有說明和源碼,VDHL文件。\\r\\nA PLD Based Delta-Sigma DAC\\r\\nDelta-Sigma modulation is the simple, yet powerful,\\r\\ntechnique responsible for the extraordinary\\r\\nperformance and low cost of today s audio CD\\r\\...
上傳時間: 2013-08-22
上傳用戶:dudu1210004
資源簡介:用FPGA實現(xiàn)大型設(shè)計時,可能需要FPGA具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA設(shè)計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設(shè)計和時鐘/數(shù)據(jù)關(guān)系。設(shè)計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線
上傳時間: 2013-08-23
上傳用戶:q986086481
資源簡介:PCI是一種高性能的局部總線規(guī)范,可實現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現(xiàn)PCI總線接口的設(shè)計方案。\r\n
上傳時間: 2013-08-30
上傳用戶:brain kung
資源簡介:用FPGA實現(xiàn)fft
上傳時間: 2013-09-06
上傳用戶:菁菁聆聽
資源簡介:用FPGA 實現(xiàn)全雙工異步串口(UART),與PC 機通信。1 位起始位;8 位數(shù)據(jù)位;一個停止位;無校驗位;波特率為2400、4800、9600、11520 任選或可變(可用按鍵控制波特率模式)。
上傳時間: 2013-12-23
上傳用戶:無聊來刷下
資源簡介:用FPGA實現(xiàn)DDS的原理圖,結(jié)構(gòu)清晰,采用總線方式與外部單片機通信
上傳時間: 2015-12-16
上傳用戶:qq521
資源簡介:用FPGA實現(xiàn)任意波形發(fā)生器的源代碼,另外還包括FPGA實現(xiàn)UART,從而與MCU實現(xiàn)串行通信。
上傳時間: 2016-01-06
上傳用戶:jkhjkh1982
資源簡介:FPGA實現(xiàn)的LCD接口,VHDL編程,FPGA芯片為ALtera公司的EP2c35
上傳時間: 2016-10-10
上傳用戶:s363994250
資源簡介:用Verilog實現(xiàn)的以太網(wǎng)接口!!!!!!!!!!!!!!!!!!
上傳時間: 2013-07-13
上傳用戶:LSPSL
資源簡介:用delphi5實現(xiàn)SOAP通信
上傳時間: 2013-12-14
上傳用戶:tedo811
資源簡介:用匯編語言實現(xiàn)數(shù)模轉(zhuǎn)換芯片max532的控制
上傳時間: 2013-12-21
上傳用戶:JasonC
資源簡介:用匯編語言實現(xiàn)模數(shù)轉(zhuǎn)換芯片max170的控制
上傳時間: 2013-12-11
上傳用戶:jennyzai
資源簡介:用FPGA實現(xiàn)SDRAM的操作,具體操作見內(nèi)部說明文件
上傳時間: 2014-01-05
上傳用戶:ecooo
資源簡介:用FPGA實現(xiàn)IIC通訊的主控端,最簡化的代碼,占用最小FPGA資源
上傳時間: 2015-03-24
上傳用戶:Ants