隨著通信技術的發展,無線通信技術在工業領域的應用日益增多。以前,工業中大多采用有線或人工的方式進行數據采集與傳輸,雖然簡單實用,卻耗費了大量人力、物力資源,且很大程度上限制了應用場所的拓展。因此,選取一種相對經濟、穩定而又高效的無線傳輸方式就變得緊迫和必要。 隨著GPRS網絡技術的逐漸成熟,GPRS無線網絡逐漸顯露出其在遠距離通信應用中的優勢。于此同時,嵌入式軟硬件技術的飛速發展也使得嵌入式產品進入千家萬戶。因此,采用基于嵌入式系統和GPRS網絡進行無線通信漸漸成為當今應用的熱點之一。 本系統采用高性能嵌入式微處理器S3C2410和GPRS無線通訊模塊MC39i構建硬件平臺,以嵌入式Linux操作系統和TCP/IP協議建立軟件平臺,完成基于ARM-Linux的嵌入式數據采集與遠傳系統設計。 本文首先對嵌入式系統的概況進行了綜述,接著對嵌入式處理器、嵌入式操作系統和GPRS無線網絡技術進行了概要介紹,然后提出了基于ARM-Linux的嵌入式數據采集與遠傳系統的設計方案,并從硬件設計和軟件實現兩方面具體闡述了該系統的開發實現過程,包括搭建以S3C2410和MC39i為核心的硬件平臺以及在該硬件平臺上建立基于嵌入式Linux操作系統的軟件平臺,并最終實現了數據采集與遠傳功能。 此系統由于采用了高性能的ARM處理器和嵌入式Linux系統,因此在多任務并行處理和進程實時處理等方面具有一定的優勢。該系統可以廣泛應用于燃氣、油田和電力等部門,具有較好的發展前景。
上傳時間: 2013-07-08
上傳用戶:lhc9102
發動機的燃油系統是發動機的關鍵部分,直接影響著發動機的動力性能、經濟性能和使用性能,其中噴油泵是該系統中至關重要的部件,是燃油系統的核心,而噴油泵試驗臺是檢測和調整發動機噴油泵所必需的關鍵設備。 噴油泵實驗系統被廣泛應用在教學、科研及生產部門,成為我國噴油泵研究與制造水平的關鍵。傳統的實驗系統多屬于簡單機電式的,效率和自動化程度較低。近年來出現的一些實驗系統結合了現代計算機技術,在性能和功能上有所增強,但在硬件和軟件方面還存在著結構復雜,可靠性、穩定性差等問題,且此類系統通常只能在實驗室進行研究,難以實時的在現場進行檢測,難以方便的應用于工業生產、維修的廠況,也不能滿足科學研究及生產制造等方面的要求。 本論文將噴油泵實驗系統與計算機及嵌入式技術有機結合起來,充分發揮嵌入式系統實時性強、功能專一的特點,研制了一種基于ARM-Linux的噴油泵實驗系統。系統采用Samsung公司性價比較高的ARM9芯片S3C2410A為硬件核心,移植嵌入式Linux作為操作系統,編寫應用程序,開發了友好的人機交互界面,具有體積小、重量輕、功耗低、操作簡單、可靠性高等特點,對于我國的教學、科研及工業生產具有重大意義。 文中首先簡要介紹了噴油泵實驗系統的發展現狀、嵌入式系統的基本定義以及本課題所要研究的內容和意義,然后在對系統的需求進行分析的基礎上,給出了系統的總體方案設計,并進一步分塊探討了:系統的硬件設計;系統軟件設計(詳細闡述了將嵌入式Linux操作系統移植到ARM微處理器S3C2410A上的過程);應用程序設計。最后對本文所開發的實驗系統進行了調試并對后續工作做了展望。結果證明,此噴油泵實驗系統運行穩定,性能可靠,能夠方便快速的應用于教學實驗、科學研究以及生產實踐中,是性能優良的噴油泵實驗系統。
上傳時間: 2013-06-08
上傳用戶:diaorunze
嵌入式測控系統和測控裝置在工業生產過程控制、儀器儀表及自動化系統、智能樓宇監控等方面得到廣泛的應用。由于嵌入式測控系統監控對象的多樣性,因此通用性不是很強,傳統的設計方法都是從底層的硬件設計開始,再設計專用的軟件,導致設計周期長,重復工作多,成本增加。微電子技術和計算機技術的飛速發展,使得微處理器的性能和功能得到極大的提高,為通用型測控平臺的構建奠定了基礎。 本文提出了一種嵌入式測控平臺的設計思路。采用主板和擴展板相結合的模塊化設計,使嵌入式測控系統可以在一個標準化平臺上進行構建。平臺主板選用基于32位ARM7TDMI-S內核的微控制器LPC2292作為核心,加上以太網芯片、CPLD以及其它外圍電路,構成了一個維持系統正常運行的最小系統。擴展功能模塊包括ZigBee無線通信、USB、A/D、D/A、液晶觸摸屏等模塊,通過層疊式結構與主板連接。測控開發平臺在功能、電路、結構上實現了可裁剪、可擴展,能滿足大多數嵌入式測控系統的需求。 在實現嵌入式測控開發平臺硬件設計的基礎上,嵌入式測控平臺引入了Nucleus Plus實時操作系統來完成系統資源的管理和任務的調度。文中提出了啟動代碼模版的概念,簡化了移植操作系統的工作,提高了效率。 基于ARM的嵌入式測控開發平臺為開發各種智能化、小型化現代測控系統提供了可重用、高性能、圖形化、網絡化軟硬件基礎平臺和高效的開發模式。從而,大大縮短了軟、硬件開發的周期,具有十分重要的意義。 作為在測控開發平臺的基礎上構建測控系統的實例,研制了氣門彈簧負荷計算機自動分選系統的現場級控制器。
上傳時間: 2013-06-16
上傳用戶:kkchan200
作為先進制造業的核心技術之一,焊接控制技術的飛速發展,對我國焊接機運動控制系統的自動化和智能化水平提出了更高的要求。本課題研究的特種焊接機運動控制系統是多任務并發的實時系統,作為實時系統研究關鍵問題之一的實時調度問題一直都是實時控制系統中的研究熱點,因此對特種焊接機運動控制系統實時調度問題的研究對于保證焊接機的強實時性、高可靠性和高穩定性具有重要的現實意義。 針對特種焊接機實時多任務并行協調控制的特點,首先總結和分析了前人在焊接機運動控制系統相關技術方面取得的成果,在吸收前人先進技術的基礎上,對系統的實時調度問題和算法做了相關理論研究。同時結合實時控制系統的特點,進一步分析了幾種常見的實時操作系統,選擇μc/OS-Ⅱ實時操作系統作為研究的基礎,研究確定焊接機控制系統的實時調度方法。 給出了焊接機運動控制系統硬件平臺各個功能模塊電路的設計,搭建了以ARM微處理器為核心的焊接機運動控制系統硬件平臺。然后詳細分析了μc/OS-Ⅱ系統的任務調度、任務管理等內核基本功能模塊,針對焊接機運動控制系統實時調度存在的問題.對μc/OS-Ⅱ的內核及其任務調度算法進行擴展改進,研究一種混合的調度策略,即采用兩種調度策略實現對焊接機運動控制系統中普通任務和實時任務的調度,最大限度地提高系統的實時性。通過測試,驗證了對μc/OS-Ⅱ實時內核及其任務調度算法進行擴展改進設計的有效性和可行性,系統運行正常,滿足焊接機運動控制系統任務調度的要求。取得了復雜焊接機運動控制系統任務實時調度策略及算法的成果,對焊接控制領域自動化和智能化的發展具有實際應用價值。
上傳時間: 2013-04-24
上傳用戶:eddy77
GPS(全球定位系統)是一種全方位的實時定位技術。隨著GPS技術的發展,基于PC機的導航定位系統由于其價格及功耗較高已不能滿足社會發展的需要,脫離PC端的嵌入式導航定位技術迅速發展起來。如今以ARM處理器作為主CPU的嵌入式硬件平臺,幾乎已經成為信息產業的硬件標準。一方面,它具有體積小、性能強、功耗低、可靠性高等特點;另一方面,它為高速、穩定地運行嵌入式操作系統提供了硬件基礎。因此由基于ARM處理器的硬件平臺和嵌入式操作系統構成的嵌入式系統已經被廣泛地應用于軍事國防、消費電子、網絡通信、工業控制等各種領域。本文就對基于ARM的GPS定位系統的開發進行了研究與實現。 本文主要對以下三個方面的技術進行了研究:一是對GPS技術進行了介紹,介紹了GPS技術的發展、原理、特點、系統組成和定位方式;二是搭建基于ARM的硬件平臺;三是對Windows CE操作系統的開發進行了詳細的描述。 硬件平臺設計以三星公司的ARM920T核的S3C2440A為微處理器,根據系統要求完成S3C2440A外圍器件的設計,包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的電路設計。而GPS模塊使用了GPS25LVS12通道的GPS接收機,并對GPS與ARM的通信接口和數據格式進行了描述。硬件系統設計采用了冗余設計,為以后系統的升級提供了空間。 在嵌入式操作系統上,我們選擇的是Windows CE操作系統。詳細介紹了平臺移植過程中Boot Loader開發,OAL層修改,以串口、鍵盤和LCD驅動為例介紹了驅動程序的開發,并詳細介紹了內核的定制過程。在應用程序開發中,介紹了從PB中導出SDK的過程以及EVC應用程序的調試。
上傳時間: 2013-07-09
上傳用戶:chongchong2016
數字電視技術和超大規模深亞微米的系統級芯片設計技術是當前信息產業中最受關注的兩個方向。它們的交叉就是數字電視應用中的一系列系統級芯片和超深亞微米專用集成電路。其中信道處理系統及其相關芯片更是集中了數字信號處理前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵之一。數字高清晰度電視(Digital HDTV)做為第三代電視標準,已成為當今世界高技術競爭的焦點,本文正是從這個交叉點上出發對DVB-H(Digital Video Broadcasting-Handheld)標準中所涉及的信道編碼和調制部分進行了研究,重點分析了信道內編碼部分的硬件優化實現。本項目完成了DVB-H傳輸系統信道編碼的FPGA硬件設計和實現,系統所有FPGA硬件電路設計采用了Veillog HDL語言編寫。同時對清華大學數字電視地面傳輸標準DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關鍵技術做了研究,與DVB標準中的相關技術做了對比。 本文首先對DVB.H以及COFDM的相關理論進行介紹和研究。然后針對DVB-H信道編碼調制器中的部分核心算法的FPGA設計和實現進行了詳細的研究工作,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的部分設計等。相應地對DVB-H信道解碼解調器中的部分算法的FPGA設計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學數字電視地面傳輸標準DMB-T外接收機中頻域和時域解交織模塊的FPGA設計實現做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統框架,劃分模塊。 (2)對所負責的模塊,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的算法進行研究并加以優化,建立軟件仿真模型,進行FPGA設計,仿真和實現。
上傳時間: 2013-06-10
上傳用戶:rockjablew
無線局域網(WLAN,Wireless Local Area Network)是未來移動通信系統的重要組成部分.為了滿足用戶高速率、方便靈活的接入互聯網的需求,WLAN的研究和建設正在世界范圍內如火如荼的展開.由于擺脫了有線連接的束縛,無線局域網具有移動性好、成本低和不會出現線纜故障等特點.該文對無線局域網的主流協議IEEE 802.11a的物理層實現技術進行了系統的研究和分析,并采用可編程ASIC器件FPGA,設計實現了物理層基帶處理的關鍵模塊,為今后形成具有自主知識產權的IP核奠定了基礎.該文研究內容得到了天津市信息化辦公室"寬帶無線局域網關鍵技術研究"項目經費的支持.該文在對IEEE 802.11a協議深入研究的基礎上,提出了物理層的實現方案和功能模塊劃分.重點研究了實現基帶處理的關鍵模塊:FIR濾波器、卷積碼編碼器以及(2,1,7)Viterbi譯碼器的實現算法和硬件結構.在Viterbi譯碼器的設計中,
上傳時間: 2013-06-19
上傳用戶:xinzhch
近年來,隨著微電子技術的高速發展,數字圖像壓縮編碼技術的逐漸成熟,實時圖象處理在多媒體、HDTV、圖像通信等領域有著越來越廣泛的應用,圖像壓縮/解壓的IC芯片也已成為多媒體技術的核心,實現這些算法芯片的研究成為信息產業的新熱點.該文基于FPGA設計了JPEG圖像壓縮編解碼芯片,通過改進算法優化結構,在合理地利用硬件資源的條件下,有效地挖掘出算法內在的并行性.在JPEG編碼器設計中,改進了JEONG的DCT變換算法,采用流水線優化算法解決時間并行性問題,提高了DCT/IDCT模塊的運算速度;設計了基于查找表結構的定點乘法器,便于在設計中共享乘法單元,以適應流水線設計的要求;依據Huffman編碼表的規律性,采用并行查找表結構,用較少的存儲單元完成Huffman編解碼的運算,同時也提高了編解碼速度.在JPEG解碼器設計中,根據Huffman碼字本身的特點和JPEG標準,設計了一種Huffman碼字分組結構,基于該結構提出分組Huffman查找表及地址編碼的設計方法,進而完成了新的快速Huffman解碼算法及其模塊設計.整個設計及其各個模塊都在ALTERA公司的EDA工具QUARTUSII平臺上進行了邏輯綜合及功能和時序仿真.綜合和仿真結果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達到了較高的工作頻率,在速度和資源利用率方面均達到了較優的狀態,可滿足實時JPEG圖像編解碼的要求.在邏輯設計的基礎上,該設計可以進一步作硬件仿真和實驗,將源代碼燒錄進FPGA芯片,作為獨立器件或有自主知識產權的JPEG IP模塊,應用于可視電話、手機和會議電視等低成本JPEG編解碼系統的實現.
上傳時間: 2013-05-31
上傳用戶:yuying4000
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
語音識別技術是信息技術領域的重要發展方向之一,小詞匯量非特定人孤立詞語音識別是語音識別領域中一個具有廣泛應用背景的分支,在家電遙控、智能玩具、人機交互等領域有著重要的應用價值.語音識別芯片從20世紀90年代開始出現,目前的語音識別芯片都是以DSP為核心集成的語音識別系統,算法主要通過軟件實現,為了提高速度和降低成本,下一代語音識別芯片將設計成軟硬件協同實現,本文的目的是使用全硬件方法實現語音識別算法,為軟硬件協同實現的方案提供參考.本論文主要完成了以下工作:(1)在選定的FPGA平臺上,完成了整個系統的硬件設計.(2)對于硬件中難于實現而且占用較多資源的乘法器、求對數、求平方根以及快速傅立葉變換等關鍵模塊,本文都根據電路的具體特點,給出了巧妙的實現方案,完成了算法需要的功能.(3)設計中使用了模塊復用和流水線技術.(4)根據設計結果,給出了各個模塊占用的硬件資源和運行速度.實驗結果表明,本文所設計的硬件系統能夠正常工作,在速度和面積方面都達到了設計要求.
上傳時間: 2013-06-12
上傳用戶:01010101