該論文研究的是河北省電器研究所與天威集團保定大型變壓器公司協(xié)作進行的橫向課題--"互感器集成CAD系統(tǒng)"中的子課題:"互感器參數(shù)繪圖系統(tǒng)的研究與開發(fā)",具有重 要的實用價值.該論文從軟件工程的觀點,對工程化CAD軟件的開發(fā)進行了探討,并在開發(fā) "互感器參數(shù)給圖系統(tǒng)"的過程中應用了軟件工程的方法.互感器參數(shù)繪圖系統(tǒng)是在AutoCAD通用繪圖軟件平臺上,利用AutoCAD提供的開發(fā)工具進行行業(yè)CAD的二次開發(fā)完成的,該論 文還簡要介紹了電流互感器和電壓互感器的工作原理,論述了"互感器參數(shù)繪圖系統(tǒng)"的項目分析、系統(tǒng)總體設計以及系統(tǒng)實現(xiàn)方法,并對實際開發(fā)過程中遇到的細節(jié)問題進行了分析和探討.
上傳時間: 2013-04-24
上傳用戶:極客
論文分析了混合式步進電動機的工作原理和運行特性。采用簡化的磁網(wǎng)絡模型,推導了建立二相混合式步進電機數(shù)學模型的關系式。并對步進電機的多種驅動技術進行了詳細的研究,著重分析和論述了正弦脈寬調制細分驅動技術。文中對整個系統(tǒng)的結構、硬件電路設計及驅動軟件編程進行了研究和實現(xiàn),并給出了系統(tǒng)性能實驗結果。 步進電機的使用離不開步進電機驅動器,驅動器的優(yōu)劣影響著步進電機的運行性能。傳統(tǒng)的驅動方式側重于使步進電機繞組電流以盡可能短的時間上升到額定值,以提高電機高速運行時的轉矩,一般步距角較大,且造成低速運行時的振動和噪聲加大。針對此問題,開發(fā)出一種新型的基于單片機的多細分二相混合式步進電機驅動器。該驅動器以二相混合式步進電動機的靜態(tài)和動態(tài)運行特性為出發(fā)點,主要分為數(shù)字控制部分、GAL片邏輯綜合信號處理單元、SG3525恒流控制電路、驅動功放電路、過流保護及反饋電路和系統(tǒng)供電電源模塊等。采用專用集成芯片和可編程邏輯器件,以8位單片機AT89C51為控制核心,實現(xiàn)恒流控制、正/反轉運行、過流保護和多檔位細分等功能。在器件選型和軟、硬件設計方面兼顧了性能與成本等因素,性價比較高且通用性強。 該驅動器樣機已完成制作并進行了聯(lián)調測試,文中給出了測試結果并對所測波形進行了分析。實驗結果表明,系統(tǒng)硬件和軟件設計合理可行,各項技術指標均達到了設計要求。它與混合式步進電動機配套可以明顯地改善步進電動機的運行性能,拓寬其應用領域。
上傳時間: 2013-06-07
上傳用戶:西伯利亞狼
本文系統(tǒng)地論述了應用單片機開發(fā)步進電動機二維運動控制器的方法。該二維運動控制器的樣品已經(jīng)研制出來,經(jīng)過實際運行測試,達到了設計要求,既能實現(xiàn)兩軸獨立運動控制,又能靈活方便地進行聯(lián)動控制。由于控制軟件對步進電動機采用了適當?shù)淖詣诱{速方案,使得電機在運動過程中沒有失步現(xiàn)象,運行平穩(wěn),定位精度高,重復定位性好。 本文所完成的主要工作有:(1)步進電動機驅動電路的研究。(2)系統(tǒng)控制方案設計。(3)硬件系統(tǒng)設計。單片機的選擇、串行通信等電路設計。(4)軟件系統(tǒng)設計。該控制器重點在于步進電動機的驅動電路硬件與控制軟件的設計,以及上下位機串口通信的實現(xiàn)。本設計的控制環(huán)節(jié)由AT89S52單片機和環(huán)形分配器PMM8713構成,單片機采用RS-485標準的串口通信與上位機進行通信,利用PMM8713產(chǎn)生步進電動機運行和正反轉的控制信號。驅動環(huán)節(jié)采用UC3842實現(xiàn)恒流驅動,給出特定的脈沖驅動信號,驅動功率管進行開通和關斷,使步進電動機按照規(guī)定的軌跡和速度運行。軟件部分由上位機軟件和下位機軟件共同組成。上位機軟件用Visual Basic編制,界面友好,下位機軟件用單片機匯編語言編制。上位機輸入的指令經(jīng)編譯生成相應的目標代碼并通過計算機串口發(fā)送到下位機中。下位機的功能:一是接收來自上位機的數(shù)據(jù)和命令;二是根據(jù)上位機發(fā)送的命令執(zhí)行相應的動作;三是向上位機發(fā)送有關提示信息。 該控制系統(tǒng)在設計方面具有如下特點: 1.采用內部時鐘方式產(chǎn)生步進電動機的驅動脈沖,而沒有采用高速脈沖發(fā)生器等外部方式,用軟件來實現(xiàn),從而降低硬件成本。 2.硬件設計方面,盡可能地選擇了標準化、模塊化的電路,從而提高了設計的成功率和結構的靈活性。 3.盡可能選用了功能強、集成度高、通用性好、市場貨源充足的電路或芯片。 控制器硬件結構簡單,成本低廉,控制可靠,功能強大,使用方便,因而具有十分廣闊的應用前景。
上傳時間: 2013-05-16
上傳用戶:維子哥哥
PROTEL99SE常規(guī)教程(圖片教程) 5天(每天2小時),你就可以搞定PROTEL99SE的常規(guī)操作。 課程介紹: 圖片教程的第1天: 學會自己畫簡單的SCH文件 第1課:新建一個*.DDB,新建一個SCH文件,并且添加畫SCH要用到的零件庫>> 第2課:利用添加好的零件庫,進行畫第一個可以自動布線的原理圖>> 課后補充:SCH中一些必須要避免的錯誤! 圖片教程的第2天: 學會從SCH到PCB的轉變,并且進行自動布線 第一課:建立一個PCB文件,并且添加自動布線所必需的封裝庫 第二課:把前面的SCH文件變成PCB板 第三課: 對PCB進行自動布線 圖片教程的第3天: 學會自己做SCH零件。說明:SCH零件庫用來畫圖和自動布線 第一課:做一個SCH里面常要用到的電阻零件 圖片教程的第4天: 學會自己做PCB零件封裝 第一課:做一個屬于自己的PCB零件封裝 課后補充:PCB中一些必須要避免的錯誤! 布線方面的高級設置:自動布線和手動布線方面的高級設置問題 圖片教程的第5天: 一些高級的常用技巧 一、SCH中的一些常用技巧 SCH的一些高級設置和常用技巧 二、PCB的一些高級設置和常用技巧 在PCB中,如何校驗和查看PCB單個的網(wǎng)絡連接情況 在PCB中給PCB補淚滴的具體操作 在PCB中給PCB做覆銅的具體操作 在PCB中如何打印出中空的焊盤(這個功能對于熱轉印制板比較有用) 在PCB中如何找到我們要找的封裝 如何在PCB文件中加上漂亮的漢字 附件:PROTEL99SE 安裝 License 5天(每天2小時),你就可以搞定PROTEL99SE的常規(guī)操作。
上傳時間: 2013-05-24
上傳用戶:lgd57115700
讓你十天學會51單片機,講解詳細,內容充分
標簽: 51單片機
上傳時間: 2013-04-24
上傳用戶:哇哇哇哇哇
隨著中國二代導航系統(tǒng)的建設,衛(wèi)星導航的應用將普及到各個行業(yè),具有自主知識產(chǎn)權的衛(wèi)星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態(tài)和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進行總體功能劃分和結構設計,并采用自底向上的方法對系統(tǒng)進行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產(chǎn)生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優(yōu)化系統(tǒng)。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結構以及仿真結果。并達到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。
上傳時間: 2013-07-22
上傳用戶:user08x
二三極管場效應管代碼查詢,供選擇器件時使用。
上傳時間: 2013-07-11
上傳用戶:上善若水
ZORAN第九代單芯片DVD方案ZR36966原理圖,電路圖.
上傳時間: 2013-06-04
上傳用戶:Altman
離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現(xiàn)往往難以滿足實時處理的要求,因而在很多實際應用中需要采用硬件設計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內容就是針對圖像處理應用的8×8二維DCT/IDCT處理核的硬件實現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細說明了DCT變換實現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結了前人對DCT快速算法及其實現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設計方案。兩種方案均利用DCT的行列分離特性,采用流水線設計技術,將二維DCT/IDCT實現(xiàn)轉化為兩個一維DCT/IDCT實現(xiàn)。在一維DCT/IDCT設計中,根據(jù)圖像處理的特點對Loeffler算法的數(shù)據(jù)流進行了優(yōu)化,通過合理安排時鐘周期數(shù)和簡化各周期內的操作,大大縮短了關鍵路徑的執(zhí)行時間,從而提高了流水線的執(zhí)行速度。最后,對所設計的DCT/IDCT處理核進行了綜合和時序仿真。 結果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。
上傳時間: 2013-07-14
上傳用戶:3291976780
相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標準中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進行實時處理圖像的系統(tǒng)中,如數(shù)碼相機、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機、移動通信等系統(tǒng),需要用芯片實現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進行了研究,但大都只偏重算法研究,對算法硬件實現(xiàn)時的復雜性考慮較少,對圖像處理的小波變換硬件實現(xiàn)的研究也較少。 本文針對圖像處理的小波變換算法及其硬件實現(xiàn)進行了研究。對文獻[13]提出的“內嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進行仔細分析,提出一種基于提升方式的5/3小波變換適合硬件實現(xiàn)的算法,在MATLAB中仿真驗證了該算法,證明其是正確的。并設計了該算法的硬件結構,在MATLAT的Simulink中進行仿真,對該結構進行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進行驗證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內嵌于小波變換模塊中,使該硬件結構無需額外的邊界延拓過程,減少小波變換過程中對內存的讀寫量,從而達到減少內存使用量,降低功耗,提高硬件利用率和運算速度的特點。本算法與文獻[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實現(xiàn)時不改變原來的提升小波算法的規(guī)則性結構的特點。這種小波變換硬件芯片的實現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當然也可用于其它各種實時圖像壓縮處理硬件系統(tǒng)。
上傳時間: 2013-06-13
上傳用戶:jhksyghr