亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

以太網口

  • 在PC上用并行口模擬I2C總線的C源代碼

    在微機上模擬I2C總線的設計,用并行口的D0(PIN2)模擬SCL信號,用D1(PIN3)模擬SDA信號。

    標簽: I2C 并行口 模擬 總線

    上傳時間: 2013-07-14

    上傳用戶:xuanchangri

  • 采用狀態機和消息機制的串口接收程序

    采用狀態機和消息機制的串口接收程序

    標簽: 狀態 消息機制 串口接收 程序

    上傳時間: 2013-04-24

    上傳用戶:huangping588

  • 直流電機的pwm控制

    隨著時代的發展,數字電子技術已經普及到我們生活,工作,科研,各個領域,此文將介紹一種直流電機,詳細闡述了用單片機輸出口所給占空比的不同實現電機的調速的設計方法;著重討論L298用于電機驅動時特有的優勢。直流電機調速具有相當的實際意義。依據其調速的基本理論,本電路由模擬電源、控制電路、顯示電路、驅動電路四部分組成。準確說就是模擬電源提供各個芯片電源、數碼管、驅動L298所需電壓;顯示電路用于顯示電動機轉動時的速度大小及正反轉所表示的代碼。與傳統的電動機調速相比具有操作方便,以及其輸出速度大小采用數碼顯示的特點。文章中介紹了Protel 99發展及特點。直流電動機的工作原理、基本組成環節,電路分析、特殊元器件簡介,設計方案的提出,更進一步說明了這類電機的好處。著重利用軟件Protel繪制出電路原理圖。討論了目前研究工作中存在的問題,并對其發展的方向進行了展望,給出了一些個人的觀點。

    標簽: pwm 直流電機 控制

    上傳時間: 2013-06-30

    上傳用戶:change0329

  • 波形發生器設計論文

    波形發生器設計論文:本系統主要以單片機為控制核心,由可編程邏輯器件(CPLD)模塊、鍵盤輸入模塊、LED顯示模塊、雙口RAMIDT7132、DA轉換輸出、rom、巴特沃斯有源低通濾波器等部件組成。采用

    標簽: 波形發生器 論文

    上傳時間: 2013-07-07

    上傳用戶:ma1301115706

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 用虛擬串口仿真LPC2138(UART0)

    用虛擬串口仿真LPC2138(UART0),ARM仿真教程,適合初學者,沒有上操作系統,裸奔程序,里面有源代碼與proteus仿真模型^_^

    標簽: UART0 2138 LPC 虛擬串口

    上傳時間: 2013-05-27

    上傳用戶:pinksun9

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 基于并行口的微步進電機控制系統

    ·摘 要:本文介紹基于計算機并行端口的微型步進電機控制系統。針對雙極型兩相步進電機,設計了由集成音頻功率放大器TDA1521組成的步進電機平衡橋式功率驅動電路;由計算機并行端口的數據端口組成步進電機的脈沖分配器,由軟件實現步進電機的脈沖分配、電機的速度控制和斷電相位記憶功能,通過對數據端口的擴展實現對6個步進電機的控制。 

    標簽: 并行口 步進電機 控制系統

    上傳時間: 2013-07-15

    上傳用戶:lepoke

  • w24cxx并口i2c讀寫軟件使用說明

    24CXX讀寫軟件應用電路及并口讀寫器制作

    標簽: w24 cxx i2c 24

    上傳時間: 2013-06-26

    上傳用戶:ggwz258

  • 基于Matlab與DSP的語音信號FIR濾波

    · 摘要:  基于Matlab與DSP的語音信號FIR濾波,以TMS320VC5402為核心,在DES5402PP-U實驗系統平臺上實現.調試過程中,使用并口電纜將DES5402PP-U與PC機連接,并配置PC機并口使用0x0378端口.系統的CCS軟件在XDS510仿真器和調試器配合下工作.FIR濾波軟件采用匯編語言,程序主要流程是:硬件資源的初始化;在主程序中進行死循環;等待

    標簽: Matlab DSP FIR 語音信號

    上傳時間: 2013-06-05

    上傳用戶:stvnash

主站蜘蛛池模板: 抚顺市| 三河市| 临夏市| 贵德县| 宜都市| 新津县| 彰化县| 周宁县| 毕节市| 拉萨市| 安丘市| 中阳县| 靖安县| 榆中县| 五指山市| 九龙县| 沾化县| 瑞丽市| 绥化市| 隆回县| 泗阳县| 平南县| 阿瓦提县| 金乡县| 江油市| 于田县| 纳雍县| 巫溪县| 宝山区| 扎囊县| 赣榆县| 奎屯市| 莒南县| 大宁县| 南丰县| 高尔夫| 莲花县| 荣成市| 通州市| 绥江县| 郎溪县|