亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

位置和<b>速度</b>

  • 入侵檢測系統的網絡包分類技術研究

    基于FPGA技術的網絡入侵檢測是未來的發展方向,而網絡包頭的分類是入侵檢測系統的關鍵。 文章首先介紹了FPGA技術的基本原理以及其在信息安全方面的應用,接著介紹入侵檢測系統以及FPGA技術在入侵檢測系統中的應用。 分析了幾種比較出名的網絡包分類算法,包括軟件分類方法、TCAM分類算法、BV算法、Tree Bitmap算法以及端口范圍分類算法。 在此基礎上,文章設計了一個基于FPGA技術的入侵檢測系統包分類的基本框架圖,實現框架圖中的各個基本功能模塊。在實現過程中,提出了一類結合三態內容可尋址內存(TCAM)和普通存儲器(RAM)的網絡包包頭分類方案。我們將檢測規則編號并位圖化,使用RAM存儲與包頭結構相關的規則位圖,通過TCAM上的數據匹配操作,快速關聯待分析的網絡數據包與入侵檢測規則。文章還討論了網包頭分類方法的優化算法,將優化算法與未優化算法在速度和空間上進行比較。此外,還討論了對Snort的規則庫進行整理和規則化的問題。 最后,對所設計的包頭分類匹配模塊在Quartus II進行仿真評估,將實驗結果與已有的一些分類算法進行了比較。結果說明,本設計在匹配速度和更新速度上有優勢,但消耗了較多的存儲空間.

    標簽: 入侵檢測系統 網絡 包分類 技術研究

    上傳時間: 2013-07-17

    上傳用戶:gonuiln

  • 基于FPGA的工頻干擾實時濾波技術

    生物醫學信號是源于一個生物系統的一類信號,像心音、腦電、生物序列和基因以及神經活動等,這些信號通常含有與生物系統生理和結構狀態相關的信息,它們對這些系統狀態的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫學研究的準確性,如何有效地從強噪聲背景中提取有用的生物醫學信號是信號處理技術的重要問題。    設計自適應濾波器對帶有工頻干擾的生物醫學信號進行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫學信號具有信號弱、噪聲強、頻率范圍較低、隨機性強等特點。由于心電(electrocardiogram,ECG)信號的確定性、穩定性、規則性都比其他生物信號高,便于準確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。    本研究將新的電子芯片技術與現代信號處理技術相結合,從過去單一的軟件算法研究,轉向軟件與硬件結合,從而提高自適應速度和精度,而且可以使系統的開發周期縮短、成本降低、容易升級和變更。    采用現場可編程邏輯器件(Field Programmable Gate Array,FPGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉換為常用的適合于FPGA芯片的定點數算法,研究中詳細分析了定點數的量化效應對自適應噪聲消除器的影響,以及對浮點數算法和定點數算法的復合自適應濾波器的各種參數的選擇,如步長因子和字長選擇。研究中以定點數算法中的步長因子和字長選擇,作為FPGA設計的基礎,利用串并結合的硬件結構實現自適應濾波器,并得到了預期的效果,準確提取改善后的ECG信號。    研究中,在MATLAB(Matrix Laboratry)軟件的環境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點數情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點數自適應濾波器后,根據信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點數情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點數自適應濾波器后,根據信噪比的改善效果和采用硬件的經濟性,確定最佳的定點數。并了解LMS算法中步長因子、定點數字長值對信號信噪比、收斂速度和硬件經濟性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應該采用什么樣的μ值和什么樣的定點數才能對原始ECG的改善和以后的硬件實現取得最佳的效果,并根據所得到的數據和結果,在FPGA上實現自適應濾波器,使自適應濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。

    標簽: FPGA 工頻干擾 濾波技術

    上傳時間: 2013-04-24

    上傳用戶:gzming

  • 無刷直流電機全數字智能伺服控制系統

    ·摘 要:應用TMS320X240系列DSP芯片設計了一套無刷同步電機全數字智能伺服系統。該系統充分利用了DSP豐富接口和運算速度快的特點,使所設計的系統硬件簡單,并采用智能控制策略對系統進行控制。實驗結果表明,該系統具有良好的動態和靜態特性。 

    標簽: 無刷直流電機 全數字 伺服控制系統

    上傳時間: 2013-04-24

    上傳用戶:asdfasdfd

  • 基于FPGA的DDS信號發生器的簡單實現

    基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。

    標簽: FPGA DDS 信號發生器

    上傳時間: 2013-08-13

    上傳用戶:zl5712176

  • 基于神經網絡的某型飛機發動機故障診斷研究

      航空發動機故障診斷技術對避免飛行事故和降低飛行器運行成本是十分重要的。提出一種BP網絡對某型飛機發動機進行故障診斷,但是由于BP網絡收斂速度較慢而且容易陷入局部極小值,特別是BP網絡通常只能給出一個解,受訓練樣本病態影響大。因此通過對BP網絡的改進,建立了L-M算法神經網絡的飛機發動機故障診斷模型。實驗表明,該網絡在一定程度上克服了BP網絡存在的的問題,在逼近能力、分類能力和學習速度等方面均優于BP網絡。為機務人員提供了有效的、科學的發動機故障診斷方法,該種評估手段較好地解決了發動機故障診斷問題,在飛行安全中發揮著越來越大的作用。

    標簽: 神經網絡 發動機 故障診斷 飛機

    上傳時間: 2014-12-23

    上傳用戶:小儒尼尼奧

  • 微電腦型數學演算式隔離傳送器

    特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高

    標簽: 微電腦 數學演算 隔離傳送器

    上傳時間: 2014-12-23

    上傳用戶:ydd3625

  • 微電腦型數學演算式雙輸出隔離傳送器

    特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)

    標簽: 微電腦 數學演算 輸出 隔離傳送器

    上傳時間: 2013-11-24

    上傳用戶:541657925

  • AVR單片機數碼管秒表顯示

    #include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,

    標簽: AVR 單片機 數碼管

    上傳時間: 2013-10-21

    上傳用戶:13788529953

  • ATtiny15/L單片機原理及其應用

    描述ATtiny15/L是一款基于AVRRISC的低功耗CMOS的8位單片機。通過在一個時鐘周期內執行一條指令,ATtiny15/L可以取得接近1MIPS/MHz的性能,從而使得設計人員可以在功耗和執行速度之間取得平衡。AVR核將32個工作寄存器和豐富的指令集聯結在一起。所有的工作寄存器都與ALU算邏單元直接相連,允許在一個時鐘周期內執行的單條指令同時訪問兩個獨立的寄存器。這種結構提高了代碼效率,使AVR得到了比普通CISC單片機高將近10倍的性能。ATtiny15/L具有4個單端及一個20倍增益的差分ADC通道。高速PWM輸出使得ATtiny15/L十分適合于電池充電器應用和電源調節電路。

    標簽: ATtiny 15 單片機原理

    上傳時間: 2014-12-27

    上傳用戶:yinglimeng

  • 一種在FPGA上實現的FIR濾波器的資源優化算法

    在數字濾波器中,FIR濾波器是一種結構簡單且總是穩定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統的直接型濾波器運算速度過慢,而改進型的DA結構的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達到運算速度以及邏輯資源節約的整體優化。本文提出了一種基于RAG算法的FIR濾波器,與傳統的基于DA算法的濾波器結構的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結構,減少了邏輯資源的消耗和硬件實現面積,提高了計算速度。本文設計的16階FIR濾波器用VerilogHDL進行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達到了邏輯資源的節約和運算速度的提高的整體優化效果。

    標簽: FPGA FIR 濾波器 優化算法

    上傳時間: 2014-12-28

    上傳用戶:feilinhan

主站蜘蛛池模板: 静乐县| 桂阳县| 湖南省| 正宁县| 新巴尔虎右旗| 嘉鱼县| 峨边| 建瓯市| 龙江县| 铜鼓县| 祁门县| 南平市| 建阳市| 阿坝| 长武县| 乐都县| 阳信县| 辉县市| 来安县| 镇雄县| 湖州市| 分宜县| 庆安县| 思茅市| 高陵县| 贵南县| 三江| 洮南市| 凌海市| 故城县| 富平县| 改则县| 巧家县| 南城县| 弥勒县| 东平县| 鲁山县| 彩票| 乐安县| 松阳县| 忻城县|