亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信號(hào)細(xì)分

  • x電容和y電容介紹

    X電容是指跨于L-N之間的電容器, Y電容是指跨于L-G/N-G之間的電容器。(L=Line, N=Neutral, G=Ground).

    標簽: 電容

    上傳時間: 2014-12-23

    上傳用戶:haohao

  • 對非整周期正弦波形信噪比計算方法的研究

    以雙音多頻信號為例,通過運用快速傅里葉變換和Hanning窗等數(shù)學方法,分析了信號頻率,電平和相位之間的關系,推導出了計算非整周期正弦波形信噪比的算法,解決了數(shù)字信號處理中非整周期正弦波形信噪比計算精度低下的問題。以C編程語言進行實驗,證明了算法的正確性和可重用性,并可極大的提高工作效率。

    標簽: 周期 信噪比 正弦 波形

    上傳時間: 2014-01-18

    上傳用戶:laomv123

  • ADC的九個關鍵指標

        模擬轉換器性能不只依賴分辨率規(guī)格   大量的模數(shù)轉換器(ADC)使人們難以選擇最適合某種特定應用的ADC器件。工程師們選擇ADC時,通常只注重位數(shù)、信噪比(SNR)、諧波性能,但是其它規(guī)格也同樣重要。本文將介紹ADC器件最易受到忽視的九項規(guī)格,并說明它們是如何影響ADC性能的。   1. SNR比分辨率更為重要。   ADC規(guī)格中最常見的是所提供的分辨率,其實該規(guī)格并不能表明ADC器件的任何能力。但可以用位數(shù)n來計算ADC的理論SNR:   不 過工程師也許并不知道,熱噪聲、時鐘抖動、差分非線性(DNL)誤差以及其它參數(shù)異常都會限制ADC器件的SNR。對于高性能高分辨率轉換器尤其如此。一 些數(shù)據(jù)表提供有效位數(shù)(ENOB)規(guī)格,它描述了ADC器件所能提供的有效位數(shù)。為了計算ADC的ENOB值,應把測量的SNR值放入上述公式,并求解 n。

    標簽: ADC 指標

    上傳時間: 2014-12-22

    上傳用戶:z240529971

  • PCB布線的直角走線、差分走線和蛇形線基礎理論

    PCB布線的直角走線、差分走線和蛇形線基礎理論

    標簽: PCB 布線 差分走線 走線

    上傳時間: 2013-10-10

    上傳用戶:haohao

  • Allegro15.X培訓教材

    Allegro15[1].X培訓教材

    標簽: Allegro 15 培訓教材

    上傳時間: 2013-10-22

    上傳用戶:bpgfl

  • 差分線對的PCB設計要點

      信號完整性是高速數(shù)字系統(tǒng)中要解決的一個首要問題之一,如何在高速PCB 設計過程中充分考慮信號完整性因素,并采取有效的控制措施,已經成為當今系統(tǒng)設計能否成功的關鍵。在這方面,差分線對具有很多優(yōu)勢,比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩(wěn)定的可靠性等。目前,差分線對在高速數(shù)字電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分線對設計。介紹了差分線對在PCB 設計中的一些要點,并給出具體設計方案。

    標簽: PCB 差分線

    上傳時間: 2014-12-24

    上傳用戶:540750247

  • 差分信號PCB布局布線誤區(qū)

     誤區(qū)一:認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認識還不夠深入。雖然差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,那一種就成為主要的回流通路。

    標簽: PCB 差分信號 布局布線

    上傳時間: 2014-12-22

    上傳用戶:tiantian

  • 差分阻抗

    當你認為你已經掌握了PCB 走線的特征阻抗Z0,緊接著一份數(shù)據(jù)手冊告訴你去設計一個特定的差分阻抗。令事情變得更困難的是,它說:“……因為兩根走線之間的耦合可以降低有效阻抗,使用50Ω的設計規(guī)則來得到一個大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計算它。 單線:圖1(a)演示了一個典型的單根走線。其特征阻抗是Z0,其上流經的電流為i。沿線任意一點的電壓為V=Z0*i( 根據(jù)歐姆定律)。一般情況,線對:圖1(b)演示了一對走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當我們將線2 向線1 靠近時,線2 上的電流開始以比例常數(shù)k 耦合到線1 上。類似地,線1 的電流i1 開始以同樣的比例常數(shù)耦合到線2 上。每根走線上任意一點的電壓,還是根據(jù)歐姆定律,

    標簽: 差分阻抗

    上傳時間: 2013-10-20

    上傳用戶:lwwhust

  • IC封裝製程簡介(IC封裝制程簡介)

    半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發(fā)光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發(fā)光而使LED發(fā)亮,如圖六所示。     半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。

    標簽: 封裝 IC封裝 制程

    上傳時間: 2014-01-20

    上傳用戶:蒼山觀海

  • X電容和Y電容

    X電容和Y電容的使用及注意方法

    標簽: X電容 Y電容

    上傳時間: 2013-11-22

    上傳用戶:sevenbestfei

主站蜘蛛池模板: 盐池县| 衡东县| 长丰县| 类乌齐县| 沧州市| 嵩明县| 曲阜市| 邵阳市| 奉节县| 津市市| 合肥市| 昌黎县| 革吉县| 东至县| 沂南县| 麟游县| 余江县| 孟连| 汾阳市| 蕉岭县| 定陶县| 乌审旗| 芜湖县| 永丰县| 双江| 湾仔区| 旬邑县| 眉山市| 株洲县| 镇江市| 印江| 瑞昌市| 元氏县| 永州市| 宣化县| 余姚市| 海阳市| 台安县| 稻城县| 始兴县| 怀宁县|