亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信號(hào)輸出

  • FPGA實現(xiàn)頻率合成的技術(shù),含軟硬件設(shè)計

    盡管頻率合成技術(shù)已經(jīng)經(jīng)歷了大半個世紀(jì)的發(fā)展史,但直到今天,人們對\\r\\n它的研究仍然在繼續(xù)?,F(xiàn)在,我們可以開發(fā)出輸出頻率高達(dá)IG的DDS系統(tǒng),\\r\\n武漢理工大學(xué)碩士學(xué)位論文\\r\\n已能滿足絕大多數(shù)頻率源的要求,集成DDS產(chǎn)品的信噪比也可達(dá)到75dB以上,\\r\\n已達(dá)到鎖相頻率合成的一般水平。電子技術(shù)的發(fā)展己進(jìn)入數(shù)字時代,模擬信號\\r\\n數(shù)字化的方法也是目前一個熱門研究課題,高速AD、DA器件在通信、廣播電\\r\\n視等領(lǐng)域的應(yīng)用越來越廣泛。本次設(shè)計完成了軟件仿真和硬件實現(xiàn),對設(shè)計原

    標(biāo)簽: FPGA 頻率合成 軟硬件設(shè)計

    上傳時間: 2013-08-21

    上傳用戶:asdkin

  • SYSTEMVIEW信真及其FPGA實現(xiàn)發(fā)送端設(shè)計

    真序擴頻通信系統(tǒng)的SYSTEMVIEW信真及其FPGA實現(xiàn)發(fā)送端設(shè)計

    標(biāo)簽: SYSTEMVIEW FPGA 發(fā)送

    上傳時間: 2013-08-28

    上傳用戶:debuchangshi

  • 設(shè)計出優(yōu)秀fpga程序的十條戒律

    設(shè)計出優(yōu)秀fpga程序的十條戒律,設(shè)計指導(dǎo)

    標(biāo)簽: fpga 程序

    上傳時間: 2013-09-04

    上傳用戶:yjj631

  • 數(shù)據(jù)管理:包括司機基本信息、汽車基本信息、車輛事故信息、車輛維修信

    1.?dāng)?shù)據(jù)管理:包括司機基本信息、汽車基本信息、車輛事故信息、車輛維修信\r\n息等的管理;\r\n2.派車運營記錄管理:登記派車的情況、進(jìn)行派車修改;\r\n來確定庫存是否有需要的車型,為賣車做好準(zhǔn)備;\r\n3.查詢管理:能夠根據(jù)車輛編號和派車日期查詢當(dāng)日的派車情況,并能進(jìn)行統(tǒng)\r\n計派車次數(shù)等;\r\n 4.系統(tǒng)管理:用戶管理和系統(tǒng)退出等。\r\n

    標(biāo)簽: 數(shù)據(jù)管理 汽車

    上傳時間: 2013-09-09

    上傳用戶:wanqunsheng

  • 2012TI電子設(shè)計大賽——微弱信號檢測裝置

    微弱信號檢測裝置 四川理工學(xué)院 劉鵬飛、梁天德、曾學(xué)明 摘要: 本設(shè)計以TI的Launch Pad為核心板,采用鎖相放大技術(shù)設(shè)計并制作了一套微弱信號檢測裝置,用以檢測在強噪聲背景下已知頻率微弱正弦波信號的幅度值,并在液晶屏上數(shù)字顯示出所測信號相應(yīng)的幅度值。實驗結(jié)果顯示其抗干擾能力強,測量精度高。 關(guān)鍵詞:強噪聲;微弱信號;鎖相放大;Launch Pad Abstract: This design is based on the Launch Pad of TI core board, using a lock-in amplifier technique designed and produced a weak signal detection device, to measure the known frequency sine wave signal amplitude values of the weak in the high noise background, and shows the measured signal amplitude of the corresponding value in the liquid crystal screen. Test results showed that it has high accuracy and strong anti-jamming capability. Keywords: weak signal detection; lock-in-amplifier; Launch Pad  1、引言 隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,在科研與生產(chǎn)過程中人們越來越需要從復(fù)雜高強度的噪聲中檢測出有用的微弱信號,因此對微弱信號的檢測成為當(dāng)前科研的熱點。微弱信號并不意味著信號幅度小,而是指被噪聲淹沒的信號,“微弱”也僅是相對于噪聲而言的。只有在有效抑制噪聲的條件下有選擇的放大微弱信號的幅度,才能提取出有用信號。微弱信號檢測技術(shù)的應(yīng)用相當(dāng)廣泛,在生物醫(yī)學(xué)、光學(xué)、電學(xué)、材料科學(xué)等相關(guān)領(lǐng)域顯得愈發(fā)重要。 2、方案論證 針對微弱信號的檢測的方法有很多,比如濾波法、取樣積分器、鎖相放大器等。下面就針對這幾種方法做一簡要說明。 方案一:濾波法。 在大部分的檢測儀器中都要用到濾波方法對模擬信號進(jìn)行一定的處理,例如隔離直流分量,改善信號波形,防止離散化時的波形混疊,克服噪聲的不利影響,提高信噪比等。常用的噪聲濾波器有:帶通、帶阻、高通、低通等。但是濾波方法檢測信號不能用于信號頻譜與噪聲頻譜重疊的情況,有其局限性。雖然可以對濾波器的通頻帶進(jìn)行調(diào)節(jié),但其噪聲抑制能力有限,同時其準(zhǔn)確性與穩(wěn)定性將大打折扣。

    標(biāo)簽: 2012 TI 電子設(shè)計大賽 微弱信號

    上傳時間: 2013-11-04

    上傳用戶:lty6899826

  • 基于NSCT域各向異性雙變量萎縮圖像去噪

    提出了一種用各向異性雙變量拉普拉斯函數(shù)模型去模擬NSCT域的系數(shù)的圖像去噪算法,這種各向異性雙邊拉普拉斯模型不僅考慮了NSCT系數(shù)相鄰尺度間的父子關(guān)系,同時滿足自然圖像不同尺度間NSCT系數(shù)方差具有各向異性的特征,基于這種統(tǒng)計模型,文中先推導(dǎo)出了一種各向異性雙變量收縮函數(shù)的近似形式,然后基于貝葉斯去噪法和局部方差估計將這種新的閾值收縮函數(shù)應(yīng)用于NSCT域,實驗結(jié)果表明文中提出的方法同小波域 BiShrink算法、小波域ProbShrink算法、小波域NeighShrink算法相比,能夠有效地去除圖像的高斯噪聲,提高了圖像的峰值信噪比;并較完整地保持了圖像的紋理和邊緣等細(xì)節(jié)信息,從而明顯改善了圖像的視覺效果。

    標(biāo)簽: NSCT 變量 圖像去噪

    上傳時間: 2013-10-23

    上傳用戶:thuyenvinh

  • 基于周期平穩(wěn)的盲信噪比估計方法

    基于對信號的周期平穩(wěn)統(tǒng)計量的分析,提出了一種高斯白噪聲信道下的盲信噪比估計方法。對信號的調(diào)制方式?jīng)]有要求,也不需要發(fā)送端發(fā)送己知數(shù)據(jù)。

    標(biāo)簽: 周期 信噪比

    上傳時間: 2013-11-07

    上傳用戶:hakim

  • 過采樣∑—△ADC的原理及實現(xiàn)

    論述了過采樣Σ一AADC的基本原理及結(jié)構(gòu),分析了Σ一△調(diào)制器的頻域傳輸特性和系統(tǒng)的信噪比,給出了實現(xiàn)不同的A/D轉(zhuǎn)換精度必須滿足的條件和用單片機實現(xiàn)Σ一AADC的具體方法和電路.實際使用表明,該方法測量結(jié)果可靠,具有實用價值.

    標(biāo)簽: ADC 過采樣

    上傳時間: 2013-11-17

    上傳用戶:gaome

  • 過采樣法提高A_D分辨率和信噪比

    介紹一種簡便的方法, 只用軟件就可以將轉(zhuǎn)換器位數(shù)提高, 并且還能同時提高采樣系統(tǒng)的信噪比。通過實際驗證, 證明該方法是成功的。

    標(biāo)簽: A_D 過采樣 分辨率 信噪比

    上傳時間: 2013-11-11

    上傳用戶:zhenyushaw

  • 時鐘分相技術(shù)應(yīng)用

    摘要: 介紹了時鐘分相技術(shù)并討論了時鐘分相技術(shù)在高速數(shù)字電路設(shè)計中的作用。 關(guān)鍵詞: 時鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79  文獻(xiàn)標(biāo)識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設(shè)計的關(guān)鍵技術(shù)之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設(shè)計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設(shè)計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設(shè)計提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計中對高頻時鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術(shù), 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術(shù) 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術(shù), 就是把 時鐘周期的多個相位都加以利用, 以達(dá)到更高的時間分辨。在通常的設(shè)計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達(dá)到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時鐘分相技術(shù)在實際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應(yīng)用的實例加以說明。2 應(yīng)用實例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應(yīng)該達(dá)到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術(shù), 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認(rèn)為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進(jìn)行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設(shè)計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達(dá)到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運用時鐘分相技術(shù), 可以有效地用低頻時鐘實現(xiàn)相當(dāng)于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設(shè)計中一些問題, 降低了系統(tǒng)設(shè)計的難度。

    標(biāo)簽: 時鐘 分相 技術(shù)應(yīng)用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

主站蜘蛛池模板: 通河县| 佛山市| 乌苏市| 象山县| 罗平县| 临洮县| 湾仔区| 岐山县| 如皋市| 洛南县| 嘉善县| 石渠县| 共和县| 阳西县| 峨山| 鹿泉市| 许昌县| 阿坝县| 彰化县| 潞西市| 嘉义市| 武穴市| 双桥区| 临澧县| 霍城县| 崇州市| 伊川县| 新乡市| 吴川市| 裕民县| 梅州市| 藁城市| 深圳市| 五原县| 临高县| 都昌县| 岐山县| 扶风县| 天全县| 博湖县| 中西区|