VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(59)資源包含以下內(nèi)容:1. 工業(yè)控制中常用的PID算法C編寫的.2. 12232點(diǎn)陣信利液晶基本驅(qū)動(dòng)程序.3. LCM-12864漢字液晶顯示驅(qū)動(dòng)程序.4. C51編寫的1602顯示字符串程序.5. MSP430.6. 基于三星44b0box萬(wàn)龍開(kāi)發(fā)板的觸摸屏的驅(qū)動(dòng)程序.7. 做熱表計(jì)量用.8. MSP430,常用中斷.9. MSP430段碼顯示.10. 用msp430驅(qū)動(dòng)1621芯片的段碼液晶。.11. 深圳PXA270原理圖,PROTEL99SE格式.12. ALTERA PWM電路 這是一個(gè)ALTERA的PWM電路.13. Tinyos 的一個(gè)無(wú)線應(yīng)用的實(shí)現(xiàn)非常好用
希望大家能夠喜歡.14. 內(nèi)含C按鍵子程序.15. 并口的EPP模式模擬IIC接口.16. 直流電機(jī)PID控制程序,希望能幫助有需要的朋友..17. 這個(gè)源碼是用altera公司的開(kāi)發(fā)工具NIOS II IDE開(kāi)發(fā)的基于軟核處理器的AD、DA控制程序.18. 此源碼是利用altera公司的NIOS II IDE開(kāi)發(fā)的.19. 此源碼是利用altera公司的nios II IDE開(kāi)發(fā)的.20. 此源碼是用altera公司的nios II IDE開(kāi)發(fā)的.21. 此源碼是利用altera公司的nios II IDE開(kāi)發(fā)的源碼.22. DOS下提取字模的程序.23. 此工程項(xiàng)目用于測(cè)試鍵盤
下載并運(yùn)行該工程項(xiàng)目后.24. ZigBee精簡(jiǎn)概要
ZigBee精簡(jiǎn)概要.25. ZigBee問(wèn)答
ZigBee問(wèn)答ZigBee問(wèn)答.26. 剛接觸NIOS的時(shí)候?qū)W習(xí)NIOS串口通訊時(shí)候些的一個(gè)程序.27. MC9S12DG128.28. EZUSB FX2(Cy68013A)源碼.29. 一個(gè)好程序關(guān)于CPLD的直線插補(bǔ)在數(shù)字積分中的應(yīng)用.30. C1L105.c驅(qū)動(dòng).31. HX8309驅(qū)動(dòng).32. S6D0118驅(qū)動(dòng).33. MT18G09J.34. TL1771驅(qū)動(dòng).35. 166QQ_K驅(qū)動(dòng).36. Protel99SE的簡(jiǎn)明教程.Protel99SE是電路設(shè)計(jì)的入門軟件.37. TMS320F2812的BIOS時(shí)鐘的例程.38. 基于NIOS 軟核處理器的uClinux的移植.39. ATmega8515 avr控制有源蜂鳴器發(fā)聲的程序.40. 一個(gè)真正微型操作系統(tǒng),比uCOS更小,只支持16個(gè)任務(wù),但速度更快,所占資源更少..
標(biāo)簽:
化學(xué)
化學(xué)工程師
上傳時(shí)間:
2013-04-15
上傳用戶:eeworm
ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場(chǎng)可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對(duì)性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過(guò)對(duì)循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對(duì)FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過(guò)對(duì)T的控制端的不同配置來(lái)實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語(yǔ)言,通過(guò)轉(zhuǎn)換為相應(yīng)的VHDL語(yǔ)言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開(kāi)發(fā)系統(tǒng)中的VHDL語(yǔ)言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問(wèn)題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對(duì)實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.
標(biāo)簽:
FPGA
可重構(gòu)
通訊
糾錯(cuò)
上傳時(shí)間:
2013-07-01
上傳用戶:myworkpost
電路板故障分析
維修方式介紹
ASA維修技術(shù)
ICT維修技術(shù)
沒(méi)有線路圖,無(wú)從修起
電路板太複雜,維修困難
維修經(jīng)驗(yàn)及技術(shù)不足
無(wú)法維修的死板,廢棄可惜
送電中作動(dòng)態(tài)維修,危險(xiǎn)性極高
備份板太多,積壓資金
送國(guó)外維修費(fèi)用高,維修時(shí)間長(zhǎng)
對(duì)老化零件無(wú)從查起無(wú)法預(yù)先更換
維修速度及效率無(wú)法提升,造成公司負(fù)擔(dān),客戶埋怨
投資大量維修設(shè)備,操作複雜,績(jī)效不彰
標(biāo)簽:
電路板維修
技術(shù)資料
上傳時(shí)間:
2013-10-26
上傳用戶:neu_liyan