亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

優(yōu)化算法

  • G729、h263、h264、MPEG4四種最流行的音頻和視頻標準的壓縮和解壓算法的源代碼.rar

    圖像壓縮 h264等壓縮算法源碼 c語言源碼

    標簽: MPEG4 G729 h263 h264

    上傳時間: 2013-05-25

    上傳用戶:s363994250

  • PID算法在AVR單片機上的應用(在爬壁機器人吸盤負壓控制上的實現(xiàn)應用).rar

    PID算法在AVR單片機上的應用,風機的閉環(huán)控制

    標簽: PID AVR 算法

    上傳時間: 2013-04-24

    上傳用戶:aa17807091

  • IGBT驅動電路模塊化設計.rar

     近年來,igbt功率器件在電機控制、開關電源和變流設備等領域的應用已經非常廣泛。igbt的驅動包括專門的驅動電路,以及過流保護電路等。本文設計參考了三菱、西門康等公司生產的igbt驅動模塊,加入了接口選擇模塊、功能選擇模塊、電源模塊、功率補充模塊等,實現(xiàn)了整個驅動電路的模塊化設計。單個模塊可以驅動一個橋臂的上下兩個igbt??梢酝ㄟ^方波控制或者spwm控制[1]等控制方式,驅動單相或者三相逆變器。

    標簽: IGBT 驅動電路 模塊化設計

    上傳時間: 2013-04-24

    上傳用戶:遠遠ssad

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現(xiàn),給混合信號測試領域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。 通過在FPGA內部實現(xiàn)ADC測試時域算法和頻域算法相結合的方法來搭建測試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent 33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內的兩個獨立ADC的串行輸出數(shù)據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。 在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結果表明,通過在FPGA內配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。 關鍵詞:ADC測試;并行;參數(shù)評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • 射頻功放數(shù)字預失真技術研究及其FPGA實現(xiàn).rar

    隨著無線通信技術的不斷發(fā)展和社會需求的日益增長,對通信系統(tǒng)的傳輸質量和容量的要求也越來越大。現(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據速率和頻譜效率,更趨向于采用非恒定包絡的調制方式,而非恒定包絡調制方式對功率放大器的非線性非常敏感,加上現(xiàn)代通信系統(tǒng)對功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術成為無線通信系統(tǒng)的關鍵技術之一。 本文對功率放大器的線性化技術進行了系統(tǒng)的研究。首先,介紹功率放大器的非線性特性、記憶效應產生原理和常見的各種線性化技術,重點研究了目前流行的自適應數(shù)字預失真技術原理。其次,介紹了功率放大器的無記憶模型和有記憶模型,以及兩種實用的預失真實現(xiàn)方法--查表法和多項式法,在此基礎上重點研究了基于QRD_RLS自適應算法的記憶多項式法預失真技術,對該算法進行了Matlab仿真分析,為后面的FPGA實現(xiàn)奠定基礎。最后,確定了數(shù)字預失真實現(xiàn)的架構,介紹了與QRD_RLS算法實現(xiàn)相關的CORDIC技術、復數(shù)Givens旋轉及Systolic陣等原理,詳細闡述了基于CORDIC技術的復數(shù)QRD_RLS算法的Systolic實現(xiàn),從而在FPGA上實現(xiàn)了數(shù)字預失真。 在軟件無線電思想的指導下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項式法的數(shù)字預失真的FPGA設計,并且在硬件平臺上檢驗了預失真效果。

    標簽: FPGA 射頻功放 數(shù)字預失真

    上傳時間: 2013-04-24

    上傳用戶:84425894

  • 基于FPGA的電壓波動與閃變測量的數(shù)字化實現(xiàn)研究.rar

    隨著我國工業(yè)和國民經濟的快速發(fā)展,電網負荷急劇增加,特別是沖擊性、非線性負荷所占比重不斷加大,使得供電電壓發(fā)生波動和閃變,嚴重影響著電網的電能質量。根據國際電工委員會(IEC)電磁兼容(EMC)標準IEC61000-3-7以及國標GB12326-2000,電壓波動和閃變己成為衡量電能質量的重要指標。 電壓波動和閃變作為衡量電能質量的重要指標,能更直接、迅速地反映出電網的供電質量。然而,目前國內還沒有很好的電壓波動與閃變測量的數(shù)字信號處理方法。為此,論文在深入研究電壓波動和閃變測量技術的基礎上,提出一種基于Simulink/DSP Builder的數(shù)字信號處理的FPGA設計方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,從而能夠將更多精力集中于系統(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點。 論文首先介紹了電壓波動和閃變的基木概念、特征量,闡述了電壓波動與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點和優(yōu)劣。然后依據電壓波動與閃變測量的IEC標準以及國家標準,在對電壓波動與閃變測量模擬仿真的基礎上研究其數(shù)字化實現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設計電壓波動與閃變測量系統(tǒng)的數(shù)字模型。同時在ModelSim SE6.1d軟件下進行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設計軟件QuartusⅡ6.0下進行了系統(tǒng)時序仿真。 仿真結果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號處理的FPGA設計方案,設計簡單、快捷高效,能夠滿足電壓波動和閃變測量最初的系統(tǒng)設計要求,為進一步從事電壓波動和閃變測量研究提供了一種全新的設計理念,具有一定的理論與現(xiàn)實意義。

    標簽: FPGA 電壓波動 測量

    上傳時間: 2013-07-10

    上傳用戶:笨小孩

  • 基于FPGA的高頻PWM開關電源控制器設計.rar

    電力電子裝置的控制技術隨著電力電子技術的發(fā)展而愈來愈復雜。開關電源是現(xiàn)代電力電子設備中不可或缺的組成部分,其質量的優(yōu)劣以及體積的大小直接影響電子設備整體性能。高頻化、小型化、數(shù)字化是開關電源的發(fā)展方向。 在應用數(shù)字技術進行控制系統(tǒng)設計時,數(shù)字控制器的性能決定了控制系統(tǒng)的整體性能。數(shù)字化電力電子設備中的控制部分多以MCU/DSP為核心,以軟件實現(xiàn)離散域的運算及控制。在很多高頻應用的場合,目前常用的控制器(高性能單片機或DSP)的速度往往不能完全滿足要求。FPGA具有設計靈活、集成度高、速度快、設計周期短等優(yōu)點,與單片機和DSP相比,F(xiàn)PGA具有更高的處理速度。同時FPGA應用在數(shù)字化電力電子設備中,還可以大大簡化控制系統(tǒng)結構,并可實現(xiàn)多種高速算法,具有較高的性價比。 依據FPGA的這些突出優(yōu)點,本文將FPGA應用于直流開關電源控制器設計中,以實現(xiàn)開關電源數(shù)字化和高頻化的要求。主要研究工作如下: 介紹了基于FPGA的DC/DC數(shù)字控制器中A/D采樣控制、數(shù)字PI算法的實現(xiàn);重點描述了采用混合PWM方法實現(xiàn)高分辨率、高精度數(shù)字PWM的設計方案,并對各模塊進行了仿真測試;用FPGA開發(fā)板進行了一部分系統(tǒng)的仿真和實際結果的檢測,驗證了文中的分析結論,證實了可編程邏輯器件在直流開關電源控制器設計中的應用優(yōu)勢。

    標簽: FPGA PWM 高頻

    上傳時間: 2013-07-23

    上傳用戶:qulele

  • H264幀間預測算法研究與FPGA設計.rar

    隨著數(shù)字化技術的飛速發(fā)展,數(shù)字視頻信號的傳輸技術更是受到人們的關注。相比較其它類型的信息傳輸如文本和數(shù)據,視頻通信需要占用更多的帶寬資源,因此為了實現(xiàn)在帶寬受限的條件下的傳輸,視頻源必須經過大量壓縮。盡管現(xiàn)在的網絡狀況不斷地改善,但相對與快速增長的視頻業(yè)務而言,網絡帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網絡友好性。然而,高編碼壓縮率是以很高的計算復雜度為代價的,H.264標準的計算復雜度約為H.263的3倍,所以在實際應用中必須對其算法進行優(yōu)化以減低其計算復雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內外H.264硬件系統(tǒng)的研究現(xiàn)狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關鍵技術分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優(yōu)于全搜索算法,而全搜索算法在數(shù)據流的規(guī)則性和均勻性有著自己的優(yōu)越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結構的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數(shù)據流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數(shù)據流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優(yōu)化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結構進行了功能子模塊劃分;然后對每個子模塊進行設計和仿真和對整個運動估計模塊進行聯(lián)合仿真驗證。 @@關鍵詞:H.264;FPGA;QuartusⅡ;幀間預測;運動估計;塊匹配

    標簽: H264 FPGA 幀間預測

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA的數(shù)字圖像處理的研究.rar

    圖像是人類智能活動重要的信息來源之一,是人類相互交流和認識世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對圖像處理技術的需求與日劇增,同時VLSI技術的發(fā)展給圖像處理技術的應用提供了廣闊的平臺。圖像處理技術是圖像識別和分析的基礎,所以圖像處理技術對整個圖像工程來說就非常重要,對圖像處理技術的實現(xiàn)的研究也就具有重要的理論意義與實用價值,包括對傳統(tǒng)算法的改進和硬件實現(xiàn)的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術的發(fā)展為圖像處理的硬件實現(xiàn)提供了有效的平臺。 @@ 本文在詳細介紹鄰域圖像處理算法及其數(shù)據結構、遺傳算法和蟻群算法基本原理的基礎上,將其應用于圖像增強和圖像分割的圖像處理問題之中,并將其用FPGA技術實現(xiàn)。論文中采用遺傳算法自適應的確定非線性變換函數(shù)的參數(shù)對圖像進行增強,在采用FPGA來實現(xiàn)的過程中先對系統(tǒng)進行模塊劃分,主要分為初始化模塊、選擇模塊、適應度模塊、控制模塊等,然后利用VHDL語言描述各個功能模塊,為了提高設計效率,利用IP核進行存儲器設計,利用DSP Builder進行數(shù)學運算處理。時序控制是整個系統(tǒng)設計的核心,為盡量避免毛刺現(xiàn)象,各模塊的時序控制都是采用單進程的Moore狀態(tài)機實現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問題轉換為求圖像的最大熵問題,采用蟻群算法對改進的最大熵確定的適應度函數(shù)進行優(yōu)化,并對基于FPGA和蟻群算法實現(xiàn)圖像分割的各個模塊設計進行了詳細介紹。 @@ 對實驗結果進行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實現(xiàn)遺傳算法和蟻群算法的整個設計過程中由于充分發(fā)揮了FPGA的并行計算能力及流水線技術的應用,大大提高算法的運行速度。 @@關鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA

    標簽: FPGA 數(shù)字圖像處理

    上傳時間: 2013-06-03

    上傳用戶:小火車啦啦啦

  • 基于FPGA利用FFT算法實現(xiàn)GPSCA碼捕獲的研究.rar

    隨著中國二代導航系統(tǒng)的建設,衛(wèi)星導航的應用將普及到各個行業(yè),具有自主知識產權的衛(wèi)星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產,該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態(tài)和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進行總體功能劃分和結構設計,并采用自底向上的方法對系統(tǒng)進行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優(yōu)化系統(tǒng)?;趯嵱眯缘囊螅敿毜慕o出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結構以及仿真結果。并達到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。

    標簽: GPSCA FPGA FFT

    上傳時間: 2013-07-22

    上傳用戶:user08x

主站蜘蛛池模板: 灵石县| 尤溪县| 保山市| 达拉特旗| 响水县| 巴塘县| 平乐县| 达孜县| 兰西县| 班戈县| 凤凰县| 宝坻区| 英超| 高唐县| 日土县| 长汀县| 都安| 佛坪县| 乌兰浩特市| 富川| 张家口市| 吉隆县| 绥德县| 临夏县| 徐水县| 玉树县| 微山县| 建水县| 中卫市| 鹰潭市| 桃源县| 招远市| 平南县| 张家界市| 濉溪县| 淮安市| 旌德县| 安多县| 介休市| 宣化县| 应城市|