TI運放選型
標簽: 運放 選型
上傳時間: 2014-12-23
上傳用戶:黃蛋的蛋黃
全面的常用運放電路設計
標簽: 集成運放 應用電路 設計實例
上傳時間: 2013-10-11
上傳用戶:思琦琦
運放
標簽: 運放 電路分析
上傳時間: 2013-10-29
上傳用戶:yimoney
給出了兩種應用于兩級CMOS 運算放大器的密勒補償技術的比較,用共源共柵密勒補償技術設計出的CMOS 運放與直接密勒補償相比,具有更大的單位增益帶寬、更大的擺率和更小的信號建立時間等優點,還可以在達到相同補償效果的情況下極大地減小版圖尺寸. 通過電路級小信號等效電路的分析和仿真,對兩種補償技術進行比較,結果驗證了共源共柵密勒補償技術相對于直接密勒補償技術的優越性.
標簽: 共源共柵 運放 補償 比較
上傳時間: 2013-10-14
上傳用戶:gengxiaochao
protel99se元件名系表
標簽: protel 99 se 元件
上傳時間: 2013-10-08
上傳用戶:liuwei6419
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
標簽: layout design pcb 硬件工程師
上傳時間: 2013-10-22
上傳用戶:pei5
3節或4節鋰電池保護電路,避免過充、過放、過流。
標簽: 鋰電池 保護電路
上傳用戶:歸海惜雪
高可用性電信繫統采用冗餘電源或電池供電來增強繫統的可靠性。人們通常采用分立二極管來把這些電源組合於負載點處
標簽: MOSFET 二極管 減 發熱
上傳用戶:ysjing
諸如電信設備、存儲模塊、光學繫統、網絡設備、服務器和基站等許多復雜繫統都采用了 FPGA 和其他需要多個電壓軌的數字 IC,這些電壓軌必須以一個特定的順序進行啟動和停機操作,否則 IC 就會遭到損壞。
標簽: 電源排序 防止
上傳時間: 2014-12-24
上傳用戶:packlj
電路板裝配、PCB 布局和數字 IC 集成的進步造就了新一代的高密度安裝、高性能繫統。
標簽: DCDC 10A 性能 微型模塊
上傳時間: 2013-10-17
上傳用戶:RQB123
蟲蟲下載站版權所有 京ICP備2021023401號-1