一、 課程設(shè)計(jì)(論文)的內(nèi)容 設(shè)計(jì)一個(gè)由微機(jī)(單片機(jī))實(shí)現(xiàn)溫度控制系統(tǒng)。通過這個(gè)過程學(xué)習(xí)計(jì)算機(jī)閉環(huán)溫度控制系統(tǒng)的軟硬件設(shè)計(jì)。 二、課程設(shè)計(jì)(論文)的要求與數(shù)據(jù) 1.溫度控制指標(biāo):60~100℃之間任選;偏差:2℃。 2.在線調(diào)整可控硅導(dǎo)通角,通過改變加熱絲兩端電壓調(diào)整溫箱溫度,自行確定控制算法。 3.通過按鍵設(shè)置系統(tǒng)設(shè)定溫度并在顯示器上顯示設(shè)定溫度值和實(shí)時(shí)溫度值。 4. 加熱絲兩端最高電壓為AC220V +/-5%,最高功率為1000W。
標(biāo)簽: 計(jì)算機(jī) 溫度控制 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-01
上傳用戶:2525775
本文的研究?jī)?nèi)容是在激光測(cè)距項(xiàng)目基礎(chǔ)上進(jìn)行的,分析了各種激光測(cè)距方法的利弊,最終選用脈沖激光測(cè)距的實(shí)現(xiàn)方式,并且對(duì)脈沖激光測(cè)距系統(tǒng)做了深入研究。 本文設(shè)計(jì)了以FPGA為核心的信號(hào)處理模塊,實(shí)現(xiàn)了對(duì)激光信號(hào)的編碼和譯碼、對(duì)激光發(fā)射控制時(shí)鐘的分頻、和內(nèi)部PLL倍頻實(shí)現(xiàn)內(nèi)部高頻計(jì)時(shí)時(shí)鐘等,提高了系統(tǒng)的精度和穩(wěn)定性。使用并行脈沖計(jì)數(shù)法,提高了計(jì)時(shí)精度,分析了可能產(chǎn)生誤差的原因,并且對(duì)結(jié)果做了相應(yīng)的修正,減小了激光測(cè)距系統(tǒng)的誤差。并且制定了四種工作模式,可以根據(jù)不同的實(shí)際環(huán)境選擇相應(yīng)的測(cè)距模式,以達(dá)到最好的測(cè)量效果。 在接收方面突破以往普通的被動(dòng)接收方式,提出了利用窗函數(shù)接收回波的主動(dòng)接收方式,結(jié)合窄帶濾光片的濾光效果,提高了系統(tǒng)的抗干擾性能。從課題要求出發(fā),本激光測(cè)距系統(tǒng)實(shí)現(xiàn)了體積小、功耗低的特點(diǎn),測(cè)量距離相對(duì)較近(0.5-50米),屬于近距測(cè)量系統(tǒng)。
標(biāo)簽: FPGA 激光測(cè)距 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:wyaqy
數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對(duì)軟件無線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時(shí)序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時(shí)序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對(duì)系統(tǒng)輸入輸出時(shí)鐘的精確控制以及根據(jù)系統(tǒng)需要對(duì)各處時(shí)序延時(shí)進(jìn)行修正。 在存儲(chǔ)器設(shè)計(jì)上,采用FPGA片內(nèi)存儲(chǔ)器。可根據(jù)系統(tǒng)需要隨時(shí)進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對(duì)這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對(duì)系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時(shí)準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個(gè)傳輸過程中數(shù)據(jù)的正確性和時(shí)序性,并極大的降低了用常規(guī)儀器觀測(cè)FPGA中眾多待測(cè)引腳的難度。 本文第四章針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測(cè)試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。
標(biāo)簽: FPGA 控制 高速數(shù)據(jù) 采集系統(tǒng)
上傳時(shí)間: 2013-06-09
上傳用戶:lh25584
對(duì)于 LED 光源來說,調(diào)光也是比其他熒光燈、節(jié)能燈、高壓 鈉燈等更容易實(shí)現(xiàn),所以更應(yīng)該在各種類型的 LED燈具中加上調(diào)光的功能
標(biāo)簽: LED 調(diào)光 分 設(shè)計(jì)實(shí)例
上傳時(shí)間: 2013-05-17
上傳用戶:qweqweqwe
本文根據(jù)無位置傳感器無刷直流電動(dòng)機(jī)的原理,采用TMS320LF2407 DSP與IR2130,實(shí)現(xiàn)了對(duì)無刷直流電機(jī)的數(shù)字PID控制,并著重對(duì)電機(jī)的PWM調(diào)制方式、IR2130的應(yīng)用、反電動(dòng)勢(shì)過
上傳時(shí)間: 2013-07-20
上傳用戶:qazwsxedc
三維彩色信息獲取系統(tǒng)目的是獲取對(duì)象的三維空間坐標(biāo)和顏色信息。它是計(jì)算機(jī)視覺研究的重要內(nèi)容,也是當(dāng)前信息科學(xué)研究中的一個(gè)重要熱點(diǎn)。 本文首先介紹了三維信息獲取技術(shù)的意義和實(shí)時(shí)可重構(gòu)三維激光彩色信息獲取系統(tǒng)總體方案。該方案合理劃分了系統(tǒng)的圖像處理任務(wù),充分地利用了擁有的硬、軟件資源。闡述了基于FPGA處理器的硬件系統(tǒng)結(jié)構(gòu)及其工作原理和系統(tǒng)工作時(shí)序。 本文還研究了圖像處理系統(tǒng)中的數(shù)字邏輯設(shè)計(jì),總結(jié)出了較完整、規(guī)范化的設(shè)計(jì)流程和方法,介紹了從圖像處理算法到可編程邏輯器件的規(guī)范化映射方法,總結(jié)了在視頻系統(tǒng)中的高級(jí)設(shè)計(jì)技巧,包括并行流水線技術(shù)和循環(huán)結(jié)構(gòu)的硬件實(shí)現(xiàn)方式等。 為了說明提出的設(shè)計(jì)方法,本文分析了基于自適應(yīng)閾值的結(jié)構(gòu)光條紋中心的方向模板快速檢測(cè)算法的硬件實(shí)現(xiàn)。該算法是把自適應(yīng)閾值法與可變方向模板法相結(jié)合,具有穩(wěn)定性好、精度高、計(jì)算簡(jiǎn)單、數(shù)據(jù)存儲(chǔ)量小、實(shí)現(xiàn)速度快的特點(diǎn),此外,該方法有利于硬件快速實(shí)現(xiàn)。實(shí)踐證明這種方法是實(shí)用的、有效的。 本文的重點(diǎn)在于研制了具有完全自主知識(shí)產(chǎn)權(quán)的實(shí)時(shí)可重構(gòu)三維激光彩色信息獲取系統(tǒng)中視頻圖像處理專用集成電路。該集成電路是實(shí)現(xiàn)系統(tǒng)快速算法的核心,使用現(xiàn)場(chǎng)可編程器FPGA器件EPlK50實(shí)現(xiàn)提取激光線、提取人頭輪廓線和提取中心顏色線算法;該集成電路還要實(shí)現(xiàn)系統(tǒng)所需的控制邏輯。控制部分包括將視頻采集輸出端口信號(hào)轉(zhuǎn)化為RGB真彩色信號(hào)的數(shù)據(jù)鎖存模塊、各FIFO緩存器的輸入輸出控制模塊和系統(tǒng)需要的其它信號(hào)控制模塊。提出提取輪廓線快速算法,即由FPGA處理器與主機(jī)交互式共同快速完成提取人頭正側(cè)影輪廓線算法。該專用集成電路研制是整個(gè)實(shí)時(shí)可重構(gòu)三維激光彩色信息獲取系統(tǒng)實(shí)現(xiàn)的關(guān)鍵。
標(biāo)簽:
上傳時(shí)間: 2013-07-23
上傳用戶:lguotao
本程序是一個(gè)太陽能熱水器智能控制系統(tǒng)的程序。它以89C52單片機(jī)為核心,配合電阻型4檔水位傳感器、負(fù)溫度系數(shù)NTC熱敏電阻溫度傳感器、8255A擴(kuò)展鍵盤和顯示器件、驅(qū)動(dòng)電路(電磁閥、電加熱、報(bào)警)等外圍器件, 完成對(duì)太陽能熱水器容器內(nèi)的水位、水溫測(cè)量、顯示;時(shí)間顯示;缺水時(shí)自動(dòng)上水,水溢報(bào)警;手動(dòng)上水、參數(shù)設(shè)置;定時(shí)水溫過低智能電加熱等功能。 其中本文第一章主要說明了太陽能熱水器智能控制系統(tǒng)的研究現(xiàn)狀和本課題的主要任務(wù),第二章對(duì)系統(tǒng)的整體結(jié)構(gòu)作了簡(jiǎn)單介紹,第三章重點(diǎn)介紹了水位水溫測(cè)量電路,第四章介紹了時(shí)鐘電路,第五章介紹了顯示和鍵盤電路,第六章對(duì)其他電路作了介紹,第七章是對(duì)水位測(cè)量電路的硬件調(diào)試。 本系統(tǒng)對(duì)于水位傳感器、水溫傳感器的電阻數(shù)據(jù)的處理均采用獨(dú)特的RC充放電的方法。它與使用A/D轉(zhuǎn)換器相比,電路簡(jiǎn)單、制造成本低。特別適用于對(duì)水位、水溫要求不精確的場(chǎng)合。
標(biāo)簽: 太陽能熱水器 智能控制系統(tǒng) 程序
上傳時(shí)間: 2013-06-17
上傳用戶:rhl123
隨著數(shù)字時(shí)代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場(chǎng)占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡(jiǎn)單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測(cè)試、電路測(cè)試及系統(tǒng)指標(biāo)測(cè)試。 最終系統(tǒng)指標(biāo)測(cè)試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。
上傳時(shí)間: 2013-07-05
上傳用戶:leehom61
當(dāng)執(zhí)行機(jī)構(gòu)需要的不是控制量的絕對(duì)值,而是控制量的增量(例如去驅(qū)動(dòng) 步進(jìn)電動(dòng)機(jī))時(shí),需要用PID的“增量算法”。 增量式PID控制算法可以通過(2-4)式推導(dǎo)出。
標(biāo)簽: PID 51單片機(jī) 增量式 控制算法
上傳時(shí)間: 2013-04-24
上傳用戶:haoxiyizhong
電子工業(yè)出版社, 林明權(quán)等編著,本書在簡(jiǎn)要介紹VHDL的語法和基本邏輯電路設(shè)計(jì)技巧的基礎(chǔ)之上,完整地給出了七個(gè)數(shù)字控制系統(tǒng)設(shè)計(jì)范例,此文檔節(jié)選其中的第4章-電子鐘,以及第5章-紅綠燈交通信號(hào)系統(tǒng)。
標(biāo)簽: VHDL 數(shù)字控制 系統(tǒng)設(shè)計(jì) 范例
上傳時(shí)間: 2013-06-04
上傳用戶:kksuyiwen
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1