由于下一代微處理器的工作電壓越來越低,所需電流越來越大,現有的5V、12V輸入的電壓調節模塊(VRM)已經不能滿足它的要求了,因此把VRM的輸入母線電壓提高到48V是必然的趨勢。這樣做能夠減小輸入電流從而使得母線損耗減小,有利于效率提高,同時可以大大減小輸入濾波器體積。 本課題首先分析了VRM的發展現狀和常用拓撲,以及未來的發展趨勢,并在此基礎上介紹了級聯式流饋推挽DC/DC變換器的概念。接著,具體分析了Buck與推挽級聯式流饋DC/DC變換器、雙通道交錯并聯型Buck與推挽級聯式流饋DC/DC變換器的原理和工作過程。再接著,分別介紹了Buck與推挽級聯式流饋DC/DC變換器、雙通道交錯并聯型Buck與推挽級聯式流饋DC/DC變換器及其控制同路的建模和設計方法,并給出設計實例。最后,分別用這兩種拓撲結構制作了兩臺48V輸入、3.3V/10A輸出的樣機,并對兩者進行了一定的實驗比較研究,以驗證設計的有效性。
上傳時間: 2013-07-29
上傳用戶:gxrui1991
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
萬用表和示波器的使用方法.rar 兩個DOC文件,對初入電子行業的程序員很有幫助。
上傳時間: 2013-04-24
上傳用戶:小碼農lz
SignalTap II 內嵌邏輯分析儀是Altera 公司Quartus II 軟件中內嵌的一種調試程序,通過把一段執行邏輯分析功能 的代碼和客戶的設計組合在一起編譯、布局布線,完成傳統邏輯分析儀的功能。介紹了SignalTap II 的基本內容、實現原理以及 在實際工程中的應用環境。結合ATM交換矩陣的設計實例,詳細闡述了用SignalTapII 對FPGA 調試的具體方法和調試步驟, 以及在工程中的使用全過程。分析比較了該方法與傳統的外置式邏輯分析儀的優劣,對SignalTap II 應用條件進行了闡述。
標簽: SignalTapII FPGA 邏輯分析儀 調試
上傳時間: 2013-07-13
上傳用戶:古谷仁美
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-06-10
上傳用戶:01010101
當執行機構需要的不是控制量的絕對值,而是控制量的增量(例如去驅動 步進電動機)時,需要用PID的“增量算法”。 增量式PID控制算法可以通過(2-4)式推導出。
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
提出了一種基于DSP的新型靜電除塵(ESP)用高頻高壓電源設計方案。給出了電源的主電路、控制電路以及各采樣電路的設計過程。電源主電路由IGBT(FZ900R12KE4)構成的H橋式電路組成;控制電路采用數字信號處理器DSP(TMS320F2812)為核心;采樣電路主要采集三相進線電流、逆變輸出電流、變壓器油溫及IGBT的溫度等。實驗表明,該靜電除塵用高頻高壓電源運行穩定可靠,能夠滿足靜電除塵的要求。
上傳時間: 2013-10-15
上傳用戶:ginani
阻容降壓式電源:將交流市電轉換為低壓直流的常規方法是采用變壓器降壓后再整流濾波,當受體積和成本等因素的限制時,最簡單實用的方法就是采用電容降壓式電源。與變壓器降壓相比,電容降壓(也可理解成電容限流)的電源體積小、經濟、可靠、效率高,缺點是不如變壓器降壓的電源安全。通過電容器把交流電引入負載中,對地有220V電壓,人易觸電,但若用在不需人體接觸的電路內部電路電源中,本缺點也可克服。如冰箱電子溫控器或遙控電源的開/關等電源都是用電容器降壓而制成的。
上傳時間: 2013-11-23
上傳用戶:wxqman
摘要:采用ONSEMI公司的NCP12系列芯片制成了準諧振(QR)零電壓切換(ZVS)電源.介紹了用準諧振技術使反激式開關電源獲得的零電壓切換效果,詳細討論了該電源工作頻率的確定方法,給出了所研制電源的電路及其工作波形.由電路波形及測量數據看出,改進后的電路開關損耗顯著降低,取得了較好的效果. 關鍵詞:電源;脈寬調制/準諧振;零電壓切換
上傳時間: 2013-11-17
上傳用戶:909000580
當執行機構需要的不是控制量的絕對值,而是控制量的增量(例如去驅動 步進電動機)時,需要用PID的“增量算法”。 增量式PID控制算法可以通過(2-4)式推導出。由(2-4)可以得到控制器 的第k-1個采樣時刻的輸出值為:
上傳時間: 2013-10-11
上傳用戶:waizhang