電位計訊號轉換器 AT-PM1-P1-DN-ADL 1.產品說明 AT系列轉換器/分配器主要設計使用于一般訊號迴路中之轉換與隔離;如 4~20mA、0~10V、熱電偶(Type K, J, E, T)、熱電阻(Rtd-Pt100Ω)、荷重元、電位計(三線式)、電阻(二線式)及交流電壓/電流等訊號,機種齊全。 此款薄型設計的轉換器/分配器,除了能提供兩組訊號輸出(輸出間隔離)或24V激發電源供傳送器使用外,切換式電源亦提供了安裝的便利性。上方并設計了電源、輸入及輸出指示燈及可插拔式接線端子方便現場施工及工作狀態檢視。 2.產品特點 可選擇帶指撥開關切換,六種常規輸出信號0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切換。 雙回路輸出完全隔離,可選擇不同信號。 設計了電源、輸入及輸出LED指示燈,方便現場工作狀態檢視。 規格選擇表中可指定選購0.1%精度 17.55mm薄型35mm導軌安裝。 依據CE國際標準規范設計。 3.技術規格 用途:信號轉換及隔離 過載輸入能力:電流:10×額定10秒 第二組輸出:可選擇 輸入范圍:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精確度: ≦±0.2% of F.S. ≦±0.1% of F.S. 偵測電壓:1.6V 輸入耗損: 交流電流:≤ 0.1VA; 交流電壓:≤ 0.15VA 反應時間: ≤ 250msec (10%~90% of FS) 輸出波紋: ≤ ±0.1% of F.S. 滿量程校正范圍:≤ ±10% of F.S.,2組輸出可個別調整 零點校正范圍:≤ ±10% of F.S.,2組輸出可個別調整 隔離:AC 2.0 KV 輸出1與輸出2之間 隔離抗阻:DC 500V 100MΩ 工作電源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (選購規格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作濕度: 20~95% RH, 無結露 溫度系數: ≤ 100PPM/ ºC (0~50 ºC) 儲存溫度: -10~70 ºC 保護等級: IP 42 振動測試: 1~800 Hz, 3.175 g2/Hz 外觀尺寸: 94.0mm x 94.0mm x 17.5mm 外殼材質: ABS防火材料,UL94V0 安裝軌道: 35mm DIN導軌 (EN50022) 重量: 250g 安全規范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用規格:AT-PM1-P1-DN-ADL 電位計訊號轉換器,一組輸出,輸入范圍:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,輸出一組輸出4-20mA,工作電源AC/DC20-56V
上傳時間: 2013-11-05
上傳用戶:feitian920
實用數字系統設計與實現,數碼管的設計
上傳時間: 2013-10-22
上傳用戶:kongrong
電路分析基礎電路分析基礎Fundamentals of Electric CircuitsFundamentals of Electric Circuits多媒體教學課件多媒體教學課件北京理工大學北京理工大學Beijing Institute of TechnologyBeijing Institute of Technology 目錄•第一章集總電路中電壓、電流的約束關系•第二章運用獨立電流、電壓變量的分析方法•第四章分解法及單口網絡•第三章疊加方法與網絡函數•第六章電容元件和電感元件•第七章一階電路•第八章二階電路•第十章正弦穩態功率和能量三相電路•第九章阻抗與導納•第十一章電路的頻率響應•第十二章耦合電感和理想變壓器
標簽: 電路分析基礎
上傳時間: 2013-11-10
上傳用戶:asdstation
世界最新晶體管代換手冊 一、半導體器件型號命名法二、手冊中使用的縮略語三、晶體管參數符號及其說明四、晶體管代換的原則和方法五、晶體管型號、用途、參數及其相互代換表六、世界各國晶體管外形尺寸和引腳排列圖七、日本晶體管外形、尺寸和引腳排列圖
上傳時間: 2013-11-10
上傳用戶:wwwe
高速高頻PCB走線精品設計指南 八套連發
上傳時間: 2013-12-01
上傳用戶:michael20
第一步,拿到一塊PCB,首先在紙上記錄好所有元氣件的型號,參數,以及位置,尤其是二極管,三機管的方向,IC缺口的方向。最好用數碼相機拍兩張元氣件位置的照片。第二步,拆掉所有器件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內,啟動POHTOSHOP,用彩色方式將絲印面掃入,并打印出來備用。第三步,用水紗紙將TOP LAYER 和BOTTOM LAYER兩層輕微打磨,打磨到銅膜發亮,放入掃描儀,啟動PHOTOSHOP,用彩色方式將兩層分別掃入。注意,PCB在掃描儀內擺放一定要橫平樹直,否則掃描的圖象就無法使用。第四步,調整畫布的對比度,明暗度,使有銅膜的部分和沒有銅膜的部分對比強烈,然后將次圖轉為黑白色,檢查線條是否清晰,如果不清晰,則重復本步驟。如果清晰,將圖存為黑白BMP格式文件TOP.BMP和BOT.BMP。第五步,將兩個BMP格式的文件分別轉為PROTEL格式文件,在PROTEL中調入兩層,如過兩層的PAD和VIA的位置基本重合,表明前幾個步驟做的很好,如果有偏差,則重復第三步。第六,將TOP。BMP轉化為TOP。PCB,注意要轉化到SILK層,就是黃色的那層,然后你在TOP層描線就是了,并且根據第二步的圖紙放置器件。畫完后將SILK層刪掉。 第七步,將BOT。BMP轉化為BOT。PCB,注意要轉化到SILK層,就是黃色的那層,然后你在BOT層描線就是了。畫完后將SILK層刪掉。第八步,在PROTEL中將TOP。PCB和BOT。PCB調入,合為一個圖就OK了。第九步,用激光打印機將TOP LAYER, BOTTOM LAYER分別打印到透明膠片上(1:1的比例),把膠片放到那塊PCB上,比較一下是否有誤,如果沒錯,你就大功告成了。
上傳時間: 2013-10-15
上傳用戶:標點符號
探索雙層板布線技藝電池供電產品的競爭市場中,考慮目標成本相對的重要。多層板解決方案更是工程師在設計時必需的重要考慮。本文將探討雙層板的布線方式,使用自動布線與手工布線來做模擬與混合信號電路布線的差別,如何安排接地回路等。以電池供電產品之高度競爭市場中,當考慮目標成本時總是要求設計者在設計中使用雙層電路板。雖然多層板(四層、六層以及八層)的解決方式無論在尺寸、噪聲,以及性能上都可以做得更好,但成本壓力迫使工程師必須盡量使用雙層板。在本文中將討論使用或不用自動布線、有或沒有接地面的電流返回路徑的概念,以及關于雙層板零件的布置方式。使用自動布線器來設計印刷電路板(PCB)是吸引人的。大多數的情形下,自動布線對純數字的電路(尤其是低頻率信號且低密度的電路)的動作不至于會有問題。但當嘗試使用布線軟件提供的自動布線工具做模擬、混合訊號或高速電路的布線時,可能會出現一些問題,而且有可能造成極嚴重的電路性能問題。例如,(圖一)所示為雙層板自動走線的上層,(圖二)為電路板的下層。對混合訊號電路的布線而言,各種裝置都是經過周詳的考慮后才以人工方式將零件放置到板子上并將數字與模擬裝置隔開。
上傳時間: 2014-12-24
上傳用戶:flg0001
第一單 PSPICE使用初步第二章 文本文件描述第三章 電路原理圖程序第四章 模擬計算程序PSPICE及圖形后第五章 信號源模型編輯STMED第六章 模型參數提取PArts第七章 常見問題處理第八章 PSPICE應用。
上傳時間: 2013-12-23
上傳用戶:wendy15
第二部分:DRAM 內存模塊的設計技術..............................................................143第一章 SDR 和DDR 內存的比較..........................................................................143第二章 內存模塊的疊層設計.............................................................................145第三章 內存模塊的時序要求.............................................................................1493.1 無緩沖(Unbuffered)內存模塊的時序分析.......................................1493.2 帶寄存器(Registered)的內存模塊時序分析...................................154第四章 內存模塊信號設計.................................................................................1594.1 時鐘信號的設計.......................................................................................1594.2 CS 及CKE 信號的設計..............................................................................1624.3 地址和控制線的設計...............................................................................1634.4 數據信號線的設計...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內存模塊的功耗計算.............................................................................172第六章 實際設計案例分析.................................................................................178 目前比較流行的內存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內存采用阻抗受控制的串行連接技術,在這里我們將不做進一步探討,本文所總結的內存設計技術就是針對SDRAM 而言(包括SDR 和DDR)?,F在我們來簡單地比較一下SDR 和DDR,它們都被稱為同步動態內存,其核心技術是一樣的。只是DDR 在某些功能上進行了改進,所以DDR 有時也被稱為SDRAM II。DDR 的全稱是Double Data Rate,也就是雙倍的數據傳輸率,但是其時鐘頻率沒有增加,只是在時鐘的上升和下降沿都可以用來進行數據的讀寫操作。對于SDR 來說,市面上常見的模塊主要有PC100/PC133/PC166,而相應的DDR內存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。
上傳時間: 2014-01-13
上傳用戶:euroford
現代的電子設計和芯片制造技術正在飛速發展,電子產品的復雜度、時鐘和總線頻率等等都呈快速上升趨勢,但系統的電壓卻不斷在減小,所有的這一切加上產品投放市場的時間要求給設計師帶來了前所未有的巨大壓力。要想保證產品的一次性成功就必須能預見設計中可能出現的各種問題,并及時給出合理的解決方案,對于高速的數字電路來說,最令人頭大的莫過于如何確保瞬時跳變的數字信號通過較長的一段傳輸線,還能完整地被接收,并保證良好的電磁兼容性,這就是目前頗受關注的信號完整性(SI)問題。本章就是圍繞信號完整性的問題,讓大家對高速電路有個基本的認識,并介紹一些相關的基本概念。 第一章 高速數字電路概述.....................................................................................51.1 何為高速電路...............................................................................................51.2 高速帶來的問題及設計流程剖析...............................................................61.3 相關的一些基本概念...................................................................................8第二章 傳輸線理論...............................................................................................122.1 分布式系統和集總電路.............................................................................122.2 傳輸線的RLCG 模型和電報方程...............................................................132.3 傳輸線的特征阻抗.....................................................................................142.3.1 特性阻抗的本質.................................................................................142.3.2 特征阻抗相關計算.............................................................................152.3.3 特性阻抗對信號完整性的影響.........................................................172.4 傳輸線電報方程及推導.............................................................................182.5 趨膚效應和集束效應.................................................................................232.6 信號的反射.................................................................................................252.6.1 反射機理和電報方程.........................................................................252.6.2 反射導致信號的失真問題.................................................................302.6.2.1 過沖和下沖.....................................................................................302.6.2.2 振蕩:.............................................................................................312.6.3 反射的抑制和匹配.............................................................................342.6.3.1 串行匹配.........................................................................................352.6.3.1 并行匹配.........................................................................................362.6.3.3 差分線的匹配.................................................................................392.6.3.4 多負載的匹配.................................................................................41第三章 串擾的分析...............................................................................................423.1 串擾的基本概念.........................................................................................423.2 前向串擾和后向串擾.................................................................................433.3 后向串擾的反射.........................................................................................463.4 后向串擾的飽和.........................................................................................463.5 共模和差模電流對串擾的影響.................................................................483.6 連接器的串擾問題.....................................................................................513.7 串擾的具體計算.........................................................................................543.8 避免串擾的措施.........................................................................................57第四章 EMI 抑制....................................................................................................604.1 EMI/EMC 的基本概念..................................................................................604.2 EMI 的產生..................................................................................................614.2.1 電壓瞬變.............................................................................................614.2.2 信號的回流.........................................................................................624.2.3 共模和差摸EMI ..................................................................................634.3 EMI 的控制..................................................................................................654.3.1 屏蔽.....................................................................................................654.3.1.1 電場屏蔽.........................................................................................654.3.1.2 磁場屏蔽.........................................................................................674.3.1.3 電磁場屏蔽.....................................................................................674.3.1.4 電磁屏蔽體和屏蔽效率.................................................................684.3.2 濾波.....................................................................................................714.3.2.1 去耦電容.........................................................................................714.3.2.3 磁性元件.........................................................................................734.3.3 接地.....................................................................................................744.4 PCB 設計中的EMI.......................................................................................754.4.1 傳輸線RLC 參數和EMI ........................................................................764.4.2 疊層設計抑制EMI ..............................................................................774.4.3 電容和接地過孔對回流的作用.........................................................784.4.4 布局和走線規則.................................................................................79第五章 電源完整性理論基礎...............................................................................825.1 電源噪聲的起因及危害.............................................................................825.2 電源阻抗設計.............................................................................................855.3 同步開關噪聲分析.....................................................................................875.3.1 芯片內部開關噪聲.............................................................................885.3.2 芯片外部開關噪聲.............................................................................895.3.3 等效電感衡量SSN ..............................................................................905.4 旁路電容的特性和應用.............................................................................925.4.1 電容的頻率特性.................................................................................935.4.3 電容的介質和封裝影響.....................................................................955.4.3 電容并聯特性及反諧振.....................................................................955.4.4 如何選擇電容.....................................................................................975.4.5 電容的擺放及Layout ........................................................................99第六章 系統時序.................................................................................................1006.1 普通時序系統...........................................................................................1006.1.1 時序參數的確定...............................................................................1016.1.2 時序約束條件...................................................................................1066.2 源同步時序系統.......................................................................................1086.2.1 源同步系統的基本結構...................................................................1096.2.2 源同步時序要求...............................................................................110第七章 IBIS 模型................................................................................................1137.1 IBIS 模型的由來...................................................................................... 1137.2 IBIS 與SPICE 的比較.............................................................................. 1137.3 IBIS 模型的構成...................................................................................... 1157.4 建立IBIS 模型......................................................................................... 1187.4 使用IBIS 模型......................................................................................... 1197.5 IBIS 相關工具及鏈接..............................................................................120第八章 高速設計理論在實際中的運用.............................................................1228.1 疊層設計方案...........................................................................................1228.2 過孔對信號傳輸的影響...........................................................................1278.3 一般布局規則...........................................................................................1298.4 接地技術...................................................................................................1308.5 PCB 走線策略............................................................................................134
標簽: 信號完整性
上傳時間: 2014-05-15
上傳用戶:dudu1210004