本文主要以串聯諧振型感應加熱電源為研究對象,通過分析其負載特性及調功控制方式,選擇不控整流加逆變移相調功控制方式,其中重點分析感性移相式PWM感應加熱電源調功控制方式,及其在由自關斷器件MOSFET組成的串聯諧振逆變器中的應用,并深入分析了感性移相式PWM控制方式調功特性。同時針對感應加熱電源這個具有復雜的參數時變性,結構非線性的工業控制對象,在MATLAB/Simulink環境下建立了感性移相PWM感應加熱電源的系統閉環控制模型,進行了移相式感應加熱電源系統仿真研究。 在理論分析的基礎上,設計了200W/100kHz感性移相式感應加熱電源的主電路及控制電路。通過對移相諧振全橋軟開關控制器UC3879的學習和了解,設計并搭建一種區別以往的移相式感應加熱電源的鎖相移相調功的控制平臺,即鎖相環電路和基于UC3879設計的移相調功電路相配合的方案。并設計了它激重復掃頻轉自激的啟動方法,大大提高了電源的啟動成功率。同時搭建了200W/100kHz移相式感應加熱電源實驗平臺,完成了系統閉環控制,實驗結果驗證了本文理論分析的正確性及控制方案的可行性。
標簽:
3879
UC
高頻感應
上傳時間:
2013-07-15
上傳用戶:bruce5996
開關磁阻電機驅動系統(SRD)是一種新型交流驅動系統,以結構簡單、堅固耐用、成本低廉、控制參數多、控制方法靈活、可得到各種所需的機械特性,而備受矚目,應用日益廣泛.并且SRD在寬廣的調速范圍內均具有較高的效率,這一點是其它調速系統所不可比擬的.但開關磁阻電機(SRM)的振動與噪聲比較大,這影響了SRD在許多領域的應用.本文針對上述問題進行了研究,提出了一種新型齒極結構,可有效降低開關磁阻電機的振動與噪聲.通過電磁場有限元計算可看出,在新型齒極結構下,導致開關磁阻電機振動與噪聲的徑向力大為減小,尤其是當轉子極相對定子極位于關斷位置時,徑向力大幅度地減小,并改善了徑向力沿定子圓周的分布,使其波動減小,從而減小了定子鐵心的變形與振動,進而降低了開關磁阻電機的噪聲.靜態轉矩因轉子極開槽也略微減小,但對電機的效率影響不大.開關磁阻電機因磁路的飽和導致參數的非線性,又因在不同控制方式下是變結構的.這使得開關磁阻電機的控制非常困難.經典的線性控制方法如PI、PID等方法用于開關磁阻電機的控制,效果不好.其它的控制方法如滑模變結構控制、狀態空間控制方法等可取得較好的控制效果但大都比較復雜,實現起來比較困難.而智能控制方法如模糊控制本身為一種非線性控制方法,對于非線性、變結構、時變的被控對象均可取得較好的控制效果且不需知道被控對象的數學模型,這對于很難精確建模的開關磁阻電機來說尤其適用.同時,模糊控制實現比較容易.但對于變參數、變結構的開關磁阻電機來說固定參數的模糊控制在不同條件下其控制效果難以達到最優.為取得最優的控制效果,該文采用帶修正因子的自組織模糊控制器,采用單純形加速優化算法通過在線調整參數,達到了較好的控制效果.仿真結果證明了這一點.
標簽:
開關磁阻電機
自組織
模糊控制
上傳時間:
2013-05-16
上傳用戶:大三三
lm75A溫度數字轉換器 FPGA讀寫實驗Verilog邏輯源碼Quartus工程文件+文檔資料,FPGA為CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做為你的學習設計參考。LM75A 是一個使用了內置帶隙溫度傳感器和模數轉換技術的溫度數字轉換器。它也是一個溫度檢測器,可提供一個過熱檢測輸出。LM75A 包含許多數據寄存器:配置寄存器用來存儲器件的某些配置,如器件的工作模式、OS 工作模式、OS 極性和OS 故障隊列等(在功能描述一節中有詳細描述);溫度寄存器(Temp),用來存儲讀取的數字溫度;設定點寄存器(Tos & Thyst),用來存儲可編程的過熱關斷和滯后限制,器件通過2 線的串行I2C 總線接口與控制器通信。LM75A 還包含一個開漏輸出(OS),當溫度超過編程限制的值時該輸出有效。LM75A 有3 個可選的邏輯地址管腳,使得同一總線上可同時連接8個器件而不發生地址沖突。LM75A 可配置成不同的工作條件。它可設置成在正常工作模式下周期性地對環境溫度進行監控或進入關斷模式來將器件功耗降至最低。OS 輸出有2 種可選的工作模式:OS 比較器模式和OS 中斷模式。OS 輸出可選擇高電平或低電平有效。故障隊列和設定點限制可編程,為了激活OS 輸出,故障隊列定義了許多連續的故障。溫度寄存器通常存放著一個11 位的二進制數的補碼,用來實現0.125℃的精度。這個高精度在需要精確地測量溫度偏移或超出限制范圍的應用中非常有用。正常工作模式下,當器件上電時,OS 工作在比較器模式,溫度閾值為80℃,滯后75℃,這時,LM75A就可用作一個具有以上預定義溫度設定點的獨立的溫度控制器。module LM75_SEG_LED ( //input input sys_clk ,input sys_rst_n ,inout sda_port ,//output output wire seg_c1 ,output wire seg_c2 ,output wire seg_c3 ,output wire seg_c4 ,output reg seg_a ,output reg seg_b ,output reg seg_c ,output reg seg_e ,output reg seg_d ,output reg seg_f ,output reg seg_g ,output reg seg_h , output reg clk_sclk );//parameter define parameter WIDTH = 8;parameter SIZE = 8;//reg define reg [WIDTH-1:0] counter ;reg [9:0] counter_div ;reg clk_50k ;reg clk_200k ;reg sda ;reg enable ;
標簽:
lm75a
數字轉換器
fpga
verilog
上傳時間:
2021-10-27
上傳用戶: