亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

凌陽16

  • 飛凌7寸屏原理圖

    飛凌嵌入式7寸屏 原理圖

    標簽: 飛凌 原理圖

    上傳時間: 2014-12-30

    上傳用戶:tecman

  • 美升級臺灣F-16機載雷達的關鍵技術分析

    文章對美國升級臺灣F-16機載多功能雷達的技術進行了研究。首先介紹了有源電掃相控陣技術,該技術是提高雷達性能的關鍵所在。其次對多普勒銳化和合成孔徑技術進行了深入的討論,研究表明合成孔徑技術能更好地提高成像效果。最后分析了升級F-16帶來的不足,說明升級不能阻止國家的統(tǒng)一大業(yè)。

    標簽: 16 機載雷達 關鍵技術

    上傳時間: 2013-11-14

    上傳用戶:古谷仁美

  • FPGA與ARM EPI通信,控制16路步進電機和12路DC馬達 VHDL編寫的

    FPGA與ARM EPI通信,控制16路步進電機和12路DC馬達 VHDL編寫的,,,,,

    標簽: FPGA VHDL ARM EPI

    上傳時間: 2013-10-31

    上傳用戶:chaisz

  • Xilinx UltraScale:新一代架構滿足您的新一代架構需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-21

    上傳用戶:wxqman

  • Cadence 16.6和諧方法_修正版

    Cadence 16.6 和諧方法 Cadence16.6 Allegro

    標簽: Cadence 16.6

    上傳時間: 2013-10-24

    上傳用戶:sjb555

  • ORCAD PSPICE 16.5crack文件

    ORCAD PSPICE 16.5crack文件,win7下親測可用,內(nèi)含詳細破解過程和必要的文件

    標簽: PSPICE ORCAD crack 16.5

    上傳時間: 2013-10-12

    上傳用戶:jhs541019

  • Altium_designer4層以上高速板布線的16個技巧

    Altium_designer4層以上高速板布線的16個技巧

    標簽: Altium_designer 高速板布線

    上傳時間: 2013-10-29

    上傳用戶:戀天使569

  • Protel99se完美破解版

    Protel99SE是應用于Windows9X/2000/NT操作系統(tǒng)下的EDA設計軟件,采用設計庫管理模式,可以進行聯(lián)網(wǎng)設計,具有很強的數(shù)據(jù)交換能力和開放性及3D模擬功能,是一個32位的設計軟件,可以完成電路原理圖設計,印制電路板設計和可編程邏輯器件設計等工作,可以設計32個信號層,16個電源--地層和16個機加工層。  安裝步驟:第一大步:安裝99SE主程序  運行目錄中的 Setup.exe  注冊碼:Y7ZP-5QQG-ZWSF-K858  第二大步:安裝99SE補丁程序  運行“第二大步Protel99SP6b補丁”目錄中的  protel99seservicepack6.exe  第三大步:共分5小步。安裝:漢化菜單、漢字模塊、國標元件、國標模版、CAD轉換  運行“第三大步Protel99漢化”目錄中的  中的各個目錄中的SETUP.BAT即可,詳見“第三大步Protel99漢化”目錄中的安裝說明。 里面包含Protel99se完美破解版、Protel99se介紹、利用Protel99SE設計PCB基礎教程、Protel99se教程 解壓密碼:www.pp51.com

    標簽: Protel 99 se 破解版

    上傳時間: 2014-01-16

    上傳用戶:李哈哈哈

  • 基于CycloneIII構成的RS編碼系統(tǒng)

    本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作為核心器件構成了R-S(255,223)編碼系統(tǒng);利用Quartus II 9.0作為硬件仿真平臺,用硬件描述語言Verilog_HDL實現(xiàn)編程,并且通過JTAG接口與EP3C10連接。R-S(Reed-Solomon)碼是一類糾錯能力很強的特殊的非二進制BCH碼,能應對隨機性和突發(fā)性錯誤,廣泛應用于各種通信系統(tǒng)中和保密系統(tǒng)中。R-S(255,223)碼能夠檢測32字節(jié)長度和糾錯16字節(jié)長度的連續(xù)數(shù)據(jù)錯誤信息。

    標簽: CycloneIII RS編碼

    上傳時間: 2013-10-08

    上傳用戶:yuchunhai1990

  • 通用陣列邏輯GAL實現(xiàn)基本門電路的設計

    通用陣列邏輯GAL實現(xiàn)基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發(fā)軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統(tǒng)速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態(tài)機、狀態(tài)控制及數(shù)據(jù)處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現(xiàn)諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現(xiàn)在系統(tǒng)編程,每片ispGAL22V10需要有四個在系統(tǒng)編程引腳,它們是串行數(shù)據(jù)輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統(tǒng)編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統(tǒng)編程。 ispGAL22V10的內(nèi)部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經(jīng)過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數(shù)據(jù)文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數(shù)字電子系統(tǒng)進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優(yōu)化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經(jīng)由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發(fā)者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

主站蜘蛛池模板: 彝良县| 肥乡县| 阳信县| 拜城县| 辛集市| 威海市| 瑞丽市| 专栏| 上饶市| 沾益县| 山西省| 噶尔县| 拉萨市| 监利县| 吴旗县| 大方县| 万山特区| 康乐县| 化隆| 南投市| 凤翔县| 剑河县| 江口县| 钟祥市| 永丰县| 思南县| 新民市| 利川市| 定襄县| 乌拉特中旗| 清涧县| 阜新| 台前县| 邵武市| 延寿县| 崇义县| 大厂| 日照市| 邵武市| 崇州市| 将乐县|