在傳統(tǒng)的數(shù)字傳輸系統(tǒng)中,糾錯(cuò)編碼與調(diào)制是各自獨(dú)立設(shè)計(jì)并實(shí)現(xiàn)的,譯碼與解調(diào)也是如此。80年代初,Ungerboeck根據(jù)調(diào)制解調(diào)與糾錯(cuò)編碼的特點(diǎn),提出了一種新的思想,稱作網(wǎng)格編碼調(diào)制,記為TCM。它是將調(diào)制解調(diào)與糾錯(cuò)編碼當(dāng)成一個(gè)整體來設(shè)計(jì)。它的中心思想是:采用編碼方法將信號(hào)空間做最佳分割,使已調(diào)信號(hào)矢量端點(diǎn)間有最大的距離。這樣就可以在相同發(fā)射功率、相同有效性的條件下提高信息傳輸?shù)目煽啃?,特別適用于頻帶受限和功率受限信道。它在衛(wèi)星通信和移動(dòng)通信中的應(yīng)用又使它成為研究熱點(diǎn)。 本文介紹了TCM編碼調(diào)制的基本原理,在此基礎(chǔ)上提出了一種新的TCM編碼的方法;介紹了卷積碼Viterbi譯碼的基本原理和步驟,在此基礎(chǔ)上分析了TCM的Viterbi譯碼的特點(diǎn);研究了TCM在高斯白噪聲條件下的誤碼性能及其編碼增益,并在MATLAB上仿真來進(jìn)行驗(yàn)證;介紹了數(shù)字邏輯設(shè)計(jì)的基本方法和流程,在此基礎(chǔ)上介紹了基于FPGA的TCM系統(tǒng)的各個(gè)模塊。
標(biāo)簽: FPGA 網(wǎng)格編碼 調(diào)制技術(shù)
上傳時(shí)間: 2013-07-26
上傳用戶:13913148949
現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件?;赟RAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線段的電阻相對(duì)于MOS管來說是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過計(jì)算電路的一階矩估算時(shí)延的上下邊界來估算電路的時(shí)延,然而他們都是用來計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來負(fù)面因素。 本論文提出快速而精確的現(xiàn)場(chǎng)可編程門陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開銷少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。
上傳時(shí)間: 2013-07-24
上傳用戶:yezhihao
layout中電源和地的處理 詳細(xì)介紹的Layout布線中電源和電源地的分割方法,對(duì)于高速布線有很大的
上傳時(shí)間: 2013-06-24
上傳用戶:neibuzhuzu
·詳細(xì)說明:分水嶺算法,首先將圖像分為小塊,根據(jù)每塊之間的差異實(shí)現(xiàn)圖像分割
上傳時(shí)間: 2013-04-24
上傳用戶:西伯利亞狼
·詳細(xì)說明:C#環(huán)境的車牌認(rèn)別系統(tǒng)源代碼和30張測(cè)試圖片;本程序?qū)σ陨系?0汽車圖片的認(rèn)別定位分割等準(zhǔn)確率達(dá)至100%。文件列表: sample ......\App.ico ......\AssemblyInfo.cs ......\bin ......\...\Debug ......\...\Release &
標(biāo)簽: 環(huán)境 源代碼 測(cè)試 車牌
上傳時(shí)間: 2013-07-11
上傳用戶:changeboy
·MPEG4網(wǎng)絡(luò)視頻服務(wù)器客戶端圖象監(jiān)控軟件,可以實(shí)現(xiàn)4分割顯示文件列表: DvsUser .......\AviManager.cpp .......\AviManager.h .......\BlockSock.cpp .......\BlockSock.h .......\ConfigPage1.cpp &nb
標(biāo)簽: MPEG4 網(wǎng)絡(luò)視頻 服務(wù)器 圖象
上傳時(shí)間: 2013-07-03
上傳用戶:nunnzhy
本設(shè)計(jì)通過采用分割電容陣列對(duì)DAC進(jìn)行優(yōu)化,在減小了D/A轉(zhuǎn)換開關(guān)消耗的能量、提高速度的基礎(chǔ)上,實(shí)現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進(jìn)行仿真,仿真結(jié)果表明,設(shè)計(jì)的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/D 轉(zhuǎn)換的要求,逐次逼近A/D轉(zhuǎn)換器可以正常工作。
上傳時(shí)間: 2013-11-21
上傳用戶:chukeey
針時(shí)引起電磁干技的主要因素一縫隙.本文提出了縫隙轉(zhuǎn)移阻抗等效建模方法,并在文中詳細(xì)論述,為快速、正確預(yù)測(cè)電于設(shè)備中電磁兼容的性能提供方法和理論依據(jù)。
標(biāo)簽: 電子設(shè)備 仿真 模型研究 電磁兼容
上傳時(shí)間: 2013-10-25
上傳用戶:hullow
針對(duì)科研實(shí)踐中需要采集大動(dòng)態(tài)范圍模擬信號(hào)的問題,構(gòu)建基于可變?cè)鲆娣糯笃?369的數(shù)字AGC系統(tǒng)。采用基于雙斜率濾波技術(shù)的設(shè)計(jì),給出AGC控制算法的實(shí)現(xiàn)流程,利用Matlab仿真引入算例證明算法的可行性,并討論算法中關(guān)鍵參數(shù)取值對(duì)控制精度的影響。實(shí)際系統(tǒng)達(dá)到50dB動(dòng)態(tài)范圍的設(shè)計(jì)目標(biāo)。
標(biāo)簽: AGC 動(dòng)態(tài)范圍 仿真
上傳時(shí)間: 2013-12-22
上傳用戶:lx9076
運(yùn)算放大器集成電路,與其它通用集成電路一樣,向低電壓供電方向發(fā)展,普遍使用3V供電,目的是減少功耗和延長電池壽命。這樣一來,運(yùn)算放大器集成電路需要有更高的元件精度和降低誤差容限。運(yùn)算放大器一般位于電路系統(tǒng)的前端,對(duì)于時(shí)間和溫度穩(wěn)定性的要求是可以理解的,同時(shí)要改進(jìn)電路結(jié)構(gòu)和修調(diào)技術(shù)。當(dāng)前,運(yùn)算放大器是在封裝后用激光修調(diào)和斬波器穩(wěn)定技術(shù),這些辦法已沿用多年并且行之有效,它們?nèi)杂懈倪M(jìn)的潛力,同時(shí)近年開發(fā)成功的數(shù)字校正技術(shù),由于獲得成功和取得實(shí)效,幾家運(yùn)算放大器集成電路生產(chǎn)商最近公開了它們的數(shù)字修調(diào)技術(shù),本文簡介如下。
標(biāo)簽: 精密 運(yùn)算放大器 自動(dòng)校零
上傳時(shí)間: 2013-11-17
上傳用戶:妄想演繹師
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1