本設(shè)計(jì)通過(guò)采用分割電容陣列對(duì)DAC進(jìn)行優(yōu)化,在減小了D/A轉(zhuǎn)換開(kāi)關(guān)消耗的能量、提高速度的基礎(chǔ)上,實(shí)現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進(jìn)行仿真,仿真結(jié)果表明,設(shè)計(jì)的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/D 轉(zhuǎn)換的要求,逐次逼近A/D轉(zhuǎn)換器可以正常工作。
資源簡(jiǎn)介:本設(shè)計(jì)通過(guò)采用分割電容陣列對(duì)DAC進(jìn)行優(yōu)化,在減小了D/A轉(zhuǎn)換開(kāi)關(guān)消耗的能量、提高速度的基礎(chǔ)上,實(shí)現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進(jìn)行仿真,仿真結(jié)果表明,設(shè)計(jì)的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/...
上傳時(shí)間: 2013-11-21
上傳用戶:chukeey
資源簡(jiǎn)介:定制簡(jiǎn)單LED的IP核的設(shè)計(jì)源代碼
上傳時(shí)間: 2013-10-19
上傳用戶:gyq
資源簡(jiǎn)介:如題所示.可復(fù)用SPI模塊IP核的設(shè)計(jì)與驗(yàn)證
上傳時(shí)間: 2014-01-12
上傳用戶:sevenbestfei
資源簡(jiǎn)介:隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來(lái)愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活...
上傳時(shí)間: 2013-06-30
上傳用戶:nanfeicui
資源簡(jiǎn)介:該文檔為FPGA_ASIC-NiosSoC系統(tǒng)中的BCH編解碼IP核的設(shè)計(jì)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-03-12
上傳用戶:
資源簡(jiǎn)介: QuartusII中利用免費(fèi)IP核的設(shè)計(jì) 作者:雷達(dá)室 以設(shè)計(jì)雙端口RAM為例說(shuō)明。 Step1:打開(kāi)QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對(duì)話框,點(diǎn)擊Next;
上傳時(shí)間: 2014-12-28
上傳用戶:fghygef
資源簡(jiǎn)介: QuartusII中利用免費(fèi)IP核的設(shè)計(jì) 作者:雷達(dá)室 以設(shè)計(jì)雙端口RAM為例說(shuō)明。 Step1:打開(kāi)QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對(duì)話框,點(diǎn)擊Next;
上傳時(shí)間: 2013-10-18
上傳用戶:909000580
資源簡(jiǎn)介:設(shè)計(jì)了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過(guò)采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時(shí)鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用Modelsim軟件完成了功...
上傳時(shí)間: 2013-11-02
上傳用戶:gundan
資源簡(jiǎn)介:FPGA能夠減少電子系統(tǒng)的開(kāi)發(fā)風(fēng)險(xiǎn)和開(kāi)發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,廣泛地應(yīng)用在電子系統(tǒng)中.隨著集成電路向著片上系統(tǒng)(SoC)的發(fā)展,需要設(shè)計(jì)出FPGA IP核用于SoC芯片的設(shè)計(jì).該論文的工作圍繞FPGA IP核的設(shè)計(jì)進(jìn)行,在FPGA結(jié)構(gòu)設(shè)計(jì)優(yōu)化和FPGAIP接口方案設(shè)...
上傳時(shí)間: 2013-04-24
上傳用戶:gokk
資源簡(jiǎn)介:介紹了SoPC(System on a Programmable Chip)系統(tǒng)的概念和特點(diǎn),給出了基于PLB總線的異步串行通信(UART)IP核的硬件設(shè)計(jì)和實(shí)現(xiàn)。通過(guò)將設(shè)計(jì)好的UART IP核集成到SoPC系統(tǒng)中加以驗(yàn)證,證明了所設(shè)計(jì)的UART IP核可以正常工作。該設(shè)計(jì)方案為其他基于SoPC系統(tǒng)IP核...
上傳時(shí)間: 2013-11-12
上傳用戶:894448095
資源簡(jiǎn)介:altera單時(shí)鐘和雙時(shí)鐘fifo IP核用戶向?qū)В枋隽嗽揑P核各個(gè)輸入和輸出端口的含義以及使用方法和注意事項(xiàng)
上傳時(shí)間: 2016-08-02
上傳用戶:liber
資源簡(jiǎn)介:基于FPGA的3D圖像處理器IP核的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-05-18
上傳用戶:1101055045
資源簡(jiǎn)介:基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)
上傳時(shí)間: 2013-10-19
上傳用戶:wudu0932
資源簡(jiǎn)介:ALTERA的FPGA的IP核的源代碼,為使用ALTERA的FPGA的相關(guān)設(shè)計(jì)提供參考.
上傳時(shí)間: 2015-04-18
上傳用戶:ruan2570406
資源簡(jiǎn)介:ARM7系統(tǒng)IP核的VHDL語(yǔ)言源代碼,需要的開(kāi)發(fā)環(huán)境是QUARTUS II 6.0。
上傳時(shí)間: 2016-03-14
上傳用戶:偷心的海盜
資源簡(jiǎn)介:該文檔介紹的是IP核的使用方法,主要是ISE中的IP核
上傳時(shí)間: 2013-12-25
上傳用戶:lili123
資源簡(jiǎn)介:altera的15個(gè)IP核的源碼,可能有用
上傳時(shí)間: 2016-10-03
上傳用戶:wys0120
資源簡(jiǎn)介:ip核的FFTverilog源代碼,說(shuō)明不是很具體
上傳時(shí)間: 2016-10-23
上傳用戶:sssl
資源簡(jiǎn)介:wishbone總線的VHDL源代碼 wishbone適用于與FPGA中IP核的高速通信,其接口簡(jiǎn)單,速度快 成為ip通信的主流
上傳時(shí)間: 2014-01-09
上傳用戶:maizezhen
資源簡(jiǎn)介:該文檔為FPGA中IP核的生成講解資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
上傳時(shí)間: 2021-11-10
上傳用戶:
資源簡(jiǎn)介:電學(xué)中的測(cè)量技術(shù)涉及范圍非常廣,電流測(cè)量在電學(xué)計(jì)量中占有非常重要的位置。如何精確地進(jìn)行電流測(cè)量是精密測(cè)量的一大難題。傳統(tǒng)的電流檢測(cè)電路多采用運(yùn)算放大芯片與片外電流檢測(cè)電路相結(jié)合的方式,電路集成度很低,需要較多的接口和資源才能完成對(duì)電路的檢測(cè)。...
上傳時(shí)間: 2022-04-03
上傳用戶:
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-06-12
上傳用戶:mqien
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-04-24
上傳用戶:rockjablew
資源簡(jiǎn)介:altera的FFT IP核的用戶手冊(cè),介紹了如何使用ALTERA IP核生成FFT核,如何設(shè)置參數(shù)并講述了如何仿真,適用于通信方面的FPGA設(shè)計(jì)工程師,學(xué)生
上傳時(shí)間: 2013-04-24
上傳用戶:wanqunsheng
資源簡(jiǎn)介:關(guān)于FPGA的一些常識(shí)及含IP核的VHDL設(shè)計(jì)源代碼。
上傳時(shí)間: 2013-09-03
上傳用戶:tsfh
資源簡(jiǎn)介:基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)
上傳時(shí)間: 2013-11-04
上傳用戶:bensonlly
資源簡(jiǎn)介:介紹一款基于SOPC的TFT-LCD觸控屏控制器IP核的設(shè)計(jì)與實(shí)現(xiàn)。采用Verilog HDL作控制器的模塊設(shè)計(jì),并用ModelSim仿真測(cè)試,驗(yàn)證其正確性;利用嵌入式SOPC開(kāi)發(fā)工具,在開(kāi)發(fā)板上完成觸控屏顯示驅(qū)動(dòng)及其控制模塊的系統(tǒng)設(shè)計(jì),給出系統(tǒng)硬、軟件設(shè)計(jì),實(shí)現(xiàn)TFT-LCD觸控...
上傳時(shí)間: 2013-12-24
上傳用戶:sdq_123
資源簡(jiǎn)介:FFT變換的IP核的源代碼 VHDL~
上傳時(shí)間: 2015-03-15
上傳用戶:bjgaofei
資源簡(jiǎn)介:摘要 探討了IP 核的驗(yàn)證與測(cè)試的方法及其和 VHDL語(yǔ)言在 IC 設(shè)計(jì)中的應(yīng)用 并給出了其在RISC8 框架 CPU 核中的下載實(shí)例.
上傳時(shí)間: 2014-07-11
上傳用戶:lunshaomo
資源簡(jiǎn)介:關(guān)于FPGA的一些常識(shí)及含IP核的VHDL設(shè)計(jì)源代碼。
上傳時(shí)間: 2013-12-11
上傳用戶:xmsmh